Microsoft PowerPoint - ADS2009_SI._Intro_U.ppt

Size: px
Start display at page:

Download "Microsoft PowerPoint - ADS2009_SI._Intro_U.ppt"

Transcription

1 Advanced Design System 2009 デジタルアプリケーション向け EDA ソリューションのご紹介 1

2 こんなことで お困りではないですか 利用していた IC が製造中止ピンコンパチ代替 IC を利用急に動かなくなった 部品調達コストの関係で DDR メモリから DDR2 メモリへ切り替え高速なメモリバス設計は初めて自信が持てない データ伝送 PHY を PCI Express に決定さて 今までの基板プロファイルで動作するだろうか? 2

3 こんなことで お困りではないですか 利用していた IC が製造中止ピンコンパチ代替 IC を利用急に動かなくなった 部品調達コストの関係で DDRメモリから高速な伝送路の信号品質を DDR2メモリへ切り替え高速なメモリバス設計は初めて PCB 製造前に自信が持てない検証するソリューションを提供いたします! データ伝送 PHYをPCI Expressに決定さて 今までの基板プロファイルで動作するだろうか? 3

4 実際に即した環境の構築 現実を反映したシミュレーション + + 伝送線路の Sパラメータ - - 同等のスティミュラス 同等の評価 現実の評価 実際の伝送線路 4

5 レイアウトの検証 高速伝送路ではレイアウトも部品の一つ相互の影響を考慮することが重要です ビア トレース形状絶縁体材質 トレースレイアウト 層構成プロファイル 5

6 レイアウトの検証 高速伝送路ではレイアウトも部品の一つ 相互の影響を考慮することが重要です PCBレイアウト PCBレイアウト 設計CADデータ 設計CADデータ 図研 Agilent Agilent Momentum Momentum Agilent Agilent EMDS EMDS 3Dプレナー電磁界シミュレータ 3Dプレナー電磁界シミュレータ 3次元電磁界シミュレータ 3次元電磁界シミュレータ ビア 差動伝送線路電磁界解析 CR5000 SD/BD トレース レイアウト Cadence トレース形状 絶縁体材質 Import Import 各社レイアウトツールとの連携層構成 高精度なレイアウト解析を用意プロファイル Bonding Wire 電磁界解析 Allegro 3Dビューワ 周波数特性 IC Package解析 6

7 回路レベルの検証 送信 IC Card Die Package ドライバー Card ボードトレース2 (51mm) 10 (254mm) Impedance ベンダ提供高速コネクター特性 Eqn Impedance=tdr_step_imped(V1,50) time, nsec m1 m1 time= 3.292nsec Impedance= TDR EYE 受信 IC 送受信システム全体検証 SERDES/ イコライザ Die レシーバー 物理チャンネル ジッタ分離 バスタブカーブ Package Card 10 Gb/s 1 Gb/s 2.5 Gb/s ネットリスト ビヘイビアモデル Verilog-A/D/AMS HDL IBIS System-C C++ Matlab M- ファイル 電磁界解析によるレイアウト解析結果 測定結果 5 Gb/s 7

8 回路レベルの検証 送信 IC Card Die Package ドライバー Impedance ベンダ提供高速コネクター特性 Eqn Impedance=tdr_step_imped(V1,50) time, nsec m1 m1 time= 3.292nsec Impedance= TDR EYE 受信 IC Card ボードトレース2 (51mm) 10 (254mm) 送受信システム全体検証 SERDES/ イコライザ Die Package Card レシーバー 高精度な高速伝送路検証を ADS 環境上で実現 物理チャンネル ジッタ分離 バスタブカーブ 10 Gb/s 1 Gb/s 2.5 Gb/s ネットリスト ビヘイビアモデル Verilog-A/D/AMS HDL IBIS System-C C++ Matlab M- ファイル 電磁界解析によるレイアウト解析結果 測定結果 5 Gb/s 8

9 難しい を 簡単 高速 に! 簡単な操作で回路図をセットアップ 1 メガ bits/ 分の高速シミュレーション ドライバ設定 DeEmphasis( イコライザ ) 印可電圧 インピーダンス PRBS 段数設定 立ち上がり立ち下がり 各種ジッタなど Tx Tx_Diff Tx_Diff BitRate=Bit_Rate Vhigh=0.8 V Vlow=-0.8 V RiseFallTime=R_F_time Mode=Maximal Length LFSR RegisterLength=8 ExcludeLoad=no Load=100 Ohm DCD= PJAmplitude=DJ_RMS PJFrequency=1.5 MHz RJ=RJ_UI 伝送路特性 実測定結果 レイアウト解析結果など Ref S4P SNP1 File="Molex2006_1_T.s4p" プローブ設定見たい項目を GUI で追加 EYE 開口 ジッタ Tr/Tf など EyeDiff_Probe EyeDiff_Probe1 V+ V- レシーバ設定 Rx イコライザ インピーダンス 各種ジッタ Rx_Diff など Rx_Diff ExcludeLoad=no 9

10 難しい を 簡単 高速 に! 簡単な操作で回路図をセットアップ 1 メガ bits/ 分の高速シミュレーション ドライバ設定 DeEmphasis( イコライザ ) 印可電圧 インピーダンス PRBS 段数設定 立ち上がり立ち下がり 各種ジッタなど Tx Tx_Diff Tx_Diff BitRate=Bit_Rate Vhigh=0.8 V Vlow=-0.8 V RiseFallTime=R_F_time Mode=Maximal Length LFSR RegisterLength=8 ExcludeLoad=no Load=100 Ohm DCD= PJAmplitude=DJ_RMS PJFrequency=1.5 MHz RJ=RJ_UI 伝送路特性 実測定結果 レイアウト解析結果など Ref S4P SNP1 File="Molex2006_1_T.s4p" プローブ設定見たい項目を GUI で追加 EYE 開口 ジッタ Tr/Tf など EyeDiff_Probe EyeDiff_Probe1 V+ V- レシーバ設定 Rx イコライザ インピーダンス 各種ジッタ Rx_Diff など Rx_Diff ExcludeLoad=no EYE の高速演算 DeEmphasis 量の最適化 10

11 最新高速化テクノロジーが満載! 処理のマルチスレッド化 処理 Nvidia GPU を演算に利用 演算アルゴリズムの高効率化 分散 16 並列演算まで標準対応 Core 数,CPU 数 当社比 : Quad Core PC で約 3 倍の高速化 ( レイアウト解析 O(NlogN) ソルバ例 当社比 : 3~5 倍の高速化約 50% メモリ削減 11

12 お客様のデジタル設計を支援するアジレント測定器と EDA ソリューション オシロスコープ DSA/DSO シリーズ DCA-J EDA ソリューション群 電源 80GHz 広帯域アンダーサンプリング 13GHzBW 40GSa/s リアルタイムサンプリング プロービングオプション InfiniiMaxII シリーズ BGA プローブ コネクタレスプローブ ダイナミックプローブ (FPGA) など ロジアナ N6705A DC 電源 / アナライザ シリーズ非同期 4G(250ps) タイミング ズーム コンプライアンステスト オプション DDR/USB/PCIe/Ethernet など 12

13 最後に お手持ちの回路シミュレータこの結果 ご覧になれますか? t ステップ信号源 Vsrc VtStep SRC1 Vlow=0 V Vhigh=1 V Delay=0 nsec Rise=0.1 nsec R R1 R=50 Ohm V1 近端クロストーク V2 V4 V3 MACLIN R CLin1 R3 Subst="MSub1" R=50 Ohm W1=25.0 mil W2=10.0 mil S=5.0 mil L=10 in R R4 R=50 Ohm 遠端 V1, mv V4, mv V3, mv V2, mv R R2 R=50 Ohm 遠端クロストーク time, nsec Var Eqn VAR TRANSIENT TimeStep Tstep1=1 ns MSub Tran Tstep2=0.01 ns MSUB Tran1 MSub1 Var StartTime=0 sec VAR Eqn H=10.0 mil SimulationSetup 体験セミナー等で是非ご確認下さい StopTime=Tstop Er=4.6 MaxTimeStep=Tstep Tstep=Tstep2 Mur=1 Tstop=1000*Tstep Cond=5.8e7 _SieemensPerMeter Hu=3.9e+034 mil T=1.5 mil TanD=0.02 Rough=0 mil FR4 基板定義 近端 13

Microsoft PowerPoint - Renesas_AdvancedPPmL(2010_11_11_rev).ppt [互換モード]

Microsoft PowerPoint - Renesas_AdvancedPPmL(2010_11_11_rev).ppt [互換モード] Agilent EEsof 3D EM Application series 高速差動伝送ライン Advaced PPmL の評価 アジレント テクノロジー第 3 営業統括部 EDA アプリケーション エンジニアリング Page 1 アプリケーション概要 高速差動伝送路の特性評価 伝送レートの高速化に伴い 分布定数の考え方による伝送線路特性の評価が重要となると共に 伝送線路の高密度伝送線路の高密度化により

More information

PCI Express 信号品質評価の基本

PCI Express 信号品質評価の基本 シミュレーションと計測の融合 アイ品質の改善に向けたパラメータ最適化手法 DDR ケース スタディ Page 1 アジレント テクノロジー第 3 営業統括部 EDAアプリケーション エンジニアリング青木秀樹 セミナ内容 1. シグナル インテグリティの現状と課題 2. 測定とシミュレーションの整合 ネットワークアナライザゲーティング ADS を用いた De-embed 手法 DDR 測定における BGA

More information

Microsoft PowerPoint - EMPro_ADS_co_design_draft.ppt [互換モード]

Microsoft PowerPoint - EMPro_ADS_co_design_draft.ppt [互換モード] 3 次元電磁界シミュレータ (EMPro) と 回路シミュレータ (ADS) との効率的な協調解析事例のご紹介 Page 1 EMPro 2010 3 次元電磁界解析専用プラットフォーム 3 次元形状入力に特化した操作性 Windows & Linux 対応 多くの 3D CAD フォーマットの Import をサポート Fastest, t Highest Capacity 3 次元フルウェーブ電磁界シミュレーション

More information

Presentation Title Arial 28pt Bold Agilent Blue

Presentation Title Arial 28pt Bold Agilent Blue Agilent EEsof 3D EM Application series 磁気共鳴による無線電力伝送システムの解析 アジレント テクノロジー第 3 営業統括部 EDA アプリケーション エンジニアリングアプリケーション エンジニア 佐々木広明 Page 1 アプリケーション概要 実情と現状の問題点 非接触による電力の供給システムは 以前から研究 実用化されていますが そのほとんどが電磁誘導の原理を利用したシステムで

More information

スライド 1

スライド 1 高速基板のパワー インテグリティ ~ シミュレーションによる取り組み ~ Seminar ID(D2-A-3) presented by: EDA テクニカルサポート コンサルティング明石芳雄 Agenda はじめに Power Integrity (PI) による問題とシミュレーション 電磁界解析の検証 PIによる電源ノイズと信号波形への影響 電磁界解析の高速化と時間領域解析 まとめ ディジタル信号伝送のトレンド

More information

Keysight Technologies DDRメモリのより良いデザイン/テスト

Keysight Technologies DDRメモリのより良いデザイン/テスト Keysight Technologies DDR DDR 02 Keysight DDR メモリのより良いデザイン / テスト - Brochure DDR DDRDDRDDR1 DDR2DDR3DDR4 Low-Power DDR LPDDR1LPDDR2LPDDR3 JEDECJoint Electronic Devices Engineering Council 1 DDR 表 1. DDR

More information

Microsoft Word - SPARQアプリケーションノートGating_3.docx

Microsoft Word - SPARQアプリケーションノートGating_3.docx SPARQ を使用したフィクスチャの S パラメータ抽出 TECHNICAL BRIEF 伊藤渉 Feb 3, 2014 概要 SMA や K コネクタ等ではない非同軸タイプのコネクタを使用する DUT をオシロスコープで測定するにはコネクタの変換の為にフィクスチャを使用します このフィクスチャの伝送特性を差し引き DUT のみの特性を求めたい場合 フィクスチャの伝送特性を抽出することは通常では困難です

More information

Keysight Technologies N1055A リモート・ヘッド・モジュール 35/50 GHz 2/4ポートTDR/TDT

Keysight Technologies N1055A リモート・ヘッド・モジュール 35/50 GHz 2/4ポートTDR/TDT Keysight Technologies N1055A 35/50 GHz 2/4 TDR/TDT 86100D DCA-X Data Sheet 10/25/28 Gbps 40G/100G /S TDR/TDT S 16 28 Gb/s IEEE 802.3 ba/bj/bm 40 Gb/100 Gb OIF Optical Inter-networking Forum CEI 3.0 PCI

More information

__________________

__________________ 第 1 回シミュレータとモデル第 3 回伝送線路シミュレータの検証 1. シミュレーション結果の検証電卓で計算をするとき みなさんは その結果を確認しますか? またどのような確認をするでしょう たとえば 108 x 39 = 5215 となった場合 5215 をそのまま答えとして書きますか? 多分 何らかの検算をして 答えはおかしいと思うでしょう もう一度 計算をしなおすか 暗算で大体の答えの予想を付けておいて

More information

Presentation Title Arial 28pt Bold Agilent Blue

Presentation Title Arial 28pt Bold Agilent Blue アジレント デジタル セミナ シリーズ ~PCIe Gen3 の規格および評価手法に関する最新情報 ~ シミュレーション導入による効率的な PCI Express Gen3 伝送路設計 検証 presented by: アジレント テクノロジー株式会社電子計測本部 EDA アプリケーション エンジニアリング梅川光晴 PCI Express Gen3 セミナ October 19, 2009 本セッションの内容

More information

メモリ トレンド DDR4 と LPDDR4 の速度域が重なる V DDR4 1.8V 1.2V LPDDR4 1.1V DDR4 と LPDDR4 の速度域が重なる DDR2 DDR3 DDR4 LPDDR1/2/3/

メモリ トレンド DDR4 と LPDDR4 の速度域が重なる V DDR4 1.8V 1.2V LPDDR4 1.1V DDR4 と LPDDR4 の速度域が重なる DDR2 DDR3 DDR4 LPDDR1/2/3/ キーサイトウェブセミナー 2016 誰もが陥る DDR メモリトラブル回避法 キーサイト テクノロジー合同会社アプリケーションエンジニアリング部門小室行央 メモリ トレンド DDR4 と LPDDR4 の速度域が重なる 12800 6400 3200 1600 800 400 200 100 1.5V DDR4 1.8V 1.2V LPDDR4 1.1V DDR4 と LPDDR4 の速度域が重なる

More information

回路シミュレーションに必要な電子部品の SPICE モデル 回路シミュレータでシミュレーションを行うためには 使用する部品に対応した SPICE モデル が必要です SPICE モデルは 回路のシミュレーションを行うために必要な電子部品の振る舞い が記述されており いわば 回路シミュレーション用の部

回路シミュレーションに必要な電子部品の SPICE モデル 回路シミュレータでシミュレーションを行うためには 使用する部品に対応した SPICE モデル が必要です SPICE モデルは 回路のシミュレーションを行うために必要な電子部品の振る舞い が記述されており いわば 回路シミュレーション用の部 当社 SPICE モデルを用いたいたシミュレーションシミュレーション例 この資料は 当社 日本ケミコン ( 株 ) がご提供する SPICE モデルのシミュレーション例をご紹介しています この資料は OrCAD Capture 6.( 日本語化 ) に基づいて作成しています 当社 SPICE モデルの取り扱いに関するご注意 当社 SPICE モデルは OrCAD Capture/PSpice 及び

More information

SpiceCut Memory Circuit Reduction for Fast and Accurate Simulation

SpiceCut Memory Circuit Reduction  for Fast and Accurate Simulation MSIM-PCB ( 日本国内販売名 :PCBsimTM ) 翻訳 : シグナル工房野田 For Complete Signal Integrity Analysis with Transmission line Modeling Capabilities www.signalkhobho.com SPICE とは Simulation Program with Integrated Circuit

More information

Microsoft PowerPoint - PCIe_Seminar_LeCroyJapan.ppt

Microsoft PowerPoint - PCIe_Seminar_LeCroyJapan.ppt PCI Express の物理層 信号品質評価ソリューション レクロイ ジャパン株式会社プロダクト マーケティング辻嘉樹 http://www.lecroy.com/japan/ 目次 PCI Expressの仕様 PCI Expressの物理層の特徴 PCI Express 測定の諸条件 PCI Expressのコンプライアンス試験 補足 1 目次 PCI Expressの仕様 PCI Expressの物理層の特徴

More information

ディエンベディングとは冶具やケーブルによる観測信号の劣化を S パラメータデータを利用して計算により補正する TX 冶具ケーブル 被測定物の出力 De-Embedding 冶具 ケーブル等の影響を受けた波形 冶具 ケーブル等の S パラメータデータ TX 被測定物の出力 冶具 ケーブル等の影響のない

ディエンベディングとは冶具やケーブルによる観測信号の劣化を S パラメータデータを利用して計算により補正する TX 冶具ケーブル 被測定物の出力 De-Embedding 冶具 ケーブル等の影響を受けた波形 冶具 ケーブル等の S パラメータデータ TX 被測定物の出力 冶具 ケーブル等の影響のない Keysight Technologies を使用した De-Embedding 2016.4.27 キーサイト テクノロジー計測お客様窓口 ディエンベディングとは冶具やケーブルによる観測信号の劣化を S パラメータデータを利用して計算により補正する TX 冶具ケーブル 被測定物の出力 De-Embedding 冶具 ケーブル等の影響を受けた波形 冶具 ケーブル等の S パラメータデータ TX 被測定物の出力

More information

回路シミュレーションと技術支援ツール

回路シミュレーションと技術支援ツール 回路シミュレーションと技術支援ツール 評価 解析センター梅村哲也 江畑克史 2009.May.28 AN-TST09Z001_ja コンピュータシミュレーションの活用 近年の回路設計や機器設計では コンピュータシミュレーションが積極的に導入されています 実際に回路や機器を試作してテストを繰り返すよりも 大幅に時間を短縮してコストを削減できるからです また ハードウェア ソフトウェアともに性能が向上しているため

More information

__________________

__________________ 第 1 回シミュレータとモデル第 2 回伝送線路シミュレータ 1. 伝送線路シミュレータ電子機器の動作速度の高速化に伴い 伝送線路シミュレータが多く使われるようになって来ました しかし 伝送線路シミュレータも実に簡単に 間違えた結果 を出力します しかも 電子機器は進歩が急で 信号スピードはどんどん速くなり 伝送線路シミュレータも毎年のように機能アップしたり 精度向上をした 新製品 新バージョンが出てきます

More information

Slide 1

Slide 1 CMOS イメージセンサ向けプローブカードに求められる 信号の高速化と低電源ノイズ要求に対する最近の取り組みについて Minoru Mikami, Electrical Design Engineer Formfactor Inc. SPG Group Agenda 1. Overview 2. CIS(CMOS Image Sensor) Probe Card History 3. MIPI D-PHY

More information

JA.qxd

JA.qxd Application Note http://www.ddwg.org/ DVI World PC Cable Assembly Video/Graphics Card Display Projector 2 キーワード 高速パルス シグナル ル インテグリティ インピーダンス ス マッチング EMI 対策 伝送距離の制約 相互接続性 3 http://www.ddwg.org/ DVI Revision

More information

(速報) Xeon E 系モデル 新プロセッサ性能について

(速報) Xeon E 系モデル 新プロセッサ性能について ( 速報 ) Xeon E5-2600 系モデル新プロセッサ性能について 2012 年 3 月 16 日 富士通株式会社 2012 年 3 月 7 日 インテル社より最新 CPU インテル Xeon E5 ファミリー の発表がありました この最新 CPU について PC クラスタシステムの観点から性能検証を行いましたので 概要を速報いたします プロセッサインテル Xeon プロセッサ E5-2690

More information

IBIS

IBIS IBISBuilder IBISIndicator R1.2 リリースノート Dec. 2009 IBISBuilder IBISIndicator 1 IBISBuilder IBISIndicator は サイバネットシステム株式会社の登録商標です その他 本書に記載の会社名 商品名は当該各社に帰属する商標または登録商標です 発行者 : サイバネットシステム株式会社 東京本社 : 101-0022

More information

IBIS Quality Framework IBIS モデル品質向上のための枠組み

IBIS Quality Framework IBIS モデル品質向上のための枠組み Quality Framework モデル品質向上のための枠組み EDA 標準 WG 1 目次 - 目次 - 1. 活動の背景 2. Quality Framework 3. ウェブサイトのご紹介 4. Frameworkの活用方法 2 目次 - 目次 - 1. 活動の背景 2. Quality Framework 3. ウェブサイトのご紹介 4. Frameworkの活用方法 3 1. 活動の背景

More information

スライド 1

スライド 1 プリント回路基板の EMC 設計 京都大学大学院工学研究科 松嶋徹 EMC( 電磁的両立性 ): 環境電磁工学 EMC とは? 許容できないような電磁妨害波を, 如何なるものに対しても与えず, かつ, その電磁環境において満足に機能するための, 機器 装置またはシステムの能力 高 Immunity イミュニティ ( 耐性 ) 低 EMI 電磁妨害 EMS 電磁感受性 低 電磁妨害波によって引き起こされる機器

More information

5988_7780JA.qxd

5988_7780JA.qxd PCI Express PCI Express PCI /OS PCI Express 1. PCI Express 1000 PCI PCI-X CPU 10 GHz PCI Express PCI PCI Express PCI ExpressPCI/PCI-X33/133 MHz 2.5 Gbps PCI Express32 80 Gbps PCI Express Point-to- Point

More information

Advanced Design System(ADS)を使用したシグナルインテグリティーのモデリング

Advanced Design System(ADS)を使用したシグナルインテグリティーのモデリング Keysight Technologies Advanced Design System(ADS) Application Note 02 Keysight Advanced Design System(ADS) - Application Note IO SIIOHSPICE.................................................... 03 SERDES

More information

Keysight Technologies マルチ・プロトコル & ロジック・アナライザ

Keysight Technologies マルチ・プロトコル & ロジック・アナライザ Keysight Technologies & PCI Epress MIPI M-PHY /D-PHY SM DDR2/3/4 FPGA 16850 U4431A MIPI M-PHY 02 Keysight & 16850 www.keysight.co.jp/find/16850 16851A 34ch 1,985,989 16852A 68ch 2,541,361 16853A 102ch

More information

図 2.Cat2 ケーブルの減衰特性 通常伝送線路の減衰特性は 1-1) 式のように 3つのパラメータで近似されます DC 抵抗表皮効果誘電損失 A + f*b + f*c 1-1) ところが仕様書の特性を見ると0~825MHz までは-5dB でフラット 5.1GHz までは直線的な減衰になってい

図 2.Cat2 ケーブルの減衰特性 通常伝送線路の減衰特性は 1-1) 式のように 3つのパラメータで近似されます DC 抵抗表皮効果誘電損失 A + f*b + f*c 1-1) ところが仕様書の特性を見ると0~825MHz までは-5dB でフラット 5.1GHz までは直線的な減衰になってい LTSPICE による HDMI コンプライアンステストシミュレーション シグナル工房 : www.signalkhobho.com 野田敦人 LTSPICE はリニアテクノロジー社のノード制限のないフリーの SPICE 解析ツールです これまで LTSPICE でサポートされている伝送線路モデルは無損失の TLINE か一定損失の LTLINE であるため 広帯域の周波数特性が必要なタイムドメインのアイパターンシミュレーションには使われてきませんでした

More information

増設メモリ (2006/11/20)

増設メモリ (2006/11/20) (2006/11/20) 1. 機能 型名 N8102-246 N8102-247 N8102-248 N8102-249 8GB (x2 枚 ) (x2 枚 ) (x2 枚 ) (x2 枚 ) DDR2-533 SDRAM-DIMM(Fully Buffered),ECC 駆動電圧 1.5V/1.8V 型名 N8102-250 N8102-251 N8102-252 (x2 枚 ) (x2 枚 )

More information

<4D F736F F F696E74202D2091E63489F15F436F6D C982E682E992B48D8291AC92B489B F090CD2888F38DFC E B8CDD8

<4D F736F F F696E74202D2091E63489F15F436F6D C982E682E992B48D8291AC92B489B F090CD2888F38DFC E B8CDD8 Web キャンパス資料 超音波シミュレーションの基礎 ~ 第 4 回 ComWAVEによる超高速超音波解析 ~ 科学システム開発部 Copyright (c)2006 ITOCHU Techno-Solutions Corporation 本日の説明内容 ComWAVEの概要および特徴 GPGPUとは GPGPUによる解析事例 CAE POWER 超音波研究会開催 (10 月 3 日 ) のご紹介

More information

まず初めに Xilinx 社の FPGA である Vertex-5 と X 社の QDR2 メモリーの書き出し回 路を IBIS モデルと無損失の TLINE 伝送線路モデルの組み合わせで作成し アイパター ン解析を行うトポロジーを TinyCAD と PCBsim 用ライブラリーを使って入力してみ

まず初めに Xilinx 社の FPGA である Vertex-5 と X 社の QDR2 メモリーの書き出し回 路を IBIS モデルと無損失の TLINE 伝送線路モデルの組み合わせで作成し アイパター ン解析を行うトポロジーを TinyCAD と PCBsim 用ライブラリーを使って入力してみ PCBsim (HSPICE 互換 ) による伝送線路シミュレーション シグナル工房 : www.signalkhobho.com 野田敦人 PCBsim は Legend 社の MSIM-PCB のメインのシミュレーションエンジンとするシグナルインテグリティー解析ツールです 伝送線路解析機能を強化した MSIM-PCB と複数のソフトウエアを統合したパッケージとした形で提供されます 用途 価格によってフリーの回路図エディターとの組み合わせや専用トポロジーエディター

More information

本日の内容 の規格概要 測定の勘所 デバッグテクニックとトラブル事例 測定ソリューション Page 2

本日の内容 の規格概要 測定の勘所 デバッグテクニックとトラブル事例 測定ソリューション Page 2 Gen1/2 規格概要と測定 デバッグ勘所 2015 年 12 月 9 日 キーサイト テクノロジー合同会社アプリケーションエンジニアリング部門 本日の内容 の規格概要 測定の勘所 デバッグテクニックとトラブル事例 測定ソリューション Page 2 このセミナーでお伝えしたいこと Gbps 級の高速信号は世界が違います 規格書を読み 仕様を理解する シグナル インテグリティ設計が必須 デバッグに備え

More information

(Microsoft Word - DDR\203\215\203W\203A\203i\215\\\220\254-ver0619.doc)

(Microsoft Word - DDR\203\215\203W\203A\203i\215\\\220\254-ver0619.doc) DDR1/DDR2 ロジックアナライザ ソリューション構成ガイド Ver June/19/2006 機能と特徴 : Agilent 16900ロジックアナライザを使用して DDR1 および DDR2 システムのロジックロジック検証検証を行います 実際にシステムを組み上げた時に想定通りに動作しない場合 信号間のタイミングやコマンドの確認をします ロジックアナライザのEyeScan 機能を用いると信号品質を素早く把握することも出来ます

More information

TMS320C6455 ハードウェア設計におけるSerial Rapid I/O PCBレイアウト実装

TMS320C6455 ハードウェア設計におけるSerial Rapid I/O PCBレイアウト実装 JAJA080 2 月 2007 TMS320C6455 ハードウェア設計における Serial Rapid I/O PCB レイアウトの実装 アプリケーション技術統括部 アブストラクトこの文書には TMS320C6455に搭載されているSerial Rapid I/O (SRIO) インターフェイス用の実装方法の説明が含まれています SRIOインターフェイスに対するタイミング規定と物理的に要求されるアプローチは

More information

Keysight Technologies Keysight EEsof EDA Advanced Design System

Keysight Technologies Keysight EEsof EDA Advanced Design System Keysight Technologies Keysight EEsof EDA Advanced Design System RF/ 02 Keysight EEsof EDA Advanced Design System - Brochure Advanced Design System Keysight ADS(Advanced Design System) RF/ (EDA) ADSGUI

More information

テクニカルガイド「増設メモリ」(2006/09/15)

テクニカルガイド「増設メモリ」(2006/09/15) (2006/09/15) 1. 機能 型名 N8102-246 N8102-247 N8102-248 N8102-249 8GB (x2 枚 ) (x2 枚 ) (x2 枚 ) (x2 枚 ) DDR2-533 SDRAM-DIMM(Fully Buffered),ECC 駆動電圧 1.5V/1.8V 型名 N8102-250 N8102-251 N8102-252 (x2 枚 ) (x2 枚 )

More information

<4D F736F F F696E74202D E D836A834E83588AEE A837E B315F504995D C576322E B8CDD8AB B83685D>

<4D F736F F F696E74202D E D836A834E83588AEE A837E B315F504995D C576322E B8CDD8AB B83685D> A-1 2013 年 7 月 2 日 テクトロニクス イノベーション フォーラムク 2013 高速信号伝送の基礎と設計トレンド最前線 1-PI 編 芝浦工業大学電子工学科 須藤俊夫 1 内容 1.SI PI EMI の課題と背景 2. 電源ノイズの測定 解析例 3. 統合インピーダンスと反共振現象 4. 駆動源のスペクトラム 5. ターゲットインピーダンス 6. まとめ 2 CMOS 回路の構造 ゲート酸化膜

More information

5989_2423JAJP.qxd

5989_2423JAJP.qxd Agilent FPGA White Paper .......................................................... 2...................................................... 3 FPGA.................................... 4 FPGA.................................

More information

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx MATLAB/Simulink を使用したモータ制御アプリのモデルベース開発事例 ルネサスエレクトロニクス株式会社 第二ソリューション事業本部産業第一事業部家電ソリューション部 Rev. 1.00 2014 Renesas Electronics Corporation. All rights reserved. IAAS-AA-14-0202-1 目次 1. はじめに 1.1 モデルベース開発とは?

More information

システムソリューションのご紹介

システムソリューションのご紹介 HP 2 C 製品 :VXPRO/VXSMP サーバ 製品アップデート 製品アップデート VXPRO と VXSMP での製品オプションの追加 8 ポート InfiniBand スイッチ Netlist HyperCloud メモリ VXPRO R2284 GPU サーバ 製品アップデート 8 ポート InfiniBand スイッチ IS5022 8 ポート 40G InfiniBand スイッチ

More information

JEITA

JEITA JEITA EC センター EDA 標準 WG インターコネクト モデルの検証 March 31, 2013 JEITA EC センター EDA 標準 WG JEITA ; Japan Electronics and Information Technology Industries Association 1 1.JEITA ECセンター EDA 標準 WGのロードマップ 2.JEITA ECセンター

More information

卒業研究報告

卒業研究報告 卒業研究報告 題 目 VCSEL-array 指導教員 報告者 平成 14 年 2 月 5 日 高知工科大学電子 光システム工学科 1-1 3 2-1 5 2-2 7 3-1-1 VCSEL 8 3-1-2 VCSEL VCSEL-array 8 3-2 9 3-3 10 3-4-1 VCSEL 10 3-4-2 15 3-4-3 16 3-5-1 VCSEL-array 19 3-5-2 21 3-5-3

More information

HD View Single Windowsセットアップガイド

HD View Single Windowsセットアップガイド Smart-telecaster HD View Single Windows セットアップガイド Smart-telecaster HD View single Rev2.0 Smart-telecaster HD View Single とは Smart-telecaster HD View Single( 以下 HD View Single) は Windows パソコンにインストールして使用するアプリケーションです

More information

InfiniiSimによるオシロスコープの観測点移動

InfiniiSimによるオシロスコープの観測点移動 Keysight Technologies InfiniiSim によるオシロスコープの観測点移動 シミュレーションを利用した仮想プロービングポイントでの波形表示 Application Note 02 InfiniiSim によるオシロスコープの観測点移動 Application Note はじめに Infiniium シリーズオシロスコープは測定した波形にオプションの InfiniiSim 機能によるシミュレーションを適用することにより回路条件等を変えた場合の波形を表示することができます

More information

Library for Cadence OrCAD Capture ユーザマニュアル 2018 年 7 月 株式会社村田製作所 Ver.1.0 Copyright Murata Manufacturing Co., Ltd. All rights reserved. 10 July

Library for Cadence OrCAD Capture ユーザマニュアル 2018 年 7 月 株式会社村田製作所 Ver.1.0 Copyright Murata Manufacturing Co., Ltd. All rights reserved. 10 July Library for Cadence OrCAD Capture ユーザマニュアル 2018 年 7 月 株式会社村田製作所 Ver.1.0 10 July 2018 目次 1. 本マニュアルについて 2.( 前準備 ) ライブラリの解凍と保存 3. プロジェクトの作成 4. シミュレーションプロファイルの作成 5.LIBファイルの登録 6.OLBファイルの登録 7. コンデンサのインピーダンス計算例

More information

内容 SDAIIIの概要 アイパターン解析 ジッタ解析 マルチレーン解析 ノイズ解析 バーチャル プローブ 3 4 高速転送 クロストーク SI 問題の顕在化 高速伝送とクロストークの増加による影響: 符号間干渉の増加 減衰の増加 ジッタの増加 設計の難易度の増加

内容 SDAIIIの概要 アイパターン解析 ジッタ解析 マルチレーン解析 ノイズ解析 バーチャル プローブ 3 4 高速転送 クロストーク SI 問題の顕在化 高速伝送とクロストークの増加による影響: 符号間干渉の増加 減衰の増加 ジッタの増加 設計の難易度の増加 シグナル インテグリティ の基礎と応用セミナー 4. LeCroyのシリアル解析 SDAIII-CompleteLinQのご紹介 テレダイン レクロイ ジャパン株式会社 技術部長 辻 嘉樹 内容 1. 2. 3. 4. 5. 6. SDAIIIの概要 アイパターン解析 ジッタ解析 マルチレーン解析 ノイズ解析 バーチャル プローブ 2 1 内容 1. 2. 3. 4. 5. 6. SDAIIIの概要

More information

Keysight Technologies 物理層テスト・システム・ソフトウェア(PLTS)2016

Keysight Technologies 物理層テスト・システム・ソフトウェア(PLTS)2016 Keysight Technologies (PLTS)2016 PLTS 2016 Technical Overview 2 Keysight (PLTS)2016 - Technical Overview PLTS 2016 (PLTS)2016 (SI) 2016 PLTS PLTS PLTS 2016PNA/ENA PXIe TDR N1055A 7 ps 16 TDR 2PLTS 2016

More information

Microsoft Word - 02_PCIe特集_ボード設計.doc

Microsoft Word - 02_PCIe特集_ボード設計.doc PCI Express ボード設計特集 - ボードを検討されている方必見!- 2006 年 11 月第 2 回 目次 PCI Express ボード設計特集 -ボードを設計されている方必見!-... 2 1 PALTEK PCI Express 評価ボード -PTKB -... 2 1.1 PALTEK PCI Express 評価ボードのコンセプト... 2 1.2 多くのメリット... 2 1.3

More information

Agilent Technologies N5413A DDR2 Infiniium 9000/90000 Data Sheet DDR2 デザインを迅速にテスト デバッグ 評価 Agilent N5413A DDR2 JEDEC 1 JESD79-2E DDR2 SDRAM Specificati

Agilent Technologies N5413A DDR2 Infiniium 9000/90000 Data Sheet DDR2 デザインを迅速にテスト デバッグ 評価 Agilent N5413A DDR2 JEDEC 1 JESD79-2E DDR2 SDRAM Specificati Agilent Technologies N5413A DDR2 Infiniium 9000/90000 Data Sheet DDR2 デザインを迅速にテスト デバッグ 評価 Agilent N5413A DDR2 JEDEC 1 JESD79-2E DDR2 SDRAM Specification JESD208 Speciality DDR2-1066 SDRAM S p e c i f i

More information

PLZ-5W_ KPRI21.pdf

PLZ-5W_ KPRI21.pdf The Flagship New DC Electronic Load PLZ-5W D C E L E C T R O N I C L O A D the Flagship PLZ-5W series CC Mode / High range / 0-80A Switching Ch4 load current 20A/div Horizontal 10us/div SET[A] (100 %)

More information

観測波形 赤いエリアに波形が入り込まなければ規格を満足しています.5mではより厳しいTP2の規格でも満足しています.5mケーブル使用時 TP2規格 TP3規格 -.1-5mケーブル使用時 2

観測波形 赤いエリアに波形が入り込まなければ規格を満足しています.5mではより厳しいTP2の規格でも満足しています.5mケーブル使用時 TP2規格 TP3規格 -.1-5mケーブル使用時 2 2 1 2 2 224 48 7 11 15 12 2 2 48 21 1 4 IEEE1394 USB1.1 USB2. 1 2 1.5 12 1.5 12 (Low speed) (Full speed) 4 48 (High speed) 5 5 * 29 年には USB3. がリリースされる予定で 5Gbps の SuperSpeed が追加される 224 4824 TP4 TP3 TP2

More information

TMS320C6455 におけるDDR2 PCBレイアウトの実装

TMS320C6455 におけるDDR2 PCBレイアウトの実装 JAJA082A 2008 年 08 月 TMS320C6454/5 DDR2 PCB レイアウトの実装 アプリケーション技術部 アブストラクトこの文書には TMS320C6454/5に搭載されているDDR2 インターフェイス用の実装方法の説明が含まれています DDR2 インターフェイスに対してタイミングを規定するアプローチは 以前のデバイスとは異なります 以前のアプローチでは データシートでの規定およびシミュレーション

More information

untitled

untitled + From Tradeoffs of Receive and Transmit Equalization Architectures, ICC006,Bryan Casper, Intel Labs Transmitter Receiver 0 magnitude (db) 0 0 30 40 50 60 0 4 frequency (GHz). Receiver Transmitter FFE

More information

デュアルDIMM DDR2およびDDR3 SDRAMのボード・デザイン・ガイドライン、外部メモリ・インタフェース・ハンドブック、Volume 2、第5章

デュアルDIMM DDR2およびDDR3 SDRAMのボード・デザイン・ガイドライン、外部メモリ・インタフェース・ハンドブック、Volume 2、第5章 5? 2012? EMI_DG_005-2.0 EMI_DG_005-2.0 この章では デュアル バッファなし DIMM (UDIMM) DDR2 および DDR3 SDRAM インタフェースの実装のガイドラインについて説明します この章では デュアル DIMM 構成を次の条件で使用して データ信号のシグナル インテグリティに対する影響を説明します 1 スロット実装対 2 スロット実装 DIMM

More information

p ss_kpic1094j03.indd

p ss_kpic1094j03.indd DC~1 Mbps 光リンク用送受信フォト IC は 光ファイバ通信用トランシーバ (FOT) として プラスチック光ファイバ (POF)1 本で半 2 重通信が可能な送受信フォト ICです POFを用いた光ファイバ通信は ノイズの影響を受けない 高いセキュリティをもつ 軽量といった特長があります は送信部と受信部の光軸が同一なため 1 本のPOFで光信号の送信 受信が可能です POF 通信に最適な500

More information

富士通セミコンダクタープレスリリース 2009/05/19

富士通セミコンダクタープレスリリース 2009/05/19 [ デバイス ] 2009 年 5 月 19 日富士通マイクロエレクトロニクス株式会社 世界初!125 動作の SiP 向け低消費電力メモリを新発売 ~ メモリの耐熱性向上により 消費電力の大きな高性能デジタル家電に最適 ~ 富士通マイクロエレクトロニクス株式会社 ( 注 1) は DDR SDRAM インターフェースを持つメモリでは世界で初めて動作温度範囲を 125 まで拡張したコンシューマ FCRAM(

More information

降圧コンバータIC のスナバ回路 : パワーマネジメント

降圧コンバータIC のスナバ回路 : パワーマネジメント スイッチングレギュレータシリーズ 降圧コンバータ IC では スイッチノードで多くの高周波ノイズが発生します これらの高調波ノイズを除去する手段の一つとしてスナバ回路があります このアプリケーションノートでは RC スナバ回路の設定方法について説明しています RC スナバ回路 スイッチングの 1 サイクルで合計 の損失が抵抗で発生し スイッチングの回数だけ損失が発生するので 発生する損失は となります

More information

機能検証トレーニング コース一覧

機能検証トレーニング コース一覧 機能検証トレーニング コース一覧 日本シノプシス合同会社 2016.03 トレーニング コース一覧 VCS/DVE 基本コース VCS-NLP/VC LP 基本コース VC Verification IP AXI 基本コース (UVM 版 ) VC Verification IP USB 基本コース (UVM 版 ) Verdi 3 基本コース SpyGlass Lint コース SpyGlass

More information

スライド 1

スライド 1 パワーインダクタ および高誘電率系チップ積層セラミックコンデンサの動的モデルについて 1 v1.01 2015/6 24 August 2015 パワーインダクタの動的モデルについて 2 24 August 2015 24 August 2015 動的モデルの必要性 Q. なぜ動的モデルが必要なのか? A. 静的モデルでは リアルタイムに変化するインダクタンスを反映したシミュレーション結果が得られないから

More information

アプリケーション ノート 波形サンプル解析 機能 性能が向上するにつれ エンジニアは回路内のアナログ信号 デジタル信号の両方に注意を払う必要があります テストは複雑なため DUT(Device Under Test 被測定デバイス) のさまざまなテスト ポイントで信号を観測できる特殊なツールが必要に

アプリケーション ノート 波形サンプル解析 機能 性能が向上するにつれ エンジニアは回路内のアナログ信号 デジタル信号の両方に注意を払う必要があります テストは複雑なため DUT(Device Under Test 被測定デバイス) のさまざまなテスト ポイントで信号を観測できる特殊なツールが必要に アプリケーション ノート DDR や SoC など 高速デジタル回路の新しい検証とデバッグ手法 はじめに 最新の組込み / コンピューティング システムは 高速のバス 業界規格によるサブシステム さらにはチップに集積された機能などにより ますます高機能化しています 高機能化になっただけでなく システムはますます複雑になり 信号品質の影響も受けやすくなっているため トラブルシュートには時間がかかるようになっています

More information

これさえ知っていれば迷わない -PCI Expressエンドポイント特集- 2006/10 Vol.1

これさえ知っていれば迷わない -PCI Expressエンドポイント特集- 2006/10 Vol.1 これさえ知っていれば迷わない -PCI Express エンドポイント特集 - 2006 年 10 月第 1 回 概要 PALTEK では PCI Express のブリッジ スイッチ エンドポイント 評価ボードなど PCI Express に関係する多くの商品を扱っておりますが ここでは FPGA でエンドポイント (Configuration Header Type00 を実装する I/O 階層の末端デバイス

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション システム デザイン フォーラム 2012 LPB 相互設計セミナー 競争力を創出する LPB 標準フォーマットの流通と活用 ~EDA ツールのデモとユーザによる活用方法の議論 ~ 日時 :2012 年 11 月 15 日 ( 木 ) 15:45~17:00 場所 : パシフィコ横浜アネックスホール F201 L P B Copyright JEITA EDA-TC LPB-WG All Rights

More information

(最終)Xena_M1QFP28SFP28_

(最終)Xena_M1QFP28SFP28_ Xena M1QFP28SFP28 M1QFP28SFP28 は 5 種の異なる Ethernet ネットワーク (100G/50G/40G/25G/10GE) を提供する汎用性の高いテストソリューションです このユニークなモジュールにより 異なる物理トランシーバーケージとフォームファクターの間をダイナミックに選択できます 本モジュールは QSFP28/QSFP+ ケージを 1 つ SFP28/SFP+

More information

<4D F736F F F696E74202D E D836A834E83588AEE A837E B325F534995D C576322E B B B82AA914F89F195DB91B68DCF82DD5D>

<4D F736F F F696E74202D E D836A834E83588AEE A837E B325F534995D C576322E B B B82AA914F89F195DB91B68DCF82DD5D> A-2 2013 年 7 月 2 日 テクトロニクス イノベーション フォーラム 2013 高速信号伝送の基礎と設計トレンド最前線 2-SI 編 芝浦工業大学電子工学科 須藤俊夫 1 内容 1.SI PI EMIの課題と背景 2. クロストークとスルーホールクとスルル 3. 導体損失と誘電損失 4. ガラスクロスの影響 5. 銅箔粗化の影響 6. まとめ 2 SI PI EMI の相互関連性 SI

More information

EnSightのご紹介

EnSightのご紹介 オープン CAE シンポジウム 2014 汎用ポストプロセッサー EnSight の大規模データ対応 CEI ソフトウェア株式会社代表取締役吉川慈人 http://www.ceisoftware.co.jp/ 内容 大規模データで時間のかかる処理 クライアント サーバー機能 マルチスレッドによる並列処理 サーバーの分散処理 クライアントの分散処理 ( 分散レンダリング ) EnSightのOpenFOAMインターフェース

More information

(Microsoft PowerPoint - H-3_TIF2013_ATE_Kobayashi sama_Ver2[\223\307\202\335\216\346\202\350\220\352\227p])

(Microsoft PowerPoint - H-3_TIF2013_ATE_Kobayashi sama_Ver2[\223\307\202\335\216\346\202\350\220\352\227p]) H-3 テクトロニクス / ケースレーイノベーション フォーラム 2013 プロービングの悩みを解決するソケット技術と DDR メモリ インターポーザ 2013. 7. 2 ATE サービス株式会社 1 はじめに DDR メモリインターフェースを評価する上で パッケージやボードの実装形態に即した適切なプロービングは 測定システムにおける重要課題の一つである 解決策として, ゼロフットプリントのテストソケット

More information

LTspice/SwitcherCADⅢマニュアル

LTspice/SwitcherCADⅢマニュアル LTspice による 設計の効率化 1 株式会社三共社フィールド アプリケーション エンジニア 渋谷道雄 JPCA-Seminar_20190606 シミュレーション シミュレータ シミュレーションの位置づけ まずは 例題で動作確認 実際のリップル波形と比較してみる シミュレーションへの心構え オシロスコープ / プロービングの取り扱い 参考図書の紹介 シミュレータは 汎用の SPICE モデルが利用できる

More information

HL SI & HL FWS Script Control

HL SI & HL FWS Script Control IBIS-LPB Design Kit LPB フォーマットを活用した構想設計自動化 ( 株 ) 東芝 青木孝哲 ( 株 ) 東芝 岡野資睦 メンターグラフィックス ジャパン ( 株 ) 門田和博 Page1 概要 LPB フォーマットと LPB Design Kit を用いて PCB 構想設計を行う HyperLynx SI を用いて IBIS モデル コンデンサ SPICE モデルを Import

More information

JAJP.indd

JAJP.indd Agilent Data Sheet www.agilent.co.jp/find/pcie 2 Gen 2 Ready TCL Windows DCOM Agilent E2960B N2X E2960A PCIe TM 2.0 GUI PCIe 2.0 E2960B API E2960AGen 1 API Gen 1 Gen2 PCI Express Gen 1 E2960B PCI Express

More information

Microsoft Word - N-TM307取扱説明書.doc

Microsoft Word - N-TM307取扱説明書.doc Page 1 of 12 2CHGATEANDDELAYGENERATORTYPE2 N-TM307 取扱説明書 初版発行 2015 年 10 月 05 日 最新改定 2015 年 10 月 05 日 バージョン 1.00 株式会社 テクノランドコーポレーション 190-1212 東京都西多摩郡瑞穂町殿ヶ谷 902-1 電話 :042-557-7760 FAX:042-557-7727 E-mail:info@tcnland.co.jp

More information

シミュレーション活用による超Gbps 伝送基板の設計

シミュレーション活用による超Gbps 伝送基板の設計 情報通信 シミュレーション活用による超 G b p s 伝送基板の設計 木 下 哲 魯 * 澤 田 雅 彦 岡 山 昭 稔 神 谷 房 伸 立 花 宏 之 角 江 彰 英 植 松 吉 晃 飯 村 政 文 Simulation-Based Design of Multi Gbps High-Speed Transmission Boards by Tetsuro Kinoshita, Masahiko

More information

AMS Expoコンテンツ

AMS Expoコンテンツ 高速伝送路での信号特性の解析 ~ 新しい MATLAB /Simulink の使い方 ~ MathWorks Japan アプリケーションエンジニアリング部初井良治 2014 The MathWorks, Inc. 1 Demo MATLAB/Simulink 高速伝送特性シミュレーション DFE CDR ビット生成プリエンファシス伝送路特性データ 8B10Bエンコーダ アナログイコライザ 8B10B

More information

USB 電気パラメータを簡単に検証 USB USB-IF USB OTG 図. Infiniium USB コンプライアンス テストは Analyze メニューのサブメニューからアクセスできます 図. Infiniium USB コンプライアンス テストの設定と起動が つのウィンドウから行えます

USB 電気パラメータを簡単に検証 USB USB-IF USB OTG 図. Infiniium USB コンプライアンス テストは Analyze メニューのサブメニューからアクセスできます 図. Infiniium USB コンプライアンス テストの設定と起動が つのウィンドウから行えます Agilent Technologies N546A N547A Infiniium USB Data Sheet N546A Infiniium オシロスコープ用 USB コンプライアンス テスト ソフトウェアは オフィシャル USB- IFMATLAB スクリプトを使用して USB.0 デバイス ホスト ( エンベデッドホストも含む ) ハブ OTG (On-The-Go) のコンプライアンスを高い信頼性で検証できます

More information

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています なお 本製品の評価キットを用意しています 詳細については 当社 営業までお問い合わせください 特長 高速応答 増倍率 2 段階切替機能 (Low ゲイン : シングル出力, High

More information

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサンルーフなどのボディー系 電動パワーステアリングやそのアシスト機能など 高度な制御 大電流の制御などが要求されています

More information

TULを用いたVisual ScalerとTDCの開発

TULを用いたVisual ScalerとTDCの開発 TUL を用いた Visual Scaler と TDC の開発 2009/3/23 原子核物理 4 年 永尾翔 目次 目的と内容 開発環境 J-Lab におけるハイパー核分光 Visual Scaler TDC まとめ & 今後 目的と内容 目的 TUL, QuartusⅡ を用いて実験におけるトリガーを組めるようになる Digital Logic を組んでみる 内容 特徴 TUL,QuartusⅡ

More information

Quartus II クイック・スタートガイド

Quartus II クイック・スタートガイド ALTIMA Corp. Quartus II クイック スタートガイド ver.3.0 2010 年 8 月 ELSENA,Inc. 目次 1. はじめに... 3 2. Quartus II の基本操作フロー... 3 3. Quartus II の基本操作... 4 ステップ 1. プロジェクトの作成... 4 ステップ 2. デザインの作成... 4 ステップ 3. ファンクション シミュレーション...

More information

Microsoft Word - 02__⁄T_ŒÚ”�.doc

Microsoft Word - 02__⁄T_ŒÚ”�.doc 目 次 はじめに 目次 1. 目的 1 2. 適用範囲 1 3. 参照文書 1 4. 定義 2 5. 略語 6 6. 構成 7 7. 共通事項 8 7.1 適用範囲 8 7.2 送信ネットワーク 8 7.2.1 送信ネットワークの分類 8 7.2.2 送信ネットワークの定義 10 7.3 取り扱う主な信号の形式 12 7.3.1 放送 TS 信号形式 12 7.3.2 OFDM 信号形式 14 7.4

More information

情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePr

情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePr 情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePro T310 シリーズ 画像はイメージです 液晶ディスプレイはオプションです 株式会社マウスコンピューター

More information

Taro13-OrCADManual jtd

Taro13-OrCADManual jtd OrCAD マニュアル 1. 目的 回路エディタ付きの電子回路回路シミュレータの使用法の基本を習得する 2. 使用するソフトウェアについて SPICE( Simulation Program with Integrated Circuit Emphasis スパイス と読む ) は 1970 年代に開発された電子回路シミュレーションのためのプログラムである このプログラムをもとに多数の商用版の他に制限付きながらフリーで配布されているものもあり

More information

TDK Equivalent Circuit Model Library

TDK Equivalent Circuit Model Library TDK SPICE Netlist Library を Agilent ADS で使用する方法 TDK 株式会社アプリケーションセンター江畑克史 Oct. 01, 2008 AN-NL08B003_ja はじめに TDK では, 各種受動電子部品の SPICE モデル集 TDK SPICE Netlist Library を公開しております. TDK SPICE Netlist Library に含まれるモデルは標準的な

More information

HP Z200 Intel i5 CPU 3.33GHz Low Profile 仕様 380 LP Assist 2.2 Instinct v3.0 以降 いいえいいえはいいいえ 4GB および 8GB DDR ECC (2 枚構成の DIMM) ISIS へ接続するにはオンボードの

HP Z200 Intel i5 CPU 3.33GHz Low Profile 仕様 380 LP Assist 2.2 Instinct v3.0 以降 いいえいいえはいいいえ 4GB および 8GB DDR ECC (2 枚構成の DIMM) ISIS へ接続するにはオンボードの Composer 6, Symphony 6, NewsCutter 10, Assist 2.5, Instinct 3.5 認定 PC システム システム PC デスクトップ HP Z800 DUal 6- core 2.66GHz (X5650) 3800 5.0.3/9.0.3 はいいいえはいはいはいはい (3 枚構成の DIMM) HP Z800 Dual Quad core 2.93GHz

More information

Page 1.pdf

Page 1.pdf 1...1...1...1...1...2...2...3...5...6...7...8...9 InfiniBand...9...14 2...14...14...16 P7350...17 P7350...18 P7350...21...22...23...24...24...25...26...26...27...28 SMA...28...33 ii www.tektronix.com/accessories

More information

増設メモリ 1. 機能 型名 N N N N N GB 16GB 3 (x2 枚 ) (x2 枚 ) (x2 枚 ) (8GBx2 枚 ) (16GBx2 枚 ) DDR3-1066(PC3-8500) 動作クロック

増設メモリ 1. 機能 型名 N N N N N GB 16GB 3 (x2 枚 ) (x2 枚 ) (x2 枚 ) (8GBx2 枚 ) (16GBx2 枚 ) DDR3-1066(PC3-8500) 動作クロック (2009/10/28) 増設メモリ 1. 機能 型名 N8102-356 N8102-357 N8102-358 N8102-359 N8102-360 8GB 16GB 3 (x2 枚 ) (x2 枚 ) (x2 枚 ) (8GBx2 枚 ) (16GBx2 枚 ) DDR3-1066(PC3-8500) 動作クロック 533MHz( 差動 ) 1.5V 型名 N8102-351 N8102-352

More information

高速小型 DSP の電源ラインノイズ対策アプリケーションのご紹介 株式会社村田製作所コンポーネント事業本部 EMI 事業部商品開発部開発 2 課 Murata Manufacturing Co., Ltd. All Rights Reserved, Copyright (c) #1

高速小型 DSP の電源ラインノイズ対策アプリケーションのご紹介 株式会社村田製作所コンポーネント事業本部 EMI 事業部商品開発部開発 2 課 Murata Manufacturing Co., Ltd. All Rights Reserved, Copyright (c) #1 高速小型 DSP の電源ラインノイズ対策アプリケーションのご紹介 株式会社村田製作所コンポーネント事業本部 EMI 事業部商品開発部開発 2 課 Murata Manufacturing Co., Ltd. All Rights Reserved, Copyright (c) #1 目次 1. 背景 2. 電源ラインノイズ対策手法の基本原理 3. 電源ライン周辺のインピーダンスの概算 4. 電源ライン評価基板の紹介

More information

アプリケーション ノート USB 2.0 物理レイヤ テスト はじめに USB 2.0 対応のデバイス設計 特性評価および動作確認に携わっているエンジニアは 製品の市場投入のスピードアップを日々迫られています 当社の測定パッケージでは USB-IF(USB Implements Forum, Inc

アプリケーション ノート USB 2.0 物理レイヤ テスト はじめに USB 2.0 対応のデバイス設計 特性評価および動作確認に携わっているエンジニアは 製品の市場投入のスピードアップを日々迫られています 当社の測定パッケージでは USB-IF(USB Implements Forum, Inc アプリケーション ノート USB 2.0 物理レイヤ テスト はじめに USB 2.0 対応のデバイス設計 特性評価および動作確認に携わっているエンジニアは 製品の市場投入のスピードアップを日々迫られています 当社の測定パッケージでは USB-IF(USB Implements Forum, Inc.) 推奨のすべてのコンプライアンス テストが すばやく 正確に実行できます USB 2.0(Universal

More information

増設メモリ 1. 機能 型名 N N N (x1 枚 ) (x1 枚 ) (x1 枚 ) DDR3-1333(PC ) SDRAM-DIMM, Unbuffered,ECC 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102

増設メモリ 1. 機能 型名 N N N (x1 枚 ) (x1 枚 ) (x1 枚 ) DDR3-1333(PC ) SDRAM-DIMM, Unbuffered,ECC 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102 (2009/12/08) 増設メモリ 1. 機能 型名 N8102-339 N8102-340 N8102-341 (x1 枚 ) (x1 枚 ) (x1 枚 ) DDR3-1333(PC3-10600) SDRAM-DIMM, Unbuffered,ECC 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102-330 N8102-331 N8102-332 N8102-333 8GB

More information

Keysight Technologies 33600Aシリーズ Trueform波形発生器

Keysight Technologies 33600Aシリーズ Trueform波形発生器 Keysight Technologies 33600A Trueform Data Sheet 02 Keysight 33600A Trueform - Data Sheet Trueform DDS Trueform DDS 33600A Trueform DDS 1 GSa/s 120 MHz 64 M 1 ps DDS200 DDS 1/5 Keysight BenchVue 20 DDS

More information

49Z-12716-2.qxd (Page 1)

49Z-12716-2.qxd (Page 1) www.tektronix.co.jp µ 全 A = 1/4N * ( T 1-T 2 ), (i =1...N) ディスク ドライブ設計のための測定ソリューション アプリケーション ノート 図 6. リード チャンネルの電流を生成するために使用する任意波形ゼネレー タと電流プローブ リード ライト ヘッドの電流 ライト ヘッドの電流振幅は ヘッド リードを電流プ ローブでルーピングすることにより簡単に測定できま

More information

Microsoft Word - QEX_2014_feb.doc

Microsoft Word - QEX_2014_feb.doc QEX2 月掲載記事 GPS 同期の 10MHz-OCXO 1. はじめに様々な場面で周波数精度の高い 10MHz 基準信号が必要とされます たとえば ダブルオーブン式の OCXO を使用して ppb 級 (10 の -9 乗 ) の精度を実現することができます OCXO 以上の精度を要求する場合には ルビジウム発振器や GPS 同期の OCXO を使用します ルビジウム発振器や GPS 同期の OCXO

More information

データ シート Opt. SFP-TX による自動ソリューション ( コンプライアンス用 ) と DPO オプション ( デバッグ用 ) 特性評価 マージン解析において ユーザが測定パラメータを定義することが可能 DPOJET による SFP-TX の測定セットアップ SFP-TX ソリューションを

データ シート Opt. SFP-TX による自動ソリューション ( コンプライアンス用 ) と DPO オプション ( デバッグ用 ) 特性評価 マージン解析において ユーザが測定パラメータを定義することが可能 DPOJET による SFP-TX の測定セットアップ SFP-TX ソリューションを データ シート Ethernet SFP+ コンプライアンス / デバッグ ソリューション SFP-TX SFP-WDP 特長 Opt. SFP-TX Opt. SFP-WDPにより 自動ソリューション ( コンプライアンス用 ) とDPOJETオプション ( デバッグ用 ) の両方が可能に Opt. SFP-WDP では TWDPc(Transmitter Waveform Distortion

More information

増設メモリ 1. 機能 型名 N8102-G342 N8102-G343 N8102-G344 1GB (1GBx1 枚 ) (x1 枚 ) (x1 枚 ) SDRAM-DIMM, Unbuffered,ECC 1.5V 型名 N N N (1GBx1

増設メモリ 1. 機能 型名 N8102-G342 N8102-G343 N8102-G344 1GB (1GBx1 枚 ) (x1 枚 ) (x1 枚 ) SDRAM-DIMM, Unbuffered,ECC 1.5V 型名 N N N (1GBx1 (2010/04/26) 増設メモリ 1. 機能 型名 N8102-G342 N8102-G343 N8102-G344 1GB (1GBx1 枚 ) (x1 枚 ) (x1 枚 ) SDRAM-DIMM, Unbuffered,ECC 1.5V 型名 N8102-342 N8102-343 N8102-344 (1GBx1 枚 ) (x1 枚 ) (x1 枚 ) SDRAM-DIMM, Unbuffered,ECC

More information

増設メモリ (2010/06/17)

増設メモリ (2010/06/17) (2010/06/17) 1. 機能 型名 N8102-371 N8102-372 N8102-373 N8102-374 N8102-375 16GB (1GBx1 枚 ) (2GBx1 枚 ) (x1 枚 ) (x1 枚 ) (16GBx1 枚 ) 1.35V/1.5V 型名 N8102-387 N8102-388 N8102-389 N8102-390 N8102-391 2GB 16GB 32GB

More information

untitled

untitled LVDS 1 ( LVDS) / 50% 2 ( LVDS) / 50% 3 USB2.0 480Mbps Serial ATA Gen1 1.5Gbps PCI Express Gen1 2.5Gbps 4 Host Data Device Clock 5 Data Skew Host Data Device Clock Setup Hold Data Skew 6 Host Data Device

More information

LeCroy DSOラインナップ比較表_ xlsx

LeCroy DSOラインナップ比較表_ xlsx デジタル オシロスコープ WaveJetTouch (350~500MHz) モデル名 WaveJet 33T WaveJet 35T アナログ帯域 350 MHz 500 MHz 帯域アップグレードパス 立ち上がり時間 10% 90% 1 ns 750 ps 最高サンプリング レート @1ch 2 GS/s 2 GS/s 最高サンプリング レート @2ch 2 GS/s 2 GS/s 最高サンプリング

More information

増設メモリ 1. 機能 型名 N N N N GB (x1 枚 ) (x1 枚 ) (x1 枚 ) (8GBx1 枚 ) DDR3-1333(PC ) 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102-3

増設メモリ 1. 機能 型名 N N N N GB (x1 枚 ) (x1 枚 ) (x1 枚 ) (8GBx1 枚 ) DDR3-1333(PC ) 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102-3 (2010/01/22) 増設メモリ 1. 機能 型名 N8102-361 N8102-362 N8102-363 N8102-364 8GB (x1 枚 ) (x1 枚 ) (x1 枚 ) (8GBx1 枚 ) DDR3-1333(PC3-10600) 動作クロック 667MHz( 差動 ) 1.5V 型名 N8102-365 N8102-366 N8102-367 (x1 枚 ) (x1 枚 )

More information

測定器の持つ誤差 と 使い方による誤差

測定器の持つ誤差 と 使い方による誤差 計測展 2007 チュートリアル Part2 Page 1 はじめに 測定器は高機能で便利になっている測定器は複雑化して 原理が見えにくくなっている 測定器が Black Box 化している 最も単純な例を中心に基本的な内容を解説する抵抗 1~2 本の回路をマルチ メータで測定する Page 2 講演の概要 1) 測定器の持つ誤差と使い方による誤差 抵抗とマルチメータを中心として 2) 設計と測定の融合

More information

情報解禁 時 :10 月 19 ( )22:00 以降 株式会社マウスコンピューター News Release 8 コア /16 スレッド駆動のインテル第 9 世代 CPU とハイエンドグラフィックス搭載パソコンをゲーミングパソコンブランド G-Tune から販売 10 月 22 日 ( 月 )10

情報解禁 時 :10 月 19 ( )22:00 以降 株式会社マウスコンピューター News Release 8 コア /16 スレッド駆動のインテル第 9 世代 CPU とハイエンドグラフィックス搭載パソコンをゲーミングパソコンブランド G-Tune から販売 10 月 22 日 ( 月 )10 情報解禁 時 :10 月 19 ( )22:00 以降 株式会社マウスコンピューター News Release 8 コア /16 スレッド駆動のインテル第 9 世代 CPU とハイエンドグラフィックス搭載パソコンをゲーミングパソコンブランド G-Tune から販売 10 月 22 日 ( 月 )10:00 より WEB で販売開始 MASTERPIECE i1640pa2-sp2 画像はイメージです

More information

Microsoft Word - ca33-J.doc

Microsoft Word - ca33-J.doc MMA Technical Standards Board/ AMEI MIDI Committee Confirmation of Approval for MIDI Standard (CA-033) MIDI 1.0 Electrical Specification Update [2014] Originated by: MMA Reference MMA Item #: 202 TSBB

More information

(Microsoft Word - ZigBee\226\263\220\374\203\202\203W\203\205\201[\203\213\202\314\221g\215\236\202\335\202\306\203e\203X\203g_layout_shiba3-yw.docx)

(Microsoft Word - ZigBee\226\263\220\374\203\202\203W\203\205\201[\203\213\202\314\221g\215\236\202\335\202\306\203e\203X\203g_layout_shiba3-yw.docx) MDO4000 シリーズアプリケーション ノート はじめに組込みの ZigBee( またはその他の IEEE 802.15.4 ベースのプロトコル ) 無線ソリューションの設計では それを利用する最終製品への統合においていくつかのトレードオフがあります 問題は 最終アプリケーションの性能要求に対する 統合のレベルと開発コストのバランスをとることです ローコストの無線技術がさまざまな電気製品のアプリケーションで普及するにつれ

More information