Microsoft PowerPoint - HAB_matsu_ ppt [互換モード]

Size: px
Start display at page:

Download "Microsoft PowerPoint - HAB_matsu_ ppt [互換モード]"

Transcription

1 アナログ回路開発 4 年を振り返って ADC を中心とした技術の変遷と今後 松澤昭 東京工業大学

2 内容 はじめに バイポーラの時代 並列型 (Flash) ADC Bi-CMOS の時代 直並列型 ( 抵抗補間 )ADC CMOS の時代 直並列型 ( 容量補間 )ADC パイプライン ADC CMOS 超高速 ADC ゲート補間 ADC DVD 用アナデジ混載 SoC の実現 SA-ADC の革新 容量とダイナミック回路変換エネルギー / デジタルアシスト技術 : ミスマッチ補償 今後の ADC 開発の展望 SAR を中心としたハイブリッド型 ADC SAR+ ΣADC ダイナミックアンプ まとめ

3 デジタルビデオ技術の開発開始 年に松下電器に入社し 979 年に中央研究所に配属された 978 年に松下電器は総力を結集し 6 時間録画の VHS ビデオの開発に成功 以後ビデオ関連の売り上げは 兆円規模に達し 大黒柱に成長 ビデオ機器はアナログ技術の粋と言うべきものであったが 次のデジタルビデオの開発に向けての研究が開始された 979, 中央研究所の配属同期と Panasonic VHS Video NV-6, 979

4 ADC の変換方式 4 Flash, SAR, パイプライン, Σ が主要なアーキテクチャである D out Stage Stage Stage m Comps. Encoder V in V RT Comps. V in V RB D D D m D m+ Unit stage (Comp.) ADC DAC - Amp. C m (a) 並列 ( フラッシュ ) CDAC. Comp. C 4 C D out V iṉ D (c) パイプライン Integrators ADC D out V R V in (b) 逐次比較 (SAR) SAR logic DAC (d) Σ

5 基本的な変換動作 5 電圧 回路規模大超高速 エレメント数 クロック数により基本的に 3 つの変換手段がある パラレルシリアルパイプライン n N 回路規模最小低速 (N クロック必要 ) S/H 回路必要 n N 3 4 回路規模小高速 ( 見かけ上 クロック ) S/H+OP アンプ必要 時間 ( クロック ) n クロック N クロック クロックのスループット (N クロックかかるが ) _ N n: エレメント数 3 _3 4_ 3 3 _4 4_ 3_3 _4 4_3 3_4 4_4

6 当時のビデオ用 A/D 変換器 6 ビデオのデジタル化の大きな課題は A/D 変換器であった 当時のビデオ用 bit A/D 変換器は非常に高価で消費電力が大きかった 民生品はおろか 業務用にも使用できないものであった 私の使命は ADC を開発し 各種デジタル AV 機器を実現することであった bit 4.3MHz ADC 万円!! W Analog Devices Inc.

7 ADC 開発と機器開発の歴史 7 以後 各種の ADC を開発し 各種デジタルビデオ機器を実現してきた Performance Index Number 5 5 Applied Systems 8b,MHz b,mhz Bip / BiCMOS CMOS HDTV Camera Digital OSC Video Switcher b, 3MHz 8b,MHz 6b, GHz b, MHz, 3mW Digital oscilloscope b, 3MHz Video Camera Wide-TV HDTV Receiver HDTV Digital Camera 6b, 8MHz 6b,8MHz 8b, MHz Perfec TV DVC DVD '85 '9 '95

8 バイポーラの時代 8 97 年代後半から 98 年代の全般におけるアナログ回路に使用できるデバイスはほとんどバイポーラであり, MOS は性能が悪すぎて使用できなかった バイポーラは精度 ( ミスマッチ ) は良好であったが ADC に不可欠なスイッチと容量が使えなかったためアーキテクチャは並列型 (Flash) に限定された 並列型 ( フラッシュ ) 高速, 精度限界, 消費電力とチップサイズ大

9 並列型 ADC の精度 9 基本的に並列型 ADC の精度を決めるのはトランジスタミスマッチ電圧である 量子化電圧を mv とすると.mV 以下のミスマッチ電圧が必要 バイポーラ TR では可能だったが MOS では無理 MOS では数 mv から数 mv

10 日本初のビデオ用 8b ADCの開発 初めての仕事で国産初のビデオ用8b ADCの開発に成功 このADCは横河電機やアドバンテストの電子計測機器用として年以上販売された Bipolar (3um) 8b, 3MS/s,.7W 東工大 松澤 98

11 世界初のビデオ用 b ADC IC の開発 98 年, バイポーラ技術を用いて高精度比較器を集積し, 世界初の集積化されたビデオ用 b ADC を実現した 世界初のデジタルビデオスイッチャー 56QAM 無線伝送ソウル五輪のハイビジョン中継などに使用 T. Takemoto and A. Matsuzawa, JSC, pp.33-38, 98. 世界最高のアナログ IC の集積度 日経エレの表紙を飾る Bipolar (3um) b, MS/s, W $ 8 V RT V in Comps. 並列型 (Flash) ADC IR Award 受賞 Encoder D out V RB

12 バイポーラ技術を用いた超高速 ADC バイポーラ技術と並列型 ADC 技術を用いて各種超高速 ADC を開発した 8b, MHz, (984) 世界最速 8b ADC M. Inoue and A. Matsuzawa, ISSCC 984 JSC. SC-9, 984 HDTV カメラとデジタルオシロスコープの実現に寄与 8b, 6MHz ADC (99) 世界最速 8b ADC A. Matsuzawa, VLSI symposia 99 6b, GHz ADC (99) A. Matsuzawa, ISSCC 99 量産レベルで世界最高速 デジタルオシロスコープの実現

13 デジタルオシロの実現 3 デジタルオシロスコープは超高速 ADCの開発があってこそ実現できた Panasonic:b MHz OSC (986 年 ) Yokogawa Electric 8b GHz (994)

14 超高速 b 3MHz ADC の開発 4 複数の増幅器の出力間に補間抵抗を入れることで, オフセットばらつきへの要求を大幅に緩和,ビットの世界最高速 ADCを実現した 994 年 R&D 賞を受賞 bit で他の開発よりも 4 倍高速, 世界最高速 Bipolar b 3MHz, 4W 並列補間型 ADC 従来の並列型 A /D 変換器 高速バイポーラトランジスタのオフセット領域 誤差.5LSB 以下の精度の達成確率 補間型 A /D 変換器 比較器列 補間抵抗列..5. オフセット電圧ばらつき σ(m V ).5.um Bipolar 差動増幅器マスターラッチ H. Kimura and A. Matsuzawa, VLSI Symposia 9, JSC, SC-8, 993. シカゴの受賞会場にて

15 バイ CMOS の時代 5 98 年代の後半からバイポーラと CMOS を集積したバイ CMOS 技術が開発された CMOS によりサンプルホールドが使用できるようになったため, 回程度の変換を行う直並列型 ADC アーキテクチャが使用でき, 消費電力を下げることができた しかし, つの変換領域のつなぎが難しかった

16 直並列型 ADC 6 並列型ではコスト 量産性などに多くの課題があり 民生用は無理であった 直並列型が回路規模の低減に有効であるがサンプルホールド回路を必要とし バイポーラ回路では良好な特性を得ることが困難であった そこで 当時使用可能になっていた Bi-CMOS を用いて解決し 直並列型 ADC を開発した Bi-CMOS サンプルホールド回路 A. Matsuzawa ISSCC 99. ハイビジョン受像器用ボード ( 世界初の家庭用 HD 受信機 ) スイッチは MOS ではなくダイオードブリッジを用いている

17 直並列型 ADC 7 直並列型 ADC では回路規模は削減されるが サンプルホールド回路を必要とする 段間オフセット電圧により変換誤差が発生するが これはオーバラップ構造で解決できる n M N M 段間にオフセット電圧がある場合 N M オーバラップ構造を使用 (i-) 上位変換 i 変換値 [8] を取る電圧範囲が大きくなり 誤差が発生 上位変換 上位変換 正常変換 下位変換 信号 (3) 8 () 4 () 下位変換 (3) 下位変換 (3) 5 変換値 () 4 () () 段間オフセット電圧 4 () オーバラップ () () ()

18 補間型 A/D 変換方式の発明 8 段間オフセット電圧が一定でないと変換誤差を発生するが 補間により オフセット電圧が変化しても必要な変換区間を均等分割してなめらかに変換する フィリップスグループが補間技術の先駆者である R. van der Grift, JSC, SC-, 987. 入力信号 ~ 差動増幅器 差動増幅器の出力電圧 補間電圧増幅された信号 994 注目発明賞受賞 補間により変換区間が均等分割される Vn- Vn C7 Vr, n D8 Vi 補間電圧 C6 CVn D7 Vi C5 Vi3 CVi3 D6 D D D4 D6 D8 Vi3 Vn C4 C3 補間抵抗列 CVi Vi D D D3 D5 D7 CVn CVi3 入力電圧 C C 上位比較器列 Vn- Vr, n- CVn- D D 上位基準抵抗列下位比較器列 Vr, n- CVi CVi CVn- Vr, n 補間電圧

19 補間を用いた A/D 変換の効果 9 初段に増幅器を用いているので比較器のオフセット電圧が下がったように見える 増幅器や参照電圧にオフセットばらつきがあっても DNL の少ない滑らかな変換が可能 映像用 ADC では厳密な直線性よりも変換の滑らかさが重要 ΔV : 電圧誤差 +ΔV -ΔV 大きなオフセット電圧があっても滑らかな特性になる 理想直線 入力電圧 off m diff G comp (a)a/d 変換動作 ( b) A/D 変換特性

20 CMOS の時代 99 年代からは CMOS で ADC ができるようになりその後は CMOS が ADC のみならず全ての集積回路に使用されるようになった 初期のころの技術開発はいかにミスマッチを抑えるかに集中した

21 CMOS 比較器 最初のCMOS 比較器はただ単にバイポーラ回路をCMOSに焼き直したものであった MOSはバイポーラに比べ約 倍精度が悪く (mv vs..mv) このため7bitくらいが限界であった MOSトランジスタのミスマッチを低減するためにはゲート面積を大きくする必要があり精度を上げようとすると コスト 消費電力が増大し 変換周波数が低下した Yukawa, et al., JSC, 986. V T ( mv ) MOS トランジスタのゲート面積とミスマッチ V T T ox LW VT ( LW) VT ( LW) VT ( LW).4um Nch.3um Nch.3um Nch. 3 LW LW ( m )

22 チョッパー型 CMOS 比較器 CMOS ADC が高精度かつローパワーになったのはこのチョッパー型比較器の開発による インバータ 容量 スイッチという最も単純な回路を組み合わせることで 比較 増幅 オフセット電圧補償 ラッチ動作を実現した V sig V ref V sig ダイオード電圧は V T 変動などにより変動するが 容量 C によりキャンセル可能 V g C S S V out チョッパー型 CMOS 比較器 Dingwall, RCA, 979 sig Vref Vdiode C Vout Vref C Vout V g =V diode V out 微細化 低電圧化に対応し, 今日でも有効な回路 従って 微細なトランジスタを用いても高精度 低電力変換が可能になった また S/H 機能が簡単に実現できるようになった G V V out V dd Vg V diode V sig V ref 信号トラッキング サンプル + 比較増幅 V g V dd

23 CMOS による直並列型 ADC の実現 3 CMOS による直並列型 ADC を実現するには. 高精度比較器 V off <mv ( 通常のMOS V T ミスマッチはmV 程度 ).S/H 機能の実現 3. 低電力化 CMOSチョッパー型比較器 N. Fukushima, ISSCC 989 S/H 機能とオフセット補償を同時に実現 入力信号 S/H 回路 上位比較器 上位参照電圧 S/H 回路 下位比較器 8bit ADC 下位参照電圧

24 超低電力 CMOS b ADC の開発 4 携帯用ビデオ機器に使用できる低電力 低コスト ADC の開発 他の ADC に比べ /8 の低消費エネルギー これ以後,ADC の CMOS 化が加速 ADC の FoM はこの開発の意義を示すために考案されたと言われている K. Kusumoto and A. Matsuzawa ISSCC 93, JSC 993. それまでは CMOS は低エネルギではなかった CMOS b, MS/s, 3mW バイポーラ /Bi-CMOS CMOS FoM (pj) NEC UCLA /8 我々の開発 発表年

25 容量補間技術の発明 5 しかしながら チョッパー比較器を用いた ADC の精度は 8bit 程度であり 貫通電流が流れるので 低電力化に限度があった そこで 容量を用いて補間を行うことで 高精度化と画期的な低電力化を同時に達成した CMOS b, MS/s, 3mW Step size Mismatch voltage Step size Small DNL K. Kusumoto and A. Matsuzawa JSC, pp. -6, 993.

26 初期のアナログ デジタル混載 LSI 6 低電力 CMOS ADCの開発に成功したことで デジタルフィルターや マイコンなどのデジタル回路との混載が可能となり ポータブルAV 機器の小型化低コスト化に大きく貢献した A. Matsuzawa, Low-Voltage and Low-Power Circuit Design for mixed Analog/Digital Systems in Portable Equipment, IEEE Journal of Solid-State Circuits, Vol.9, No.4, pp.47-48, 994. この論文がローパワー技術のトリガーになった 6b Video ADC Digital Video filter System block diagram 8b low speed ADC;DAC 8b CPU

27 ムービーカメラのディジタル化に貢献 7 Digital handy VCR needs CMOS ADCs and DACs 99 CMOS 8b ADC CMOS 8b 3ch DAC

28 8 パイプライン型 ADC 9 年代から主流になった ADC がパイプライン型 ADC である 直並列型 ADC は低電力であるが, 高精度化が困難である パイプライン型 ADC は 4 ビット程度の高精度化を図ることができる 当初, 比較期のオフセットへの要求が厳しかったので使用されなかったが, 極めて大きなオフセットでも構わない.5bit 冗長技術が開発されてから, 大きく発展した 微細化により CMOS 増幅器やスイッチの性能がぐんぐん向上し,ADC 性能も急速に進歩した

29 パイプライン型 ADC 9 パイプライン型 ADC は折返し入出力特性を有しパイプライン動作で A/D 変換を行う st stage nd stage st out nd out C f C f V in C s - OP + C s - OP + to next V ref Comp. DAC Amplify mode V ref Comp. DAC 入出力特性 Sample mode 比較器 V out V in D out_ V ref V,, ref D out_ Signal is folded st out nd out stage stage V DAC (+V ref,, -V ref )

30 bit パイプライン ADC の動作と課題 3 信号を折れ返して転送することによりビットずつ変換を行う比較期のオフセットは.mV(b) 程度が要求され非実用的だった ビット目 ビット目 +V ref +V ref 出力信号 -V ref +V ref 比較器出力 出力信号 -V ref +V ref 比較器出力 X -V ref 入力信号 X -V ref 入力信号 +V ref オーバーレンジにより変換値がクリップされる 正常値に戻る 比較器のオフセット電圧 変換出力 -V ref +V ref -Vref +V ref 入力信号 変換値がクリップ X

31 .5 ビット冗長構成の発明 3 冗長構成により比較器と増幅器のオフセット電圧は変換特性に影響を与えない 以後 この構成が主流となり 高速 ADC はパイプライン型が主流となる.5 ビット冗長構成の変換特性 比較器のオフセット Lewis et al., JSSC '9 Ginetti et al., JSSC '9 変換範囲の充分内側で折れ返す特性 A 比較器のオフセットで切り替わり点はずれる V out -V ref /4 +V ref +V ref /4 利得が正確な場合 A 点と B 点は値としてつながる -V ref +V ref V sig B 比較器のオフセットは補正可能 OP アンプも同様 A 点 : MSB 変換値は だが 大きなアナログ出力 B 点 : アナログ出力は小さいが MSB 変換値は である A 点での A/D 変換値と B 点での A/D 変換値は同じ -V ref

32 パイプライン型 ADC の精度と速度 3 -v ref パイプライン型 ADC の性能は OP アンプ周りの性能で決定される CMOS の微細化により急激に性能が向上, しかし, 低電圧化に伴い OP アンプ性能が劣化最近は以前ほどは使用されなくなった C s δ V out δ +v ref -V ref /4 +V ref /4 C f OP アンプ回路 容量ミスマッチがあるときの入出力特性 +v ref +v ref v in. 精度 ) OPアンプ利得 C ) 容量ミスマッチ N C 3) 熱雑音. 速度 電圧 v nt 誤差電圧 G( db) 6N kt V 6 C 3 GBW o open 出力電圧 V out ref N Nf c C C C V V C out in o V e 8 V GBW open t in N ref e 7dB: b 94dB: 4b.%: b.6%: 4b kt GHz: b, MS/s GHz: b: GS/s t -v ref 時間

33 33 CMOS 超高速 ADC の開発 DVD の記録信号を誤りなく読み出すために 7bit 4MHz 程度の超高速 CMOSADC の開発が必要となった 従来はバイポーラ技術が必要であったが, CMOS 化にチャレンジした 高速化だけでなく低電力化, 高精度化が同時に必要であった

34 DVD 再生用デジタル信号処理技術 34 DVD レコーダーは SNR が低く 誤り率が高い そこで波形等価やエラー訂正などのデジタル信号処理が必要となった しかしそれは 7b, 4MHz という計測器なみの ADC を必要とすることであった Variable Gain Amp. Analog Filter A to D Converter Digital FIR Filter Viterbi Error Correction Data Out DVD, HDD 7b, 4MS/s Pickup signal Voltage Controlled Oscillator Clock Recovery Analog circuit Digital circuit Data In (Erroneous) Data Out (No error)

35 超高速 CMOSADC の開発 35 超高速 ADC の民生機器応用には CMOS 化と低電力 低コスト化が不可欠であった 9 年当時 世界最高速の 6b ADC 6b, GHz ADC W,.5um Bipolar 当時 世界最高速の CMOS ADC K. Sushihara and A. Matsuzawa, ISSCC. 6b, 8MHz ADC 4mW, mm.5umcmos 高速性を維持し 電力を /8 に下げた K. Sushihara and A. Matsuzawa, ISSCC. 7b, 4MHz ADC 5mW,.3mm.8umCMOS A. Matsuzawa, ISSCC 99 消費電力 / N (mw) バイポーラ技術 / 我々の開発 mw/gsps 変換周波数 (MHz) 他の開発 mw/gsps 5

36 ダイナミック比較器と補間動作の併用 36 MOS リニア領域でのコンダクタンスの加算性を用いて補間動作を実現ダイナミック動作のため 低電力 精度限界は分散プリアンプで補償 Output of Pre-amplifiers CVn- CVn Vn- ( m n )Vn nvn m Vn G G if K K W p p : W then, CLK W L W L V V V V in V V V V in m n : m th th n m W L W L in in m n V in nvin m n V in nvin th th Vrn- Comparator Latches with Interpolation Circuits CVn- N- Pre-Amplifiers N Vrn- Vn- 3 4 Reference Resistor CVn Vrn ( m n )CVn ncvn m Vrn Vn Vin V DD T.B.Cho., et al., J.S.C., Vol.3, No.3, pp.66-7, Mar V SS m m m 9 m Out+ Out- V in+ m m m 7 m 8 m 5 m 6 V in+ V in- m 3 m 4 W W W W V in-

37 DVD 用完全ワンチップアナ デジ混載 SoC の実現 37 DVD システムを完全にワンチップ化した世界初のアナ デジ混載 SoC を実現 Okamoto,, A. Matsuzawa., ISSCC 3, JSC 3..3um, Cu 6Layer, 4MTr CPU System Controller VCO ADC CPU Front-End Analog FE +Digital R/C PRML Read Channel Servo DSP AV Decode Processor Pixel Operation Processor IO Processor Gm-C Filter Back -End Analog Front End

38 アナ デジ混載 SoC の威力 38 システム集積が可能なアナ デジ混載 SoC は機器の高性能化 簡素化 低コスト化に大いに寄与した Model DVD Recorder の例 3 Model

39 DVD 用 SoC の生産 販売 39 DVD 用 SoC は累積数量 5. 億個, 累積販売額 5 億円に達した 生産数 ( 百万個 ) 平均生産数 57 万個 / 年累積生産本数 5. 億個 (9 年 ) DV シリーズ CV シリーズ 累計生産本数 ( 億個 ) 販売額 ( 億円 ) 平均販売額 8 億円 / 年累計販売額 5 億円 (9 年 ) DV シリーズ CV シリーズ 5 5 累計販売額 ( 億円 ) RV シリーズ.. RV シリーズ 年度 年度

40 4 SAR ADC の革新 SAR ( 逐次比較 )ADC は 97 年代から使用されてきた ADC であるが, 近年急速に性能を上げエネルギー消費を下げており, 面積も小さいため現在の主流 ADC となっている 容量のみで構成され, 定常電流を流さないダイナミック動作により究極の低エネルギー動作が可能である CMOS 微細化の恩恵を直接受け, 低電圧動作も可能なため今後の主流の位置は揺らぎそうもない

41 BW, SNR と ADC アーキテクチャ 4 SAR ADC が主流,SNR が 7 dbよりも高い場合は 型 BWが3MHzよりも広い場合はパイプライン型 SNR: Signal to Noise Ratio BW: Bandwidth SNR( db) 43( db) log( BW ) SNR (db) 8 Σ 6 SAR Pipeline 4 k k M M M G BW (Hz)

42 ADC の変換エネルギー低減の進歩 4. ADC の消費電力が大きく, 機器開発のネックであったがここ 5 年は大幅に変換エネルギーが低下している FoM bit f s P d N ' (Jour) / in years N : 有効ビット FoM (fj/conv.-step)... / bit Year

43 標本化回路の消費エネルギー 43 ADC では高い SNR(= 低いノイズ電力 ) の実現には大きな容量が必要で, 高い SNR を実現するには必然的に消費エネルギーは増大する V FS : フルスケール電圧 Signal Switch C 標本化回路 Capacitor C 量子化電圧 V 量子化雑音電力 q 雑音のバランス V FS N V q VFS Vq N V N: 分解能 n V q Track CV n kt Hold 雑音の電気エネルギー = 熱エネルギー kt V n C 必要容量 C kt 消費エネルギー E S FS V N FS CV 4kT N

44 ADC の変換エネルギー 44 (Conversion energy) 変換エネルギーは SNR に比例する.E+7.E+6.E+5 E D E D P P s n SNR( db ) 9 9. SNR 現状 9. 理論限界? P/f snyq [pj].e+4.e+3.e+.e+.e+.e- b SAR ADC ISSCC 6 VLSI 6 ISSCC VLSI FOMW=5fJ/conv-step FOMS=75dB f in,hf [db]

45 低エネルギー ADC 設計の基本コンセプト 45 CMOS 論理回路のような ADC の実現をめざす 高速動作でも低速動作でも回路は同じ 消費電力が, 与えられた変換クロック周波数に自動的に比例する クロックが止まったら電源電流は流れない CML 論理回路通常の増幅器 CMOS 論理回路. R L R L V DD V DD V o- Vo+ CL V i+ V i- I s C L f P togle d V 動作速度を上げるためには消費電流を増やさなければならない V DD I DD s I s V i C L R O C L V o P 動作速度を上げても消費エネルギーは増えない d f togle d E C fe d RC L o V DD L fc L V DD

46 逐次比較型 (SAR) ADC 46 SAR ADC は定常電流が流れないように構成することができる C 容量 DAC (CDAC) C 4 C 8 容量 C 6 C 6 S S S 3 S 4 S 5 S ダイナミック型比較器論理回路 抵抗を用いない 演算増幅器を用いない 定常電流を流さない V in C N A S スイッチ V ref Vref Vin 容量とダイナミック型回路により低エネルギーアナログ回路を実現 標本化容量分圧による差電圧の発生 E Q CV in αc N A V x V α C x d CV ref V sig α α V ref

47 SAR ADC 47 SAR ADC は最も単純かつ低消費電力で小面積な ADC である これをベースにして, 高 SNR 化, 広帯域化を図り, つの ADC コアで殆ど全ての用途に適合するようにしたい 65nm CMOS.3mm Logic Comp CDAC S. Lee, A. Matsuzawa, et al., SSDM 3

48 直線性の向上 48 容量誤差や寄生容量による直線性劣化に対し, 微小容量とデジタル補正回路を用いて直線性を向上させた Capacitance mismatch CAL Floating capacitance CAL Split capacitor Comp. INL [LSB] INL [LSB] Capacitance mismatch CAL Before 修正前 修正後 After OUTPUT CODE bit INL[LSB] 補正後 After 補正前 Before Main CDAC Floating capacitor CAL OUTPUT CODE bit SAR

49 ダイナミック型比較器の発明 49 ダイナミック型比較器は CMOS ロジックと同様貫通電流がゼロで動作する 最大 4GHz の動作が可能だが, 数 Hz の低速でも動作する ノイズが大きく bit 以上の高分解能化が困難であったが, 低ノイズ回路の開発により bit の高分解能化が可能となった この論文の引用件数は 件以上であり, 現在の ADC 比較器の主流になった CLK Dynamic amplifier Na Latch Na Nb Nb V DD N N V DD N3b N3a C L C L V in+ I D I D V in- N3a Output N3b GND M M For CAL M. Miyahara, Y. Asada, D. Paik, and A. Matsuzawa, "A Low-Noise Self- Calibrating Dynamic Comparator for High-Speed ADCs," A-SSCC, Nov. 8. Yusuke Asada, Kei Yoshihara, Tatsuya Urano, Masaya Miyahara, and Akira Matsuzawa, "A 6bit, 7mW, 5fJ, 7MS/s Subranging ADC," A-SSCC, 5-3, pp. 4-44, Taiwan, Taipei, Nov. 9.

50 ダイナミック型比較器のノイズ 5 ダイナミック型比較器の構成をラッチの前に CMOS 増幅器を設けた構成にすることで, ノイズを低減させた またノイズレベルが負荷容量でほぼ決定されることを見出し, ノイズと消費電力の最適化指針を導いた v ni kt V C V L eff os 5 4 分解能と負荷容量 C L, 消費エネルギー Ec V DD =V, V eff =.V Vn C L (ff), E c (fj) 3 E c C L A. Matsuzawa, ASICON 9, pp. 8-, Oct 分解能 (bit)

51 MIM 容量の限界と MOM 容量 5 MOM 容量は MIM 容量と違い微細化により容量密度が増加する したがって, 微細化プロセスを用いることで占有面積が小さくなり, 距離が短縮されるので, 高速化, 低電力化を図ることができる MOM 容量により, 微細化とともに容量部の面積縮小が可能である 3 MOM capacitor Density (ff/um ).9.8 MIM 容量 MOM 容量.7.6 MOM 容量 : 配線間容量 Design rule (nm)

52 消費電力特性 : スケーラブル Pd 5 完全なダイナミック動作により,ADCの消費電力はCMOSロジックと同様動作周波数に比例する 低い変換周波数では超低電力化が可能 低い変換周波数では低電圧動作により, より低電力化が可能である 7MSpsの高速動作を実現 IoT 時代に最適なADCである 5. Power dissipation [mw] V.V.8V 5MSps: mw 5MSps: uw 5KSps: uw 5KSps: uw 5kSps:.uW Sampling frequency [MHz] S. Lee, A. Matsuzawa, et al., SSDM 3

53 SNR と信号帯域 : スケーラブル SNR 53 SNR は信号帯域が MHz で 6dB, デジタルフィルターで信号帯域を制限することで SNR を向上できる 高い信号帯域に対してはインターリーブで対応 消費電力はこれまでの通信用 ADC に比べ最少 V, 5MSps Operation 9 Over sampling SDCT SDSC VCO SNR [db] SAR ADC w/ OVS SDCT SDSC VCO 5dB 43dB Power dissipation (mw) ISSCC 8-3 VLSI Symp. 8- This ADC ISSCC 8-3 VLSI Symp BW [MHz] Interleaving 35dB Over sampling Optimized. BW [MHz]

54 9b 64GS/s Interleaved SAR ADC 54 SAR ADCは面積が小さく, 低電力なので超並列動作に向いている 時間をずらした動作により等価的に超高速動作を実現している 8 タイムインターリーブ SAR ADC (64GS/s) 8 6=8 個.5GHz 64GS/s 4GHz 光通信用 この点のタイミング精度が重要 J. Cao, et al., (Broadcom), ISSCC 7, S9.

55 SAR ADC 55 9bit SAR ADC ns で動作 サイクル ps の動作速度 回路自体は普通の SAR ADC であるが, 速度が速い J. Cao, et al., (Broadcom), ISSCC 7, S9.

56 低エネルギー化への設計方針 56 消費エネルギーを低減するには容量を小さくする, つまり面積を小さくすればよいがミスマッチ電圧は増大する そこで, デジタルアシスト技術を用いてミスマッチを下げる FoM (pj/conv.step) 面積が小さいほどエネルギー消費が少ない.... 面積 (mm ) ミスマッチ電圧 (mv) mV トランジスタが小さいほどミスマッチは増大 ミスマッチを mv から 3mV 以下に下げる必要 E c =5fJ 消費エネルギー ミスマッチ電圧 トランジスタサイズ (um ) オフセット消費電力 E c (fj)

57 RDAC と CDAC を用いた比較器のミスマッチ補償 57 RDAC 方式 CDAC 方式 Binary weighted capacitor array Y. Asada, K. Yoshihara, T. Urano, M. Miyahara and A. Matsuzawa, A 6bit, 7mW, 5fJ, 7MS/s Sub-ranging ADC A-SSCC, pp. 4-44, Nov. 9.

58 デジタルミスマッチ補償の効果 58 デジタルアシスト技術はミスマッチ, 直線性 歪補償に極めて有効であるが, ただしノイズは低減できない 3.7 mv のミスマッチ電圧を.7mV に低減 V offset V offset M. Miyahara, Y. Asada, D. Paik, and A. Matsuzawa, "A Low- Noise Self-Calibrating Dynamic Comparator for High-Speed ADCs," A-SSCC, Nov. 8.

59 面積比較 59 デジタルミスマッチ補償回路の面積比率は微細化とともに減少する今後ますます使い易くなる 4.5 m 5 m 3 m Comprator 9 m Strage Capacitor & Charge Pump m 5 m 3 m 3 m Comprator Decorder Register 4b MUX 85 m チャージポンプ方式 RDAC 方式 9 nm 5 m 5 m m 3 m CDAC 方式 Comprator CAP Array 65 m Register 4b.9 m 9 m Comprator &Cap Array 4 m m UpDownCounter 5b CDAC 方式 4 nm

60 6 今後の ADC 開発の展望 SAR ADC は小面積, 低動作エネルギーで, インターリーブにより変換速度を数 GS/s にすることも可能だが, 分解能はせいぜい bit,snr は 7dB が妥当なところであり, それ以上の性能が必要な場合は SAR をベースとして他の方式と組み合わせるハイブリッド型が注目されている

61 ハイブリッド型 ADC 6 SAR ADC をベースとしたハイブリッド型 ADC が注目されている 容量 DAC 積分器積分器 SAR 比較器 V in 容量 DAC C/ C/4 誤差信号 比較器 制御回路 V in 高精度化 V R+ V R- C/ C/4 DAC SAR Delta-Sigma ADC 制御回路 変換出力 変換出力 V R+ V R- 容量 DAC 容量 DAC 増幅器 C/ C/4 比較器 C/ C/4 比較器 SAR ADC 高速化 V in V R+ V R- 制御回路 V R+ V R- 制御回路 変換出力 SAR Pipeline ADC 変換出力

62 SAR+Delta-Sigma ADC 6 SARADC と Delta-Sigma ADC を組み合わせたハイブリッド ADC を開発 M. Miyahara & A. Matsuzawa, CICC 7. Comparator Reset Sampling SAR Conversion Integration

63 世界初 :OpAmp を用いない開ループの完全積分器 63 Phase: V out = V out_n- Phase: V out = V out_n- V = A V in V = A V out_n-

64 世界初 :OpAmp を用いない開ループの完全積分器 64 Phase: V out = V out_n- Phase: V out = V out_n- +V in Phase: V out = V out_n- V = A V in V = A V out_n- Phase: V out = (V out_n- +V +V )/3 A =3, A =, V out = V out_n- +V in

65 ダイナミックアンプの提案 65 No DC current Gain controllable.5x~4.5x, 5bit resolution

66 ダイナミックアンプの発明 66 V DD Voltage () () (3) V DD / V com T a V out V out V out 出力の中間電圧を検知して電流を停止し, 電圧を保持する定常電流が流れず, 考えうる最小電力での増幅を実現容量によりノイズレベルが決まる I g V Time out m in Q I T g V T Vout C C C out a m in a L L L E G J. Lin, M. Miyahara, and A. Matsuzawa, ISCAS, pp. -4, May. C V d L DD V V out in V V DD eff V DD V out V out V out I D I D V out V out V out C L C L C L C L C L C L V in V in V in g m g m V in V in =V in -V in () Pre-charge () Amplify (3) Stop & Hold

67 開ループ積分器と閉ループ積分器の比較 67 開ループ積分器とダイナミックアンプにより 9% の消費電力削減が可能 Average current Folded cascode Opamp Telescopic Opamp 9% 5% Proposed Opamp recovery time (ns) Proposed Opamp DC Gain(V/V) 3 #of unit Integrator Open Closed Type Integrator μv RMS Output noise Settling error - % Settling time Clock Freq. Recovery time None.8ns 5MHz CLK (6.7ns)

68 FFT スペクトラム 68 Normalized Power [db] Normalized Power [db] Fs=MS/s, Bandwidth = 5kHz, OSR=, khz input Fs=MS/s, BW=5kHz, OSR=, khz input ( 実測 ) 84dB の高い SNDR を実現 SNR=84.dB SFDR= 96.5dB SNDR=83.4dB SNR=84. db SFDR=96.5 db SNDR=83.4dB BW=5kHz BW=5kHz Frequency [khz] Frequency [khz] Without DEM Without DEM With DEM Without DEM

69 FOM 比較 69 Schreier FoM [db] 世界最高レベルの FoM と 8dB を超える DR を実現 BW 5kHz (T s =μs) で,DR=8dB (μv) FoMs=7 (db) P d =5μW 5kHz (T s =μs), DR=84dB (6μV) FoMs=7 (db) P d =55μW This work DR: Dynamic Range BW: Bandwidth FoM s DR BW log Pd 4. Bandwidth [khz] Walden FoM [fj/conv.] This work FoM W Pd ENOB BW Bandwidth [khz]

70 CMOS イメージセンサー用 ADC の開発 7 CMOSイメージセンサーの低ノイズ化を狙いに開発 Low power SAR ADC + low noise ADC nd order incremental SAR+ADC A. Matsuzawa & M. Miyahara, IISW 7. V ref V in CDAC 6b+shift for SAR and S/H Int. RST Int. Dynamic Comp. Logics Control Oscillator Trig D out CDAC b+overlap

71 ADC レイアウト 7 CIS 用に μm 幅の ADC のレイアウト μm 77μm CDAC COMP LOGIC VCO st Integrator nd Integrator CDAC COMP LOGIC VCO st Integrator nd Integrator

72 ノイズ評価 7 オーバーサンプリング比を上げることで汎用 ADC では 4μV CIS 用 ADC では 66μV を実現 Noise voltage (μv rms) m=6 m=3 m=64 m=8 66 V Oversampling ratio, m Measured ADC for CIS Measured General purpose ADC [] 4 V Simulated [] M. Miyahara, et al, CICC, April, 7

73 A/D 変換技術の変遷のまとめ 73 キーデバイス (ADC) の開発が新たな機器開発を促進 回路や変換方式は用途とその時点のデバイスから決定され, 時代に適合したものが生き残る 今日は微細化 低電圧化に適した回路が求められる SNRは基本的に容量値とオーバーサンプリング比で決定される 速度は時定数と並列度で決定される 重要技術 : より簡素な回路に向かう 容量, スイッチ, トランスコンダクタンス, Σ 変調, ダイナミック回路デジタルアシスト技術 OPアンプレスの方向に向かっているが, 増幅器は必要ダイナミックアンプやリングアンプの研究がなされるだろう

74 アナログ回路開発 4 年を振り返って 74 4 年間, 楽しまさせていただきました ありがとうございました 最初にADC 開発のテーマを与えられたことは幸運であった 最初から世界トップ デジタル機器のためのアナログ技術 回路技術だけでなく変換アーキテクチャの面白さ ADCの開発で様々なデジタル機器を実現 業務用デジタルビデオシステム,56QAM 通信システム HDTV, デジタルオシロ, デジタルカムコーダ, デジタルカメラ,DVD,etc 継続した研究開発 未だに強い要望 用途の変化に応じて, 要求性能が変化未だにADC 律則 デバイスや微細化に伴い新たな課題

スライド 1

スライド 1 平成 22 年 3 月電子回路研究会 ECT-10-046 開ループアンプを用いた パイプライン ADC の Split ADC 構成による バックグラウンド自己校正法 八木拓哉上森聡丹陽平伊藤聡志 ( 群馬大学 ) 松浦達治臼井邦彦 ( ルネサステクノロジ ) 小林春夫 ( 群馬大学 ) アウトライン 2 研究背景と目的 パイプライン AD 変換器のバックグラウンド自己校正法の提案 3 次の非線形性の補正方法

More information

untitled

untitled CMOS 376-851511 0277 (30) 1788 0277 (30)1707 e-mail: k_haruo@el.gunma-u.ac.jp AD AD AD [] AD AD AD [] ISSCC 2007 TSMC ISSCC2007 ISSCC2007 /DAC (regulation) (AGC) ADC/DAC AD AD AD [] AD CMOS SAR ADC Gr),,

More information

Microsoft PowerPoint - IEICE_Milli_matsu_ ppt

Microsoft PowerPoint - IEICE_Milli_matsu_ ppt 超高速 低電力 ADC 松澤昭宮原正也 東京工業大学 28.96 A. 内容 2 はじめに 6bit 超高速 ADCの動向 8bit 以上の超高速 ADCの動向 まとめ 28.96 A. ADC 応用の例 :DVD システム 3 DVD DVDでは再生された信号をAD 変換して イコライザーや誤り訂正をデジタル技術で行うことで信号品質を上げる ワイアレスシステムも基本的には同じ波形等価誤り訂正 Variable

More information

ADC121S Bit, ksps, Diff Input, Micro Pwr Sampling ADC (jp)

ADC121S Bit, ksps, Diff Input, Micro Pwr Sampling ADC (jp) ADC121S625 ADC121S625 12-Bit, 50 ksps to 200 ksps, Differential Input, Micro Power Sampling A/D Converter Literature Number: JAJSAB8 ADC121S625 12 50kSPS 200kSPS A/D ADC121S625 50kSPS 200kSPS 12 A/D 500mV

More information

Microsoft PowerPoint - IEICE_matsu_ pptx

Microsoft PowerPoint - IEICE_matsu_ pptx アナログ RF CMOS 集積回路技術の 現状と今後の動向 -- ADC などのベースバンド回路を中心に -- 松澤昭 東京工業大学大学院理工学研究科 内容 60GHz ミリ波通信用 ADC 補間パイプライン型 ADCの提案と開発 ビット SAR ADCの開発 SAR ADCの開発課題 アナログ ADC 開発の今後 60GHz ミリ波通信用 ADC 従来のミリ波システム 3 006 年には GaAs

More information

電子情報通信学会ワードテンプレート (タイトル)

電子情報通信学会ワードテンプレート (タイトル) 社団法人電子情報通信学会 THE INSTITUTE OF ELECTRONICS, INFORMATION AND COMMUNICATION ENGINEERS 信学技報 IEICE Technical Report 補間技術とバックグランド補償技術を用いた 8-bit 600-MSps 並列型 ADC に関する研究 白戴和浅田友輔宮原正也松澤昭 東京工業大学電子物理工学専攻 152-8552

More information

Microsoft PowerPoint - 9.Analog.ppt

Microsoft PowerPoint - 9.Analog.ppt 9 章 CMOS アナログ基本回路 1 デジタル情報とアナログ情報 アナログ情報 大きさ デジタル信号アナログ信号 デジタル情報 時間 情報処理システムにおけるアナログ技術 通信 ネットワークの高度化 無線通信, 高速ネットワーク, 光通信 ヒューマンインタフェース高度化 人間の視覚, 聴覚, 感性にせまる 脳型コンピュータの実現 テ シ タルコンヒ ュータと相補的な情報処理 省エネルギーなシステム

More information

Microsoft PowerPoint - 集積回路工学(5)_ pptm

Microsoft PowerPoint - 集積回路工学(5)_ pptm 集積回路工学 東京工業大学大学院理工学研究科電子物理工学専攻 松澤昭 2009/0/4 集積回路工学 A.Matuzawa (5MOS 論理回路の電気特性とスケーリング則 資料は松澤研のホームページ htt://c.e.titech.ac.j にあります 2009/0/4 集積回路工学 A.Matuzawa 2 インバータ回路 このようなインバータ回路をシミュレーションした 2009/0/4 集積回路工学

More information

小林研究室2000年度の研究成果

小林研究室2000年度の研究成果 応用科学学会 電子回路と計測制御技術 群馬大学大学院工学研究科電気電子工学専攻小林春夫 連絡先 : 376-8515 群馬県桐生市天神町 1 丁目 5 番 1 号群馬大学工学部電気電子工学科電話 0277 (30) 1788 FAX: 0277 (30)1707 e-mail: k_haruo@el.gunma-u.ac.jp 1 発表内容 アナログ電子回路と計測制御技術 AD 変換器計測制御機器のキーコンポーネント高性能化のためには計測制御技術が必要

More information

untitled

untitled 1 CMOS 0.35um CMOS, 3V CMOS 2 RF CMOS RF CMOS RF CMOS RFCMOS (ADC Fabless 3 RF CMOS 1990 Abidi (UCLA): Fabless RF CMOS CMOS 90% 4 5 f T [GHz] 450 400 350 300 250 200 150 Technology loadmap L[nm] f T [GHz]

More information

高速データ変換

高速データ変換 Application Report JAJA206 V+ R 5 V BIAS Q 6 Q R R 2 Q 2 Q 4 R 4 R 3 Q 3 V BIAS2 Q 5 R 6 V Ω Q V GS + R Q 4 V+ Q 2 Q 3 + V BE V R 2 Q 5 R Op Amp + Q 6 V BE R 3 Q 7 R 4 R 2 A A 2 Buffer 2 ± Ω Ω R G V+ Q.4.2

More information

ADC78H90 8-Channel, 500 kSPS, 12-Bit A/D Converter (jp)

ADC78H90 8-Channel, 500 kSPS, 12-Bit A/D Converter (jp) 8-Channel, 500 ksps, 12-Bit A/D Converter Literature Number: JAJSA63 8 500kSPS 12 A/D 8 12 CMOS A/D 500kSPS / AIN1 AIN8 8 SPI QSPI MICROWIRE DSP (AV DD ) 2.7V 5.25V (DV DD ) 2.7V AV DD 3V 1.5mW 5V 8.3mW

More information

Microsoft PowerPoint - 【5】説明資料_池辺将之

Microsoft PowerPoint - 【5】説明資料_池辺将之 Time to digital converter の A/D 変換器への利用とその低電力化 国立大学法人北海道大学 大学院情報科学研究科 准教授池辺将之 背景 センシングされたアナログ情報をデジタル信号へ AD 変換器 (ADC) への要求 低電力 小面積 高速動作 Single-slope ADC に注目 シンプルな構成で小面積 Wikipedia: CMOS image sensor 課題 :

More information

インターリーブADCでのタイミングスキュー影響のデジタル補正技術

インターリーブADCでのタイミングスキュー影響のデジタル補正技術 1 インターリーブADCでのタイミングスキュー影響のデジタル補正技術 浅見幸司 黒沢烈士 立岩武徳 宮島広行 小林春夫 ( 株 ) アドバンテスト 群馬大学 2 目次 1. 研究背景 目的 2. インターリーブADCの原理 3. チャネル間ミスマッチの影響 3.1. オフセットミスマッチの影響 3.2. ゲインミスマッチの影響 3.3. タイミングスキューの影響 4. 提案手法 4.1. インターリーブタイミングミスマッチ補正フィルタ

More information

Microsoft PowerPoint - 日経_リニア_提出_matsu131021rev.pptx

Microsoft PowerPoint - 日経_リニア_提出_matsu131021rev.pptx アナログ技術の発展に向けて 松澤昭 東京工業大学大学院理工学研究科 1 TV, VTRのデジタル化とアナログ技術 今日のアナログ技術の開発 松澤 岡田研究室の紹介 60GHz CMOSトランシーバの開発 ADC, アナログ回路開発の今後 今後の発展に必要なもの まとめ 2 これまでの40 年間日本の民生機器メーカが行ってきたことは電子機器のデジタル化, 小型化 デジタル化に伴い,ADCなどのアナログ技術も発展

More information

DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter (jp)

DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter (jp) DAC121S101 DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter Literature Number: JAJSA89 DAC121S101 12 D/A DAC121S101 12 D/A (DAC) 2.7V 5.5V 3.6V 177 A 30MHz 3 SPI TM QSPI MICROWIRE

More information

P361

P361 ΣAD -RFDAC - High-Speed Continuous-Time Bandpass ΣAD Modulator Architecture Employing Sub-Sampling Technnique with 376-8515 1-5-1 Masafumi Uemori Tomonari Ichikawa Haruo Kobayashi Department of Electronic

More information

V s d d 2 d n d n 2 n R 2 n V s q n 2 n Output q 2 q Decoder 2 R 2 2R 2R 2R 2R A R R R 2R A A n A n 2R R f R (a) 0 (b) 7.4 D-A (a) (b) FET n H ON p H

V s d d 2 d n d n 2 n R 2 n V s q n 2 n Output q 2 q Decoder 2 R 2 2R 2R 2R 2R A R R R 2R A A n A n 2R R f R (a) 0 (b) 7.4 D-A (a) (b) FET n H ON p H 3 ( ) 208 2 3 7.5 A-D/D-A D-A/A-D A-D/D-A CCD D () ( ) A-D (ADC) D-A (DAC) LSI 7.5. - 7.4(a) n 2 n V S 2 n R ( ),, 2 n i i i V S /2 n MOS i V S /2 n 8 256 MOS 7.4(b) DA n R n 2 2R n MOS 2R R 2R 2R OP OP

More information

Microsoft PowerPoint - クロックジッタ_Handsout.ppt

Microsoft PowerPoint - クロックジッタ_Handsout.ppt クロックジッタの ADC 性能への影響 ヴェリジー株式会社プリンシパル アプリケーション コンサルタント 前田明徳 内容 アナログ デジタル変換器のテストジッタについてジッタと SNR 位相雑音クロック ノイズのスペクトラムへの影響クロックの生成ジッタを低減するにはまとめ 研究の背景 アナログ ディジタル変換器 (ADC) の性能が向上してきた サンプル周波数 : >100MHz 分解能 : > 14ビット

More information

OPA134/2134/4134('98.03)

OPA134/2134/4134('98.03) OPA OPA OPA OPA OPA OPA OPA OPA OPA TM µ Ω ± ± ± ± + OPA OPA OPA Offset Trim Offset Trim Out A V+ Out A Out D In +In V+ Output In A +In A A B Out B In B In A +In A A D In D +In D V NC V +In B V+ V +In

More information

LMC6022 Low Power CMOS Dual Operational Amplifier (jp)

LMC6022 Low Power CMOS Dual Operational Amplifier (jp) Low Power CMOS Dual Operational Amplifier Literature Number: JAJS754 CMOS CMOS (100k 5k ) 0.5mW CMOS CMOS LMC6024 100k 5k 120dB 2.5 V/ 40fA Low Power CMOS Dual Operational Amplifier 19910530 33020 23900

More information

OPA277/2277/4277 (2000.1)

OPA277/2277/4277 (2000.1) R OPA OPA OPA OPA OPA OPA OPA OPA OPA µ µ ± ± µ OPA ±± ±± ± µ Offset Trim Offset Trim In OPA +In -Pin DIP, SO- Output NC OPA Out A In A +In A A D Out D In D +In D Out A In A +In A A B Out B In B +In B

More information

HA17458シリーズ データシート

HA17458シリーズ データシート お客様各位 カタログ等資料中の旧社名の扱いについて 1 年 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

ADC082S021 2 Channel, 50 ksps to 200 ksps, 8-Bit A/D Converter (jp)

ADC082S021 2 Channel, 50 ksps to 200 ksps, 8-Bit A/D Converter (jp) 2 Channel, 50 ksps to 200 ksps, 8-Bit A/D Converter Literature Number: JAJSAA2 2 200KSPS 8 A/D 2 8 CMOS A/D 50kSPS 200kSPS / IN1 IN2 1 2 SPI QSPI MICROWIRE DSP 2.7V 5.25V 3V 1.6mW 5V 5.8mW 3V 0.12 W 5V

More information

NJM78L00S 3 端子正定電圧電源 概要 NJM78L00S は Io=100mA の 3 端子正定電圧電源です 既存の NJM78L00 と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および 3.3V の出力電圧もラインアップしました 外形図 特長 出力電流 10

NJM78L00S 3 端子正定電圧電源 概要 NJM78L00S は Io=100mA の 3 端子正定電圧電源です 既存の NJM78L00 と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および 3.3V の出力電圧もラインアップしました 外形図 特長 出力電流 10 端子正定電圧電源 概要 は Io=mA の 端子正定電圧電源です 既存の NJM78L と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および.V の出力電圧もラインアップしました 外形図 特長 出力電流 ma max. 出力電圧精度 V O ±.% 高リップルリジェクション セラミックコンデンサ対応 過電流保護機能内蔵 サーマルシャットダウン回路内蔵 電圧ランク V,.V,

More information

LTC ビット、200ksps シリアル・サンプリングADC

LTC ビット、200ksps シリアル・サンプリングADC µ CBUSY ANALOG INPUT 10V TO 10V 2. 2. 1 2 3 4 5 6 7 8 9 10 11 12 13 14 V DIG V ANA PWRD BUSY CS R/C TAG SB/BTC DATA EXT/INT DATACLK DGND SY 28 27 26 25 24 23 22 21 20 19 18 17 16 15 10µF 0.1µF SERIAL INTERFACE

More information

LT 低コスト、シャットダウン機能付き デュアルおよびトリプル300MHz 電流帰還アンプ

LT 低コスト、シャットダウン機能付き デュアルおよびトリプル300MHz 電流帰還アンプ µ µ LT1398/LT1399 V IN A R G 00Ω CHANNEL A SELECT EN A R F 3Ω B C 97.6Ω CABLE V IN B R G 00Ω EN B R F 3Ω 97.6Ω V OUT OUTPUT (00mV/DIV) EN C V IN C 97.6Ω R G 00Ω R F 3Ω 1399 TA01 R F = R G = 30Ω f = 30MHz

More information

CMOS RF 回路(アーキテクチャ)とサンプリング回路の研究

CMOS RF 回路(アーキテクチャ)とサンプリング回路の研究 CMOS RF 回路 ( アーキテクチャ ) と サンプリング回路の研究 群馬大学工学部電気電子工学科通信処理システム工学第二研究室 974516 滝上征弥 指導教官小林春夫教授 発表内容 1.CMOS RF 回路 (a) 復調部アーキテクチャ (b) VCO 回路 ( 発振器 ) 2. サンプリング回路 (a) オシロスコープ トリガ回路 (b) CMOS コンパレータ回路 目的 無線通信システムの

More information

LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifi(jp)

LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifi(jp) LMV851,LMV852,LMV854 LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifiers Literature Number: JAJSAM3 LMV851/LMV852/LMV854 8MHz CMOS EMI LMV851/LMV852/LMV854 CMOS IC 40 125 LMV851/

More information

AN15880A

AN15880A DATA SHEET 品種名 パッケージコード QFH064-P-1414H 発行年月 : 2008 年 12 月 1 目次 概要.. 3 特長.. 3 用途.. 3 外形.. 3 構造...... 3 応用回路例.. 4 ブロック図.... 5 端子.. 6 絶対最大定格.. 8 動作電源電圧範囲.. 8 電気的特性. 9 電気的特性 ( 設計参考値 )... 10 技術資料.. 11 入出力部の回路図および端子機能の

More information

Taro-DSノート

Taro-DSノート 3.A/D,D/A 変換 振幅が連続しており, 時間軸方向にも切れ目がない信号をアナログ信号と呼ぶ. これに対して, 振幅が飛び飛びであり, 飛び飛びの時刻にのみ存在し, または からなる数値列で表した信号をディジタル信号と呼ぶ. アナログ信号をディジタル信号に変換する回路が A/D 変換器 (A-D 変換器,ADC) であり, その逆の操作を行う回路が D/A 変換器 (D-A 変換,DAC) である.

More information

AD8212: 高電圧の電流シャント・モニタ

AD8212: 高電圧の電流シャント・モニタ 7 V typ 7 0 V MSOP : 40 V+ V SENSE DC/DC BIAS CIRCUIT CURRENT COMPENSATION I OUT COM BIAS ALPHA 094-00 V PNP 0 7 V typ PNP PNP REV. A REVISION 007 Analog Devices, Inc. All rights reserved. 0-9 -- 0 40

More information

ANJ_1092A

ANJ_1092A Application Note SBAA066 ± ± ± ± µ ± ± ± ± 24 Bits 20/24MSB 2 s f S 768 khz 25 MHz (1) V IH 2.0 5.0 V (1) V IL 0 0.8 V (2) V IH 3.0 0 V (2) V IL 5.0 4.2 V (1) I IH V IH = V DD ±10 µa (1) I IL V IL = 0V

More information

AD_Vol42_No1_J1

AD_Vol42_No1_J1 A/D Rob Reeder Wayne Green Robert Shillito VOLTAGE dv Δv = Δt dt Δv VOLTAGE Δv 35fs A/D ADC AD9446-1 16 1MHz ADC 1MHz 35fs3dB S/NSNR 15MHz3 1dB 1fs ADC 1ADC ANALOG CONDITIONER INPUT ADC 1. DIGITAL OUTPUT?

More information

PLL アン ドゥ トロア 3 部作の構成 1. PLL( 位相ロック ループ ) 回路の基本と各部動作 2. 設計ツール ADIsimPLL(ADIsimCLK) を用いた PLL 回路構成方法 3. PLL( 位相ロック ループ ) 回路でのトラブルとその解決技法 2

PLL アン ドゥ トロア 3 部作の構成 1. PLL( 位相ロック ループ ) 回路の基本と各部動作 2. 設計ツール ADIsimPLL(ADIsimCLK) を用いた PLL 回路構成方法 3. PLL( 位相ロック ループ ) 回路でのトラブルとその解決技法 2 The World Leader in High Performance Signal Processing Solutions PLL アン ドゥ トロア ( その 1) PLL( 位相ロック ループ ) 回路の基本と各部動作 アナログ デバイセズ株式会社石井聡 PLL アン ドゥ トロア 3 部作の構成 1. PLL( 位相ロック ループ ) 回路の基本と各部動作 2. 設計ツール ADIsimPLL(ADIsimCLK)

More information

スライド 1

スライド 1 電子回路研究会 24 年 月 9 日 マルチビットデルタシグマ型 タイムデジタイザ回路の FPGA 実現 測定検証 中條剛志 平林大樹 荒船拓也 佐藤幸志 2 小林春夫 : 群馬大学 2: 光サイエンス Suppored by STARC Gunma niversiy Kobayashi Lab アウトライン 研究背景 シングルビットΔΣTDC マルチビットΔΣTDC 測定 評価 まとめ 今後の課題

More information

1

1 1 2 3 4 5 RESISTOR TUNABLE FILTER 6 LR-SERIES 1 1 2 3 4 5 6 7.1.1 1 1 1 RF1 CF1 RF2 CF2 INPUT 14 15 16 17 18 19 2 21 22 23 24 25 26 27 28 29 3 9 8 7 6 5 4 3 2 1 84 83 82 81 8 79 78 77 R R CF CF 56k R R

More information

スライド 1

スライド 1 電気情報通信学会 変調 ADC を用いたモータ駆動用 ディジタル信号処理方式の検討 群馬大学 : 小堀 古谷 山田 佐藤 田浦 森 光野 小林 ( 和 ) 小林 ( 春 ) ルネサステクノロジ : 鴻上 黒岩 黒澤 1 背景 1. 背景と目的 2. 回路構成と提案方式 3. 変調 ADCとディジタル制御方式 4. リア デシメーションフィルタ方式 5. シミュレーション結果 6. 結論 2 Areal

More information

LMC6082 Precision CMOS Dual Operational Amplifier (jp)

LMC6082 Precision CMOS Dual Operational Amplifier (jp) Precision CMOS Dual Operational Amplifier Literature Number: JAJS760 CMOS & CMOS LMC6062 CMOS 19911126 33020 23900 11800 ds011297 Converted to nat2000 DTD Edited for 2001 Databook SGMLFIX:PR1.doc Fixed

More information

( ) : 1997

( ) : 1997 ( ) 2008 2 17 : 1997 CMOS FET AD-DA All Rights Reserved (c) Yoichi OKABE 2000-present. [ HTML ] [ PDF ] [ ] [ Web ] [ ] [ HTML ] [ PDF ] 1 1 4 1.1..................................... 4 1.2..................................

More information

????????????MUX ????????????????????

????????????MUX ???????????????????? PGA116 PGA112 PGA113 PGA117 PGA112, PGA113 PGA116, PGA117 www.tij.co.jp µµ µµ ± µ +5V +3V AV DD 1 C BYPASS.1µF DV DD C BYPASS.1µF C BYPASS.1µF V CAL/CH CH1 3 2 1kΩ MUX CAL1 PGA112 PGA113 R F 1 Output Stage

More information

LM9822 3 Channel 42-Bit Color Scanner Analog Front End (jp)

LM9822 3 Channel 42-Bit Color Scanner Analog Front End (jp) LM9822 LM9822 3 Channel 42-Bit Color Scanner Analog Front End Literature Number: JAJS680 LM9822 3 42 LM9822 AFE CIS CCD CDS / LM9822 14 6MHz ADC 600 / CCD CDS CCD CIS TTL/CMOS 14 6MHz 5V 5% I/O 3.3V 10%

More information

Microsoft PowerPoint - 光ネットワーク産業_ pptx

Microsoft PowerPoint - 光ネットワーク産業_ pptx 光通信の進展に向けた集積回路技術 松澤昭 東京工業大学大学院理工学研究科 内容 1 通信 記録システム技術の発展方向 集積回路技術の最近の進展 超高速 超高周波 CMOS 集積回路の開発例 60GHz CMOS トランシーバ LSI の開発 超高速 ADC について 高速信号伝送と多値化および ADC 性能 2 伝送回路のデータレートは多値化数 N と帯域 BW の積に比例する帯域が固定されると,

More information

スライド 1

スライド 1 アクティブインダクタを用いた コモンモードノイズ低減フィルタ 北海道大学大学院情報科学研究科准教授池辺将之 研究背景 アナログ回路におけるインダクタ 高インダクタ部品は 外付けでサイズが大きい オンチップ用途では インダクタンスとQ 値が低い 開発目標 アクティブインダクタを用いた 小面積 チューナブルな有用回路の実現 ( 本提案 ) 増幅機能も有するコモンモードノイズ低減フィルタ アクティブインダクタ回路

More information

VLSI工学

VLSI工学 2008//5/ () 2008//5/ () 2 () http://ssc.pe.titech.ac.jp 2008//5/ () 3!! A (WCDMA/GSM) DD DoCoMo 905iP905i 2008//5/ () 4 minisd P900i SemiConsult SDRAM, MPEG4 UIMIrDA LCD/ AF ADC/DAC IC CCD C-CPUA-CPU DSPSRAM

More information

NJU72501 チャージポンプ内蔵 圧電用スイッチングドライバ 概要 NJU72501はチャージポンプ回路を内蔵し 最大で3V 入力から 18Vppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更すること

NJU72501 チャージポンプ内蔵 圧電用スイッチングドライバ 概要 NJU72501はチャージポンプ回路を内蔵し 最大で3V 入力から 18Vppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更すること チャージポンプ内蔵 圧電用スイッチングドライバ 概要 はチャージポンプ回路を内蔵し 最大で3 入力から 18ppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更することができます また シャットダウン機能を備えており 入力信号を検出し無信号入力時には内部回路を停止することでバッテリーの長寿命化に貢献します

More information

Microsoft PowerPoint - システムWS_matsu_140525_.pptx

Microsoft PowerPoint - システムWS_matsu_140525_.pptx アナログ RF 回路設計技術 の発展に向けて 松澤昭 東京工業大学大学院理工学研究科 内容 RF 回路 ミリ波を用いた超高速データ伝送への挑戦 8Gbpsを達成した60GHz CMOSトランシーバ 300Gbpsを目指して ADC 性能推移 スケーラブルbit SAR ADC 時間領域処理を用いた7bit.GHz ADC PLL レイアウトドリブン設計とプログラマブルアナログ回路技術 新たな電気系の教育

More information

LM7171 高速、高出力電流、電圧帰還型オペアンプ

LM7171 高速、高出力電流、電圧帰還型オペアンプ Very High Speed, High Output Current, Voltage Feedback Amplifier Literature Number: JAJS842 2 1 6.5mA 4100V/ s 200MHz HDSL 100mA 15V S/N ADC/DAC SFDR THD 5V VIP III (Vertically integrated PNP) 19850223

More information

スライド 1

スライド 1 パワーエレクトロニクス工学論 10. 各種シングル インダクタデュアル アウトプット (SIDO) 電源 10-1 降圧形 昇圧形 SIDO 電源 10-2 リプル制御 SIDO 電源 10-3 ZVS-PWM 制御 SIDO 電源 10-4 ソフトスイッチングSIDO 電源 SIDO: Single Inductor Dual Output 10-1 10.1 降圧形 昇圧形 SIDO 電源 (1)

More information

高速度スイッチングダイオード

高速度スイッチングダイオード は簡単な構成で FM ステレオ送信を実現できる IC です ステレオコンポジット信号を作るステレオ変調器及び FM 信号を空中へ輻射するための FM トランスミッタで構成されています ステレオ変調器は 3kHz 発振器より MAIN SUB 及びパイロット信号からなるコンポジット信号を発生します FM トランスミッタは FM 帯のキャリアを発振させコンポジット信号によって FM 変調をかけ FM 波を空中に輻射します

More information

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続 CMOS リニアイメージセンサ用駆動回路 C13015-01 CMOS リニアイメージセンサ S11639-01 等用 C13015-01は当社製 CMOSリニアイメージセンサ S11639-01 等用に開発された駆動回路です USB 2.0インターフェースを用いて C13015-01と PCを接続することにより PCからC13015-01 を制御して センサのアナログビデオ信号を 16-bitデジタル出力に変換した数値データを

More information

スライド 1

スライド 1 パワーエレクトロニクス工学論 10. 各種シングル インダクタデュアル アウトプット (SIDO) 電源 10-1 降圧形 昇圧形 SIDO 電源 10-2 リプル制御 SIDO 電源 10-3 ZVS-PWM 制御 SIDO 電源 10-4 ソフトスイッチングSIDO 電源 SIDO: Single Inductor Dual Output H28 群馬大学大学院講義パワーエレクトロニクス工学論

More information

インダクタンス起因ノイズのトレンドークロストークと di/dt ノイズ JEITA EDA 技術専門委員会 DMD 研究会ノイズフリーデザインタスクグループ 山縣暢英 ( ソニー ) 貝原光男 ( リコー ) 蜂屋孝太郎 (NEC) 小野信任 ( セイコーインスツルメンツ )

インダクタンス起因ノイズのトレンドークロストークと di/dt ノイズ JEITA EDA 技術専門委員会 DMD 研究会ノイズフリーデザインタスクグループ 山縣暢英 ( ソニー ) 貝原光男 ( リコー ) 蜂屋孝太郎 (NEC) 小野信任 ( セイコーインスツルメンツ ) インダクタンス起因ノイズのトレンドークロストークと di/dt ノイズ JEITA EDA 技術専門委員会 DMD 研究会ノイズフリーデザインタスクグループ 山縣暢英 ( ソニー ) 貝原光男 ( リコー ) 蜂屋孝太郎 (NEC) 小野信任 ( セイコーインスツルメンツ ) 目次 活動目的と課題 ノイズの種類と影響 クロストークノイズのトレンド ダイナミック電源ノイズのトレンド まとめ 今後の課題

More information

オーバーサンプリングによる ADC12 の高分解能

オーバーサンプリングによる ADC12 の高分解能 www.tij.co.jp アプリケーション レポート JAJA088-2007 年 8 月 ADC12 オーバーサンプリングによる高分解能の実現 Harman Grewal ( 日本テキサス インスツルメンツ ( 株 ) 菅原仁 訳 ) MSP430 まえがきこのアプリケーション レポートでは オーバーサンプリング手法により ADコンバータ (ADC) が提供するビット数よりも高い分解能を実現する方法を説明します

More information

電気的特性 (Ta=25 C) 項目 記号 条件 Min. Typ. Max. 単位 読み出し周波数 * 3 fop khz ラインレート * Hz 変換ゲイン Gc ゲイン =2-5 - e-/adu トリガ出力電圧 Highレベル Vdd V -

電気的特性 (Ta=25 C) 項目 記号 条件 Min. Typ. Max. 単位 読み出し周波数 * 3 fop khz ラインレート * Hz 変換ゲイン Gc ゲイン =2-5 - e-/adu トリガ出力電圧 Highレベル Vdd V - CCD イメージセンサ S11850-1106, S11511 シリーズ用 は 当社製 CCDイメージセンサ S11850-1106, S11511 シリーズ用に開発された駆動回路です USB 2.0インターフェースを用いて とPCを接続することにより PCからの制御でセンサのアナログビデオ信号をデジタル出力に変換し PCに取り込むことができます は センサを駆動するセンサ基板 センサ基板の駆動と

More information

Mixed Signal SOC Circuit Design

Mixed Signal SOC Circuit Design AT-2. 微細化プロセスでのアナログ設計技術 松澤昭 東京工業大学 大学院理工学研究科 2005.03.22 A. Matsuzawa, Titech 1 AT-2. 微細化プロセスでのアナログ設計技術 13:00-13:35: 微細 低電圧 SoC 時代のアナログ技術松澤昭 ( 東工大 ) 13:35-14:10 : 高速 低電力 A/D 変換技術 ( 予稿なし ) 川人祥二 ( 静岡大 ) 14:10-14:20

More information

スライド 1

スライド 1 CMOS : swk(at)ic.is.tohoku.ac.jp [ 2003] [Wong1999] 2 : CCD CMOS 3 : CCD Q Q V 4 : CMOS V C 5 6 CMOS light input photon shot noise α quantum efficiency dark current dark current shot noise dt time integration

More information

16-Bit, Serial Input Multiplying Digital-to-Analog Converter (Rev. B

16-Bit, Serial Input Multiplying Digital-to-Analog Converter (Rev. B DAC8811 www.tij.co.jp ± ± µ ± µ ± V REF CS Power-On Reset DAC8811 D/A Converter 16 DAC Register 16 R FB I OUT CLK SDI Shift Register GND DAC8811C ±1 ±1 MSOP-8 (DGK) 4to 85 D11 DAC8811ICDGKT DAC8811C ±1

More information

Unidirectional Measurement Current-Shunt Monitor with Dual Comparators (Rev. B

Unidirectional Measurement Current-Shunt Monitor with Dual Comparators (Rev. B www.tij.co.jp INA206 INA207 INA208 INA206-INA208 INA206-INA208 V S 1 14 V IN+ V S 1 10 V IN+ OUT CMP1 IN /0.6V REF 2 3 1.2V REF 13 12 V IN 1.2V REF OUT OUT CMP1 IN+ 2 3 9 8 V IN CMP1 OUT CMP1 IN+ 4 11

More information

LOS Detection Comparison in Optical Receiver

LOS Detection Comparison in Optical Receiver Design Note: HFDN-34.0 Rev. 1; 04/08 MAX3991 を使用した 10Gbps 光レシーバでの正確なロスオブシグナル (LOS) 検出 AAILABLE MAX3991 を使用した 10Gbps 光レシーバでの正確なロスオブシグナル (LOS) 検出 1 はじめに ロスオブシグナル (LOS) のモニタは 10Gbps XFP 光モジュールでシステムのディジタル診断を行う場合に必要となります

More information

LM837 Low Noise Quad Operational Amplifier (jp)

LM837 Low Noise Quad Operational Amplifier (jp) Low Noise Quad Operational Amplifier Literature Number: JAJSBB7 600 Low Noise Quad Operational Amplifier 2000 8 Converted to nat2000 DTD ds009047tl/h/9047 33020 19860602 10 V/ s ( ); 8 V/ s ( ) 25 MHz

More information

Microsoft PowerPoint - 4.CMOSLogic.ppt

Microsoft PowerPoint - 4.CMOSLogic.ppt 第 4 章 CMOS 論理回路 (1) CMOS インバータ 2008/11/18 広島大学岩田穆 1 抵抗負荷のインバータ V dd ( 正電源 ) R: 負荷抵抗 In Vin Out Vout n-mos 駆動トランジスタ グランド 2008/11/18 広島大学岩田穆 2 抵抗負荷のインバータ V gs I d Vds n-mos 駆動トランジスタ ドレイン電流 I d (n-mos) n-mosの特性

More information

Microsoft PowerPoint - 集積デバイス工学7.ppt

Microsoft PowerPoint - 集積デバイス工学7.ppt 集積デバイス工学 (7 問題 追加課題 下のトランジスタが O する電圧範囲を求めよただし T, T - とする >6 問題 P 型 MOS トランジスタについて 正孔の実効移動度 μ.7[m/ s], ゲート長.[μm], ゲート幅 [μm] しきい値電圧 -., 単位面積あたりの酸化膜容量

More information

(Making the electronic circuit with use of micro-processor)

(Making the electronic circuit with use of micro-processor) (Making the electronic circuit with use of micro-processor) 1055083 1 1 2 3 4 2L T = Vs T = 1 34000 2 = 58.824 5 4069 9V R1 1k Q1 NPN R2 1k

More information

Microsoft PowerPoint pptx

Microsoft PowerPoint pptx 第 5 章周波数特性 回路が扱える信号の周波数範囲の解析 1 5.1 周波数特性の解析方法 2 周波数特性解析の必要性 利得の周波数特性 増幅回路 ( アナログ回路 ) は 信号の周波数が高くなるほど増幅率が下がり 最後には 増幅しなくなる ディジタル回路は 高い周波数 ( クロック周波数 ) では論理振幅が小さくなり 最後には 不定値しか出力できなくなる 回路がどの周波数まで動作するかによって 回路のスループット

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション () 増幅回路の周波数特性 Frequency characteristic of amplifier circuit (2) 増幅回路の周波数特性 Frequency characteristic of amplifier circuit MOS トランジスタの高周波モデル High-frequency model for MOS FET ゲート酸化膜は薄いので G-S, G-D 間に静電容量が生じる

More information

Tokyo Tech Template

Tokyo Tech Template 電子システム構築のための LSI 設計とアナログ技術 松澤昭 2014.01.30 東京工業大学大学院理工学研究科 Lab. Tokyo Institute & of Okada Technology Lab. 要旨 1 これまで日本の電子機器メーカが行ってきたことはデジタル化, 小型化 集積回路技術の向上でこれを達成 デジタル化が終了, 他分野の電子化などの発展ストーリが必要 アナログ (SoC)

More information

Triple 2:1 High-Speed Video Multiplexer (Rev. C

Triple 2:1 High-Speed Video Multiplexer (Rev. C www.tij.co.jp OPA3875 µ ± +5V µ RGB Channel OPA3875 OPA3875 (Patented) RGB Out SELECT ENABLE RED OUT GREEN OUT BLUE OUT 1 R G B RGB Channel 1 R1 G1 B1 X 1 Off Off Off 5V Channel Select EN OPA875 OPA4872

More information

Microsoft PowerPoint - 6.memory.ppt

Microsoft PowerPoint - 6.memory.ppt 6 章半導体メモリ 広島大学岩田穆 1 メモリの分類 リードライトメモリ : RWM リードとライトができる ( 同程度に高速 ) リードオンリメモリ : ROM 読み出し専用メモリ, ライトできない or ライトは非常に遅い ランダムアクセスメモリ : RAM 全番地を同時間でリードライトできる SRAM (Static Random Access Memory) 高速 DRAM (Dynamic

More information

電子回路I_8.ppt

電子回路I_8.ppt 電子回路 Ⅰ 第 8 回 電子回路 Ⅰ 9 1 講義内容 1. 半導体素子 ( ダイオードとトランジスタ ) 2. 基本回路 3. 増幅回路 小信号増幅回路 (1) 結合増幅回路 電子回路 Ⅰ 9 2 増幅の原理 増幅度 ( 利得 ) 信号源 増幅回路 負荷 電源 電子回路 Ⅰ 9 3 増幅度と利得 ii io vi 増幅回路 vo 増幅度 v P o o o A v =,Ai =,Ap = = vi

More information

NJM2591 音声通信用ミキサ付き 100MHz 入力 450kHzFM IF 検波 IC 概要 外形 NJM259 1は 1.8 V~9.0 Vで動作する低消費電流タイプの音声通信機器用 FM IF 検波 IC で IF 周波数を 450kHz ( 標準 ) としています 発振器 ミキサ IF

NJM2591 音声通信用ミキサ付き 100MHz 入力 450kHzFM IF 検波 IC 概要 外形 NJM259 1は 1.8 V~9.0 Vで動作する低消費電流タイプの音声通信機器用 FM IF 検波 IC で IF 周波数を 450kHz ( 標準 ) としています 発振器 ミキサ IF 音声通信用ミキサ付き MHz 入力 45kHzFM IF 検波 IC 概要 外形 NJM59 は.8 V~9. Vで動作する低消費電流タイプの音声通信機器用 FM IF 検波 IC で IF 周波数を 45kHz ( 標準 ) としています 発振器 ミキサ IF リミッタアンプ クワドラチャ検波 フィルタアンプに加えノイズ検波回路とノイズコンパレータを内蔵しています V 特徴 低電圧動作.8V~9.V

More information

VLSI工学

VLSI工学 2008/1/15 (12) 1 2008/1/15 (12) 2 (12) http://ssc.pe.titech.ac.jp 2008/1/15 (12) 3 VLSI 100W P d f clk C V 2 dd I I I leak sub g = I sub + I g qv exp nkt exp ( 5. 6V 10T 2. 5) gd T V T ox Gordon E. Moore,

More information

NJM78M00 3 端子正定電圧電源 概要 NJM78M00 シリーズは,NJM78L00 シリーズを更に高性能化した安定化電源用 ICです 出力電流が 500mA と大きいので, 余裕ある回路設計が可能になります 用途はテレビ, ステレオ, 等の民生用機器から通信機, 測定器等の工業用電子機器迄

NJM78M00 3 端子正定電圧電源 概要 NJM78M00 シリーズは,NJM78L00 シリーズを更に高性能化した安定化電源用 ICです 出力電流が 500mA と大きいので, 余裕ある回路設計が可能になります 用途はテレビ, ステレオ, 等の民生用機器から通信機, 測定器等の工業用電子機器迄 3 端子正定電圧電源 概要 シリーズは,NJM78L00 シリーズを更に高性能化した安定化電源用 ICです 出力電流が 500mA と大きいので, 余裕ある回路設計が可能になります 用途はテレビ, ステレオ, 等の民生用機器から通信機, 測定器等の工業用電子機器迄広くご利用頂けます 外形 特徴 過電流保護回路内蔵 サーマルシャットダウン内蔵 高リップルリジェクション 高出力電流 (500mA max.)

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション 平成 17 年度前期大学院 情報デバイス工学特論 第 9 回 中里和郎 基本 CMOS アナログ回路 (2) 今回の講義内容は 谷口研二 :LS 設計者のための CMOS アナログ回路入門 CQ 出版 2005 の第 6 章ー 9 章 (pp. 99-158) の内容に従っている 講義では谷口先生のプレゼンテーション資料も使用 ソース接地増幅回路の入力許容範囲 V B M 2 M 1 M 2 V in

More information

NJM78L00 3 端子正定電圧電源 概要高利得誤差増幅器, 温度補償回路, 定電圧ダイオードなどにより構成され, さらに内部に電流制限回路, 熱暴走に対する保護回路を有する, 高性能安定化電源用素子で, ツェナーダイオード / 抵抗の組合せ回路に比べ出力インピーダンスが改良され, 無効電流が小さ

NJM78L00 3 端子正定電圧電源 概要高利得誤差増幅器, 温度補償回路, 定電圧ダイオードなどにより構成され, さらに内部に電流制限回路, 熱暴走に対する保護回路を有する, 高性能安定化電源用素子で, ツェナーダイオード / 抵抗の組合せ回路に比べ出力インピーダンスが改良され, 無効電流が小さ 3 端子正定電圧電源 概要高利得誤差増幅器, 温度補償回路, 定電圧ダイオードなどにより構成され, さらに内部に電流制限回路, 熱暴走に対する保護回路を有する, 高性能安定化電源用素子で, ツェナーダイオード / 抵抗の組合せ回路に比べ出力インピーダンスが改良され, 無効電流が小さくなり, さらに雑音特性も改良されています 外形 UA EA (5V,9V,12V のみ ) 特徴 過電流保護回路内蔵

More information

Microsoft PowerPoint - 22.pptx

Microsoft PowerPoint - 22.pptx 2.2 要素回路の機能 代表的なアナログ要素回路の機能を学ぼう ( 注 ) アナログ要素回路は 基本論理ゲートよりかなり複雑ですが ここでは トランジスタ回路を理解する必要はありません 各回路がどのような機能を持っているか どのような点に注意して使用しないといけないかだけ理解してください 1 2.2.1 表記上の注意 2 MOSFET の記号 MOSFET の記号 (Symbol) は いろいろな書き方があるので覚えておこう

More information

LTC ビット、100ksps、サンプリングADC

LTC ビット、100ksps、サンプリングADC BUSY ±V INPUT Ω.k V IN CAP REF V k BUFFER k AGND 8 7 V DIG V ANA k k REFERENCE AGND 6-BIT SAMPLING ADC DGND CONTROL LOGIC AND TIMING D TO D BUSY CS R/C BYTE 6 TA 6 TO TO 6 µf.µf DIGITAL CONTROL SIGNALS

More information

LM358

LM358 LM358 2 DC LM358 5V DC 15V DC micro SMD (8 micro SMD) LM358 LM2904 LM258 LM158 20000801 19870224 33020 23900 11800 2002 3 ds007787 Converted to nat2000 DTD added avo -23 to the first page Edited for 2001

More information

General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to-

General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to- General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 358 LMV358/324 LM358/324

More information

スライド タイトルなし

スライド タイトルなし 007.08.8 A. Matsuzawa,Titech A/D A/D A/D A/D OP 007.08.8 A. Matsuzawa,Titech A/D 007.08.8 A. Matsuzawa,Titech 3 AD 0G onersion frequency (Hz) G 00M 0M M 00k Flash Successie approximation Pipeline Sub-range

More information

日置技報-AC/DCカレントセンサ CT6904/CT

日置技報-AC/DCカレントセンサ CT6904/CT 依田元 * 要 旨 は,5 A と 8 A 定格の大電流測定に対応し, MHz (±3 db) の広い測定周波数帯域を実現した高精度電流センサである. スイッチング周波数の高周波化に伴うノイズ環境下での電流測定を考慮し, 新規開発した巻線構造とシールド構造により, 広帯域, かつ, 高い耐ノイズ性を実現できた. ここに製品の概要, 特長, 構成, および特性データについて解説する.. はじめに 自動車,

More information

等価回路図 絶対最大定格 (T a = 25ºC) 項目記号定格単位 入力電圧 1 V IN 15 V 入力電圧 2 V STB GND-0.3~V IN+0.3 V 出力電圧 V GND-0.3~V IN+0.3 V 出力電流 I 120 ma 許容損失 P D 200 mw 動作温度範囲 T o

等価回路図 絶対最大定格 (T a = 25ºC) 項目記号定格単位 入力電圧 1 V IN 15 V 入力電圧 2 V STB GND-0.3~V IN+0.3 V 出力電圧 V GND-0.3~V IN+0.3 V 出力電流 I 120 ma 許容損失 P D 200 mw 動作温度範囲 T o 小型スタンバイ機能付高精度正電圧レギュレータ 概要 NJU7241 シリーズは, 出力電圧精度 ±2% を実現したスタンバイ機能付の低消費電流正電圧レギュレータ IC で, 高精度基準電圧源, 誤差増幅器, 制御トランジスタ, 出力電圧設定用抵抗及び短絡保護回路等で構成されています 出力電圧は内部で固定されており, 下記バージョンがあります また, 小型パッケージに搭載され, 高出力でありながらリップル除去比が高く,

More information

MLA8取扱説明書

MLA8取扱説明書 (5)-2 2 (5)-2 3 (5)-2 4 5 2 3 4 5 6 7 1 2 3 4 5 6 7 8 POWER ON / OFF 1 1 n 2 3 4 5 6 7 n 6 AC IN 8 MODEL MAL8 MADE IN INDONESIA 7 6 5 4 OUTPUT +4dBu ANALOG OUTPUT +4dBu G G 3 2 1 8 7 6 5 INPUT 4 3 2 1

More information

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサンルーフなどのボディー系 電動パワーステアリングやそのアシスト機能など 高度な制御 大電流の制御などが要求されています

More information

SICE東北支部研究集会資料(2014年)

SICE東北支部研究集会資料(2014年) 計測自動制御学会東北支部第 291 回研究集会 (2014 年 10 月 23 日 ) 資料番号 291-12 断熱回路技術を用いた 低消費デジタル PWM 制御回路の設計 Design of low-power digital PWM circuit with adiabatic dynamic CMOS logic 鈴木暖 ( 山形大学 ), 阿部啄也 ( 山形大学 ), 澤田直樹 ( 山形大学

More information

untitled

untitled NJU7704/05 C-MOS ( ) ±1.00.9µA DSP SOT-23-5 SC88A 2 DSP NJU7704/05F NJU7704/05F3 ±1.0 0.9µA typ ( ) 1.5 6.0(0.1 step) ( C ) ( ) Active "L" : NJU770****A Active "H" : NJU770****B Nch : NJU7704 C-MOS : C-MOS

More information

電気的特性 (Ta=25 C) 項目 記号 Min. Typ. Max. 単位 電源電圧 Vdd V 電源電流 Ivdd ma サンプルホールド電圧 1 Vref V サンプルホールド電流 1 Iref ma サンプルホールド電

電気的特性 (Ta=25 C) 項目 記号 Min. Typ. Max. 単位 電源電圧 Vdd V 電源電流 Ivdd ma サンプルホールド電圧 1 Vref V サンプルホールド電流 1 Iref ma サンプルホールド電 1024 画素の高速ラインレート近赤外イメージセンサ (0.9~1.7 μm) 多チャンネル高速ラインレートを必要とする異物選別や医療診断装置用として設計された1024 ch 近赤外 / 高速リニアイメージセンサです 信号処理回路にはCTIA (Capacitive Transimpedance Amplifi er) を採用し サンプルホールド回路を介する事で全画素同時蓄積を行いながら 読み出しを可能にしています

More information

CMOS リニアイメージセンサ用駆動回路 C10808 シリーズ 蓄積時間の可変機能付き 高精度駆動回路 C10808 シリーズは 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です セン

CMOS リニアイメージセンサ用駆動回路 C10808 シリーズ 蓄積時間の可変機能付き 高精度駆動回路 C10808 シリーズは 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です セン 蓄積時間の可変機能付き 高精度駆動回路 は 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です センサの駆動に必要な各種タイミング信号を供給し センサからのアナログビデオ信号 を低ノイズで信号処理します 2 種類の外部制御信号 ( スタート クロック ) と 2 種類の電源 (±15 )

More information

Microsoft PowerPoint pptx

Microsoft PowerPoint pptx 4.2 小信号パラメータ 1 電圧利得をどのように求めるか 電圧ー電流変換 入力信号の変化 dv BE I I e 1 v be の振幅から i b を求めるのは難しい? 電流増幅 電流ー電圧変換 di B di C h FE 電流と電圧の関係が指数関数になっているのが問題 (-RC), ただし RL がない場合 dv CE 出力信号の変化 2 pn 接合の非線形性への対処 I B 直流バイアスに対する抵抗

More information

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc 東芝 CMOS デジタル集積回路シリコンモノリシック TC4011BP,TC4011BF,TC4011BFT TC4011BP/TC4011BF/TC4011BFT Quad 2 Input NAND Gate は 2 入力の正論理 NAND ゲートです これらのゲートの出力は すべてインバータによるバッファが付加されているため 入出力特性が改善され 負荷容量の増加による伝達時間の変動が最小限に抑えられます

More information

Microsoft PowerPoint - 3.3タイミング制御.pptx

Microsoft PowerPoint - 3.3タイミング制御.pptx 3.3 タイミング制御 ハザードの回避 同期式回路と非同期式回路 1. 同期式回路 : 回路全体で共通なクロックに合わせてデータの受け渡しをする 通信における例 :I 2 C(1 対 N 通信 ) 2. 非同期式回路 : 同一のクロックを使用せず データを受け渡す回路間の制御信号を用いてデータの受け渡しをす 通信における例 :UART(1 対 1 通信 ) 2 3.3.1 ハザード 3 1 出力回路のハザード

More information

p.3 p 各種パラメータとデータシート N Package Power Dissipation 670mW ( N Package)

p.3 p 各種パラメータとデータシート N Package Power Dissipation 670mW ( N Package) p.1 p.2 3. オペアンプ回路の基礎 3.1.2 理想オペアンプ Vcc A: Open Loop Gain 3.1 オペアンプとは ~ 計測基礎回路 ~ 1 2 Zin Zout =A(12) Vcc 理想条件下のオペアンプは上記のような等価回路として考えることができる 1. 2. 3. 4. 一般的な回路記号 新 JIS 記号 5. 6. 市販製品外観例 内部の構成回路例 (NJM4580DD)

More information

首都大学東京 新技術説明会 日時 : 平成 27 年 9 月 25 日 ( 金 ) 場所 :JST 東京別館ホール ノイズ耐性フリップフロップの開発と 信頼性要求電子機器への応用可能性 首都大学東京システムデザイン研究科情報通信システム学域 教授 三浦幸也

首都大学東京 新技術説明会 日時 : 平成 27 年 9 月 25 日 ( 金 ) 場所 :JST 東京別館ホール ノイズ耐性フリップフロップの開発と 信頼性要求電子機器への応用可能性 首都大学東京システムデザイン研究科情報通信システム学域 教授 三浦幸也 首都大学東京 新技術説明会 日時 : 平成 27 年 9 月 25 日 ( 金 ) 場所 :JST 東京別館ホール ノイズ耐性フリップフロップの開発と 信頼性要求電子機器への応用可能性 首都大学東京システムデザイン研究科情報通信システム学域 教授 三浦幸也 本研究課題の背景 (1/2) ( 従来技術とその問題点 ) LSI の微細化 高速化 低電圧化 - ノイズマージンの低下化 - ノイズ ( ソフトエラー,

More information

AN41904A

AN41904A DATA SHEET 品種名 パッケージコード UBGA064-P-0606ACA 発行年月 : 2007 年 6 月 1 目 概要. 3 特長. 3 用途. 3 外形. 3 構造.... 3 ブロック図.... 4 応用回路例.... 5 端子説明... 6 絶対最大定格..... 8 動作電源電圧範囲. 8 次 2 カムコーダ用レンズドライバ ( アイリス制御内蔵 ) 概要 は, カムコーダ用レンズドライバ

More information

S1F77330 シリーズテクニカルマニュアル Rev.2.1

S1F77330 シリーズテクニカルマニュアル Rev.2.1 シリーズテクニカルマニュアル Rev.2.1 本資料のご使用につきましては 次の点にご留意願います 本資料の内容については 予告無く変更することがあります 1. 本資料の一部 または全部を弊社に無断で転載 または 複製など他の目的に使用することは堅くお断りいたします 2. 本資料に掲載される応用回路 プログラム 使用方法等はあくまでも参考情報であり これらに起因する第三者の知的財産権およびその他の権利侵害あるいは損害の発生に対し

More information

形式 :WYPD 絶縁 2 出力計装用変換器 W UNIT シリーズ パルスアイソレータ ( センサ用電源付 2 出力形 ) 主な機能と特長 パルス入力信号を絶縁して各種のパルス出力信号に変換 オープンコレクタ 電圧パルス リレー接点パルス出力を用意 センサ用電源内蔵 耐電圧 2000V AC 密着

形式 :WYPD 絶縁 2 出力計装用変換器 W UNIT シリーズ パルスアイソレータ ( センサ用電源付 2 出力形 ) 主な機能と特長 パルス入力信号を絶縁して各種のパルス出力信号に変換 オープンコレクタ 電圧パルス リレー接点パルス出力を用意 センサ用電源内蔵 耐電圧 2000V AC 密着 絶縁 2 出力計装用変換器 W UNIT シリーズ パルスアイソレータ ( センサ用電源付 2 出力形 ) 主な機能と特長 パルス入力信号を絶縁して各種のパルス出力信号に変換 オープンコレクタ 電圧パルス リレー接点パルス出力を用意 センサ用電源内蔵 耐電圧 2000V AC 密着取付可能 アプリケーション例 フィールド側のパルス信号を直流的に絶縁してノイズ対策を行う パルス出力の種類を変換 ( 例

More information

Microsoft PowerPoint pptx

Microsoft PowerPoint pptx 3.2 スイッチングの方法 1 電源の回路図表記 電源ラインの記号 GND ラインの記号 シミュレーションしない場合は 省略してよい ポイント : 実際には V CC と GND 配線が必要だが 線を描かないですっきりした表記にする 複数の電源電圧を使用する回路もあるので 電源ラインには V CC などのラベルを付ける 2 LED のスイッチング回路 LED の明るさを MCU( マイコン ) で制御する回路

More information

INDEX PAGE 1. Evaluation Method 1 1. 測定回路 Measurement Circuits 3 (1) 静特性 待機電力特性 通電ドリフト特性 その他特性 Steady state, Standby power, Warm up voltage drift and

INDEX PAGE 1. Evaluation Method 1 1. 測定回路 Measurement Circuits 3 (1) 静特性 待機電力特性 通電ドリフト特性 その他特性 Steady state, Standby power, Warm up voltage drift and C268 53 1 1/35 INDEX PAGE 1. Evaluation Method 1 1. 測定回路 Measurement Circuits 3 (1) 静特性 待機電力特性 通電ドリフト特性 その他特性 Steady state, Standby power, Warm up voltage drift and Other characteristics (2) 入力サージ電流 (

More information

Microsoft PowerPoint - 山形大高野send ppt [互換モード]

Microsoft PowerPoint - 山形大高野send ppt [互換モード] , 2012 10 SCOPE, 2012 10 2 CDMA OFDMA OFDM SCOPE, 2012 10 OFDM 0-20 Relative Optical Power [db] -40-60 10 Gbps NRZ BPSK-SSB 36dB -80-20 -10 0 10 20 Relative Frequency [GHz] SSB SSB OFDM SSB SSB OFDM OFDM

More information

絶対最大定格 (T a =25 ) 項目記号定格単位 入力電圧 V IN 消費電力 P D (7805~7810) 35 (7812~7815) 35 (7818~7824) 40 TO-220F 16(T C 70 ) TO (T C 25 ) 1(Ta=25 ) V W 接合部温度

絶対最大定格 (T a =25 ) 項目記号定格単位 入力電圧 V IN 消費電力 P D (7805~7810) 35 (7812~7815) 35 (7818~7824) 40 TO-220F 16(T C 70 ) TO (T C 25 ) 1(Ta=25 ) V W 接合部温度 3 端子正定電圧電源 概要 NJM7800 シリーズは, シリーズレギュレータ回路を,I チップ上に集積した正出力 3 端子レギュレータ ICです 放熱板を付けることにより,1A 以上の出力電流にて使用可能です 外形 特徴 過電流保護回路内蔵 サーマルシャットダウン内蔵 高リップルリジェクション 高出力電流 (1.5A max.) バイポーラ構造 外形 TO-220F, TO-252 NJM7800FA

More information