スライド 1

Size: px
Start display at page:

Download "スライド 1"

Transcription

1 No.2014_01 PALTEK Osaka Lobby Nov Shin-Yokohama Square BLDG. Jun. 2014

2 PALTEK トレーニング PALTEK トレーニング PALTEK セミナー / トレーニングの種類と受講フロー様々なレベルやジャンルのセミナー / トレーニングをご用意しております Xilinx 社製品関連トレーニング セミナー受講フロー PALTEK オリジナル Xilinx 認定クラスオンサイト開催のみ 無償 開発言語 VHDL 初級トレーニング Verilog-HDL 初級トレーニング E-Learning 初級 初級者のための ISEハンズオントレーニング ISE ユーザー向け Vivad Design Suite 入門 Vivado での FPGA 設計導入 Zynq All Programmable SoC システムアーキテクチャ System Generator を使用した DSP デザイン Vivado での FPGA 設計実践 7 シリーズ設計ガイドラインセミナー コネクティビティデザイン基礎 Zynq All Programmable SoC エンベデッドシステムソフトウェア開発 Zynq All Programmable SoC エンベデッドシステム開発 C コードベースの設計 Vivado HLS を使用した高位合成 Vivado での FPGA 設計手法 FPGA 設計実践 (ISE) 7 シリーズファミリデザイン Spartan-6 Virtex-6 ファミリデザイン マルチギガビットシリアル I/O デザイン 高速メモリインターフェースデザイン 中級 Chipscope Pro ツールを使用したデバッグ法 PCI-Express デザイン Vivado でのアドバンスド FPGA 設計 上級 エンベデッド ( ソフト ) エンベデッド ( ハード ) DSP 開発ツールデバイス 高速インターフェース -1 -

3 PALTEK セミナー / トレーニング オススメ有償トレーニング PALTEKでは有償のトレーニングコースを多数ご用意しております トレーニングは理解を深めるための2 日間コースや1 日間でエッセンスが学べる1 日コースをご用意 講師はザイリンクスより認定されたPALTEKのエンジニアが講義と演習を交えながらハンズオン形式で行い 疑問点はその場で質問していただけます <TC: トレーニングクレジットについて > 購入時より 1 年間有効なトレーニング関係で有効なクレジットのことで 内容によって必要な TC 数は異なりますが ザイリンクス / PALTEK 開催の有償トレーニングの受講 ザイリンクス認定トレーニングのオンサイト開催等にご使用いただけます コース名 ISE ユーザー向け Vivado Design Suite 入門 Zynq All Programable SoC エンベデッドシステム開発 ChipScopePro ツールを使用したデバッグ手法 FPGA アーキテクチャ 7 シリーズ設計ガイドラインセミナー 日数 1 日 2 日 2 日 半日 受講料 3TC(42,000 円 ) 5TC(70,000 円 ) 5TC(70,000 円 ) 1TC(14,000 円 ) 時間場所 10 時 ~17 時 30 分 PALTEK( 新横浜 大阪 )/ ザイリンクス東京本社 ( 大崎 )/ オンサイト開催 ISEからVivado に移行したいが Vivado の使い FPGAの使用経験はあるが ARM-CoretexA9 ChipScope Proがどんなツールなのか理解し 方が分からない の詳細が分からない たい Vivado Design Suite 概要から合成とレポート エンベデッドシステムの設計フローを知りた 効果的なFPGAデザインのデバッグ手法を知 インプリメンテーション スタティックタイミング解い りたい 析 タイミング制約の基本について知りたい AXIベースのペリフェラルの追加やシミュレー 効果的なトリガの使用法を知りたい ション方法が知りたい こんな方にオススメ 受講者の声 今回初めて Vivado をさわってみましたが スムーズに ISE から移行できそうだと感じました ISE から移行する場合は このトレーニングを一度受けた方が良いと感じました 開発ツール Zynq をプロジェクトで検討しているが 最初は設計フローが難しいものと思っていたが 実際にトレーニングを受講してみて予想以上に容易にシステムを構築できることが分かった ぜひ使用してみたいデバイス また 講師の方も FPGA と ARM に精通しているので とても分かりやすかった ChioScope Pro は使ったことなかったが 今後のプロジェクトで積極的に使っていきたいと思った 講師の方も丁寧に説明していただき 質問にも的確に回答していただけたので トレーニングに参加して とても満足 7 シリーズの FPGA を検討されている方 FPGA のたくさんのデータシートは見てられない 自分で調べるには時間がかかると感じたことある方 7 シリーズ FPGA を設計するなら必ず受講した方が良いと思った 以前 Spartan-6 を設計していたが 7 シリーズからアーキテクチャが変わっているので このセミナーを受講していなかったら 調べる作業で多くの時間を必要としていたと思う PALTEK セミナー / トレーニング PALTEK オリジナル有償トレーニング (Vivado, 7 シリーズ ) PALTEK オリジナルトレーニングは Xilinx 認定コースで 短時間で効率的に学ぶことができます! ISEユーザー向けVivado Design Suite 入門 受講料 3TC(52,000 円 ) 時間 10 時 ~17 時 30 分 AGENDA Vivado IDE の機能と利点 Vivado Design Suite の入門 Vivado IDE の Project Manager とIP ライブラリ Vivado IDE ツールの概要演習 1:Vivado IDE ツールの概要 Vivado IDE の合成とレポート Vivado IDE のインプリメンテーションおよびスタティックタイミング解析演習 2:Vivado IDE ツールでの合成とインプリメント 基本的なタイミング制約(XDC) タイミングレポート演習 3: 基本的なXDC とタイミングレポート シリーズ設計ガイドラインセミナー 受講料 1TC(14,000 円 ) 時間 13 時 ~18 時 AGENDA 7 シリーズ導入 & アーキテクチャ クロックリソース SelectIO External Memory Interface ( MIG ) Design Methodology 開催日時 会場は PALTEK WEB ページをご覧ください

4 PALTEK 特別セミナー PALTEK 特別セミナー PALTEK では様々なセミナーを開催しています! 定期トレーニングだけではなく FPGA に関する様々な分野のセミナーを不定期に開催しています これから開催予定のセミナーについて ご紹介します 開催予定セミナー <FPGA 向け RTL 設計スタイルガイドセミナー > 日程 : 新横浜 : 6 月 11 日 ( 水 ) 大阪 : 9 月 18 日 ( 木 ) 参加費 : 21,600 円 ( 税込 ) 講師 : 株式会社エッチ ディー ラボ < 最先端の検証手法ランダム検証セミナー > 日程 : 新横浜 :6 月 18 日 ( 水 ) 参加費 : 無償講師 : CM エンジニアリング株式会社 <FPGA 品質向上セミナー > 日程 : 秋ごろ開催予定参加費 : 21,600 円 ( 税込 ) 講師 : CM エンジニアリング株式会社 人気のセミナー FPGA 非同期設計セミナー < AGENDA > 1. 非同期設計の問題点 (1) 非同期回路の定義 (2) メタ ステーブルの問題 (3) リコンバージェンスによる問題 (4) データの取りこぼし問題 2. 非同期回路の設計 (1) 着眼点 (2) 同期化回路の挿入 (3) 同期化回路 IP 化 3. 非同期回路の検証 (1) 着眼点 (2) 構造的チェック (3) 機能的チェック (4) フォーマル検証による非同期回路検証 仕様書の書き方セミナー < AGENDA > 1. 設計品質を向上する仕様書の書き方 (1) 仕様書の重要性 (2) 仕様書の種類と役割 (3) 検証仕様書 検証仕様書に何を書くか 検証仕様書をどのように書くか 役に立つ検証仕様書のポイント (4) 機能仕様書 検証エンジニアは機能仕様書をどう読み解くか 機能仕様書に何を書くか 設計品質を上げる機能仕様書の書き方のポイント 2. こんな仕様書は困る ~ 事例に学ぶ ~ (1) 記載漏れ (2) 曖昧な仕様 (3) 誤解を生じる表現 (4) 理解できない説明 < 仕様書の書き方セミナー > 日程 : 新横浜 : 6 月 25 日 ( 水 ) 9 月 11 日 ( 木 ) 大阪 : 8 月 28 日 ( 木 ) 参加費 : 27,000 円 ( 税込 ) 講師 : CM エンジニアリング株式会社 <FPGA 非同期設計セミナー > 日程 : 新横浜 : 10 月 15 日 ( 水 ) 大阪 : 8 月 27 日 ( 水 ) 参加費 : 27,000 円 ( 税込 ) 講師 : CM エンジニアリング株式会社 お申込み PALTEK WEB より お問合せ TEL : info_pal@paltek.co.jp 3 ヶ月に 1 回開催中!!! FPGA 向け RTL 設計スタイルガイドセミナー < AGENDA > 第 1 章 FPGA 設計での LVDS PLL 周辺回路作成ノウハウ PLL によるクロックライン作成と外部 IF 用 PLL 作成 LVDS(SERDES) の FIFO IF について 周辺回路と RTL_TOP との分離第 2 章外部からの初期リセット入力と FPGA 初期化 非同期リセットと同期リセット入力 リセット入力のノイズ対策 FPGA 起動と PLL 安定について第 3 章非同期クロックドメイン間の転送ノウハウ メタステーブル問題 単純イネーブル転送 ハンドシェーク転送 Gray コード転送 非同期間転送での FIFO 利用第 4 章 RTL 記述ノウハウ 配列の利用方法 ゲーティッドクロックの問題 冗長性の少ない記述第 5 章演算の記述方法 SIGNED UNSIGEND 演算 DSP ブロックの推定に関して (FPGA 新規作成 ) 第 6 章テストベンチ記述の基本 時間に関する記述スタイル レーシングを起こさないテストベンチ記述方法第 7 章期待値照合とランダム アサーション 2012/4/13 FPGA 向け RTL 設計スタイルガイドセミナー の様子 - 3 -

5 PALTEK レスキュー PALTEK は お客様のニーズにあったメニューをお客様毎のオリジナルプランでご提供します 問題の事前回避 早期解決をすることで お客様のコストパフォーマンス向上に貢献します トレーニングレスキュー Rocket IO レスキュー 回路図レスキュー 概要 メリット 短期間でのノウハウ習得 FPGAを設計する際には デバイスの構造 ツール使用方法の知識が必 ノウハウ習得によるリスク回避要になりますが それらを習得するために 多数のマニュアルが提供され - 例 : 回路規模の増大を防ぐています なるべく効率的に知識を習得していただくために トレーニング (HDL 記述手法 ISEオプション FPGAの構造レスキューをご用意しました 理解 ) FPGA の Transceiver は様々なプロトコルに使用できる様に構成されているため 様々な機能が搭載されています これらの機能を理解せずに使用したために 正常に動作しないだけでなく 最悪の場合仕様を見直すことになります 最悪の状態を未然に防ぐために PALTEK の Rocket IO レスキューでは FPGA Transceiver の最適な使用方法を提供します データシート ユーザガイドが多数リリースされている中 回路図面を作成する際に FPGA ピンの処理方法 接続方法に不安を感じることがありませんか??? 安心してデバイスをご使用いただくために PALTEK エンジニアがお客様の回路図面をチェックし ピンの処理方法 接続方法を確認致します 設計工程 / リスクの削減 FPGA Transceiver 複雑な仕様を習得 必要な機能 制御方法のみを抽出して習得可能 専用外付け PHY チップと同等の機能を実現できるノウハウの習得 基板改版リスク軽減 設計期間短縮によるトータル設計コストの削減 PALTEK レスキュー /PSDB 価格は内容により異なります お気軽にお問い合わせください PSDB ~ PALTEK Solution Data Base ~ PSDB は すべての設計者様が設計を進める上でお役立ていただける PALTEK オリジナル技術データベース です < ここが便利だ PSDB!!> 掲載している技術資料は 全て 日本語 で提供! 製品別 設計工程別 探しやすい資料分類 検索機能 も充実! いつでも 無料 で閲覧可能 コンテンツ 1: 技術資料 PALTEK 取り扱い商材だけでなく お客様のご設計にお役立て頂ける技術資料を 製品別 / 設計工程別で掲載 また 日本語で書かれた各種マニュアルやチュートリアル ( 演習データ付き ) も掲載 24 時間 お好きなときに PSDB 内の技術ノウハウ資料をお客様のご設計にお役立ていただけます コンテンツ 2:PickOne ニュースレター 定期発行している PALTEK オリジナルニュースメール 最新号だけでなく過去の記事もご覧いただけます 技術資料人気 TOP 20 順位 資料名 1 7 Series 設計ガイド 2 Vivado 設計フロー ~Tclコマンドの使用 ~ 3 7Series Pinout Description & Check Sheet 4 Spartan-6 設計ガイド 5 ChipScope Pro 簡易マニュアル ~ Core Inserter 編 ~ 6 ChipScope Proチュートリアル ~ Core Inserter 編 ~ 7 Spartan-6 Pinout Description & Check Sheet 8 初めてのEDK 組み込み開発 ~ハードウェア編 ~ 9 ISE Simulatorガイド 10 初めてのEDK 組み込み開発 ~ソフトウェア編 ~ 11 ザイリンクスシミュレーションライブラリのコンパイル 12 タイミング制約を使用したパフォーマンスアップ方法 13 Spartan-6 でのLVDS IFの実現 ~ XAPP1064 補足資料 - 7:1 / 1:7 シリアライズ / デシリアライズ ~ 14 Constratints Editorにおけるタイミング制約 (ISE v13.1 用 ) 15 Spartan-6 MCB の概要 16 タイミング解析 17 ネットワーク ライセンス設定マニュアル 18 コンフィギュレーションの概要 19 リファレンスデザイン :UARTs in Xilinx CPLDs 20 ISE Report Design Summary PALTEK PSDB 2014 年 1~5 月実績 - 4 -

6 UltraScale Kintex UltraScale / Virtex UltraScale UltraScale ASIC クラスのメリットを備えた UltraScale ファミリは Vivado Design Suite による同時最適化 さらには UltraFAST 設計手法による市場化の加速が可能です さらにブロックレベルで機能が改善されているため 大容量データフローに対応できるようにクリティカルパスが最適化され あらゆるレベルで消費電力を抑えます Kintex UltraScale デバイスの主な特徴 コア電圧 : 1.0V or 0.95V or 0.9V 7 シリーズ FPGA に比べ消費電力は最大 50% 削減 DSP スライス (27X18 乗算器 加算器 XOR アキュームレータ ) を最大 5,520 個搭載 36Kb ブロック RAM / FIFO を最大 2,160 個 (75.9Mbit) 搭載 クロックマネージメントタイル (CMT:PLL x 2 個 MMCM x 1 個 ) を最大 24 個搭載 3.3V 入出力可能な IO 最大 832 本のユーザー IO を配置 PCI Express ハード IP 搭載 -Gen2(5Gbps):x1 x2 x4 x8 -Gen3(10Gbps):x1 x2 x4 x8 DDR2 / DDR3 メモリインターフェース最大 2,400Mbps までサポート GTH 最大 16.3Gbps シリアルトランシーバ搭載 Initial ES は既に出荷済! PCI-SIG の Integrator s List に登録 PCIe Gen3 デモ実施可能 Virtex UltraScale デバイスの主な機能 20nm SoC プロセス 16nm FinFET プロセスを採用 7 シリーズ FPGA に比べ消費電力は最大 50% 削減 性能は最大 150% 向上 DSP スライス (27X18 乗算器 加算器 XOR アキュームレータ ) を最大 2,880 個搭載 36Kb ブロック RAM / FIFO を最大 3,276 個 (115.2Mbit) 搭載 クロックマネージメントタイル (CMT:PLL x 2 個 MMCM x 1 個 ) を最大 24 個搭載 3.3V 入出力可能な IO 最大 1,456 本のユーザー IO を配置 PCI Express ハード IP 搭載 (Gen1, Gen2, Gen3) DDR2 / DDR3 メモリインターフェース最大 2,400Mbps までサポート 100G イーサネット MAC コアと 150G Interlaken コアを統合 GTY 最大 32.75Gbps GTH 最大 16Gbps シリアルトランシーバ搭載 機能 Kintex UltraScale Virtex UltraScale ロジックセル (K) 355 ~ 1, ~ 4,407 ブロックメモリ (Mb) 19.0 ~ ~ DSP スライス 1,700 ~ 5, ~ 2,880 DSP 処理速度 (GMAC/s) 8,180 4,268 トランシーバー 16 ~ ~ 104 トランシーバーの最大速度 (Gb/s) 最大シリアル帯域幅 ( 全二重 ) (Gb/s) 2,086 5,101 PCIe インターフェイス 2 ~ 6 2~ 6 メモリインターフェイス性能 (Gb/s) 2,400 2,400 I/O ピン 312 ~ ~ 1,456 I/O 電圧 1.0V ~ 3.3V 1.0V ~ 3.3V VU095 の Initial ES がファーストカスタマーに出荷済!

7 Artix -7 / Kintex -7 / Virtex -7 かつてない低電力で最高のパフォーマンスを実現する FPGA 7 シリーズは かつてない低電力 高パフォーマンス そして容易なデザインの移行性を提供できる最新 FPGA ファミリです 28nm プロセスを採用したこの革新的なデバイスは 消費電力を 50% 削減します 統一されたアーキテクチャにより IP 開発にかかる時間とコストを削減でき またデザインの移行が簡単に行えます これらのファミリは ザイリンクスの次世代製品であるドメイン特化およびマーケット特化のターゲットデザインプラットフォームの基盤となります 7 シリーズ FPGA の特徴 Low Power ソリューション 7 シリーズ FPGA 第 5 世代パーシャルルリコンフィグレーション 高性能低消費電力プロセス 最適なトランジスタ選択 Before After V CCAUX Config Memory VCCAUX が 2.5V から 1.8V に低電圧化 BRAM 未使用ブロック RAM の電源 OFF ファイングレインクロックおよびロジックゲーティング Design Green by Xilinx -2L Xilinx 7 Series FPGAs 低消費電力デバイス I/O デザインと電力の削減 In V CCO Pad ハードブロックの最適化 Out ASMBL アーキテクチャ 7 シリーズは 4 世代目となる ASMBL ( アドバンスドシリコンモジューラーブロック ) というカラムベースの共通アーキテクチャを持ちます そのため ファミリ間でのデザインの移行が容易で システム設計の負荷と設計工数が軽減されるメリットがあります ロジックファブリック LUT-6 CLB 高精度 低ジッタのクロック MMCMs オンチップメモリ 36K/18K ビットブロック RAM 強化されたコネクティビティ PCIe インタフェースブロック Artix -7 Kintex -7 Virtex -7 DSP エンジン DSP48E1 スライス 高性能直列 I/O コネクティビティトランシーバ技術 高性能パラレル I/O コネクティビティ SelectIO 規格 XADC(Xilinx Analog to Digital Converter) XADC はデュアル 12 ビット 1MSPS のアナログ デジタルコンバーター オンチップの温度および電源センサーが含まれます JTAG を介して簡単に ADC での計測結果にアクセスすることができます また 従来の System Monitor デザインを完全にサポートしています 117 個のアナログチャネル 2 オンチップ電圧と温度センサ 312 ビット 1MSPS ADC

8 7 シリーズ FPGA Artix -7 / Kintex -7 / Virtex -7 28Gbps シリアルトランシーバ Virtex-7 HT FPGA は 最大 2.78 Tb/s を実現する業界最高のバンド幅を提供し 最大規模の FPGA には 96 個の 13.1 Gb/s トランシーバーを搭載しているため 競合デバイスよりも高いバンド幅を提供します スタックドシリコンインターコネクト (SSI) テクノロジ (Virtex-7 T, XT, HT のみ ) 低コストのワイヤボンド リッドなしのフリップチップおよびシグナルインテグリティに優れたフリップチップパッケージは同一パッケージのファミリ間で簡単にマイグレーションすることが可能です また SSI テクノロジと実績ある製造およびアセンブリ技術を用いることで 1 つのパッシブインターポーザー層上で複数の SLR(Super Logic Region) を組み合わせることが可能となり 1 万を超える内部 SLL(Super Long Line) 接続を持つ FPGA が作成できるようになります この結果 低レイテンシ 低消費電力でバンド幅の非常に広いコネクティビティが実現されます 7 シリーズと 6 シリーズの比較 Artix-7 Kintex-7 Virtex-7 T Virtex-7 XT Virtex-7 HT Spartan-6 Virtex-6 ロジックセル 215, ,760 1,954,560 1,139, , , ,784 ブロックRAM(kb) 13,140 34,380 46,512 67,680 50,760 4,824 38,304 DSPスライス 730 1,920 2,160 3,360 2, ,016 DSPパフォーマンス ( 対称 FIR) 930GMAC/s 2,845GMAC/s 2,756GMAC/s 5,335GMAC/s 5,053GMAC/s 140GMAC/s 2,419GMAC/s トランシーバ数 トランシーバスピード 6.6Gbps 12.5Gbps 12.5Gbps 13.1Gbps 28.05Gbps 3.125Gbps 11.18Gbps トランシーババンド幅 ( 全二重 ) 211Gbps 800Gbps 0.900Tb/s 2.515Tb/s 2.784Tb/s 50Gbps 536Gbps メモリインターフェース (DDR3) 1,066Mbps 1,866Mbps 1,866Mbps 1,866Mbps 1,866Mbps 800Mbps 1,066Mbps PCIeインターフェース Gen2 x 4 Gen2 x 8 Gen2 x 8 Gen3 x 8 Gen3 x 8 Gen1 x 1 Gen2 x 8 XADC サポート サポート サポート サポート サポート サポートなし サポート コンフィグレーションAES サポート サポート サポート サポート サポート サポート サポート I/Oピン ,200 1, ,200 I/O 電圧 V V V PCIe インターフェースはハードマクロでのスペックです ソフトコアを含めたスペックは P.29 をご参照ください V V V V EasyPath - - EasyPath-7 EasyPath-7 EasyPath-7 - EasyPath-6

9 Artix -7 Artix-7 FPGA デバイスの主な特徴 コア電圧 : 1.0V or 0.9V(-2Lデバイスのみ ) Spartan-6に比べ最大で静止電力は65% 削減 消費電力は50% 削減 DSPスライス(25X18 乗算器 加算器 アキュームレータ ) を最大 740 個搭載 36KbブロックRAM / FIFOを最大 365 個 (13,140Kbit) 搭載 クロックマネージメントタイル(CMT:PLL x 1 個 MMCM x 1 個 ) を最大 10 個搭載 3.3V 入出力可能なIO 最大 500 本のユーザー IOを配置 PCI Express ハードIP 搭載 -Gen2(5Gbps):x1 x2 x4 DDR2 / DDR3メモリインターフェース最大 1,033Mbpsまでサポート GTP 最大 6.6Gbps シリアルトランシーバ搭載 7A35T, 7A50T, 7A75TはVivadoのみのサポートで ISEでは設計できません 7 シリーズ FPGA Artix-7 FPGA デバイスの機能一覧 デバイス ロジックセル スライス CLB 最大分散 RAM(Kb) DSP スライス ブロック RAM 総数 CMT PCIe GTP XADC ブロック I/O バンク 最大ユーザー (Kb) 数 I/O XC7A35T 33,280 5, , XC7A50T 52,160 8, , XC7A75T 75,520 11, , XC7A100T 101,440 15,850 1, , XC7A200T 215,360 33,650 2, , Artix-7 とパッケージの各組み合わせにおける最大 I/O 数 パッケージ CPG236 CSG324 CSG325 FTG256 SBG484 FGG484 FBG484 FGG676 FBG676 FGG1156 サイズ ( mm) 10 x x x x x x x x x x 35 ボールピッチ ( mm) デバイス GTP IO IO IO IO IO IO IO IO IO IO GTP GTP GTP GTP GTP GTP GTP GTP GTP HR HR HR HR HR HR HR HR HR HR XC7A35T XC7A50T XC7A75T XC7A100T XC7A200T Artix-7 評価ボード AC701 HR は High Renge I/O を意味し 1.2V から最大 3.3V の I/O 電圧範囲をサポートします AC701 のボードでは Artix-7 を効率的に検証することができます DDR3 PCIe Northwest Logic の DMA エンジンを含むリファレンスデザインが 10 種類以上容易され Vivado Design Suite のデバイス限定ライセンスも含まれています また AMS101 評価カードも付属されており AMS( アナログミックスドシグナル ) リファレンスデザインと合わせて利用することにより 単純なシステムモニタリングから複雑なアナログ処理を行う回路まで その開発や評価を容易に行うことができます <FPGA> XC7A200T-2FBG676C を搭載 < コンフィグレーション > Quad SPI Flash(32MB) < メモリ > DDR3 SODIMM (1GB) Quad SPI Flash(32MB) IIC EEPROM (8Kb) < 通信とネットワーク > 10/100/1000Mbps イーサーネット SFP トランシーハ コネクタ 4 つの SMA コネクタ付き GTP ホ ート USB-UART フ リッシ PCIe x4 エッシ コネクタ < 拡張コネクタ > FMC-HPC コネクタ PMOD - 8 -

10 7 シリーズ FPGA Kintex -7 Kintex-7 FPGA デバイスの主な特徴 コア電圧 : 1.0V or 0.9V(-2L デバイスのみ ) Virtex-6 に比べ消費電力は最大 50% 削減 DSP スライス (25X18 乗算器 加算器 アキュームレータ ) を最大 1,920 個搭載 36Kb ブロック RAM / FIFO を最大 955 個 (34,380Kbit) 搭載 クロックマネージメントタイル (CMT:PLL x 1 個 MMCM x 1 個 ) を最大 10 個搭載 3.3V 入出力可能な IO 最大 500 本のユーザー IO を配置 PCI Express ハード IP 搭載 -Gen2(5Gbps):x1 x2 x4 x8 -Gen3(10Gbps):x1 x2 x4 x8 ソフトコア IP を使用 DDR2 / DDR3 メモリインターフェース最大 1,866Mbps までサポート GTX 最大 12.5Gbps シリアルトランシーバ搭載 Kintex-7 FPGA デバイスの機能一覧 デバイス ロジックセル スライス CLB 最大分散 RAM(Kb) DSP48E1 スライス ブロック RAM 総数 CMT PCIe GTX XADC ブロック I/O バンク 最大ユーザー (Kb) 数 I/O XC7K70T 65,600 10, , XC7K160T 162,240 25,350 2, , XC7K325T 326,080 50,950 4, , XC7K355T 356,160 55,650 5,088 1,440 25, XC7K410T 406,720 63,550 5,663 1,540 28, XC7K420T 416,960 65,150 5,938 1,680 30, XC7K480T 477,760 74,650 6,788 1,920 34, Kintex-7 とパッケージの各組み合わせにおける最大 I/O 数 パッケージサイズ ( mm) ボールピッチ ( mm) FBG x デバイス GTX IO IO IO IO IO IO IO GTX GTX GTX GTX GTX GTX HR HP HR HP HR HP HR HP HR HP HR HP HR HP XC7K70T XC7K160T XC7K325T XC7K355T XC7K410T XC7K420T XC7K480T Kintex-7 評価ボード KC705 FBG x FFG x FBG x HR は High Renge I/O を意味し 1.2V から最大 3.3V の I/O 電圧範囲をサポートします HP は High Performance I/O を意味し 1.2V から 1.8V の I/O 電圧をサポートします FFG x FFG x FFG x KC705 ボードは DDR3 SODIMM メモリ 8 レーンの PCI Express インターフェイス トライモードイーサネット PHY 汎用 I/O UART インターフェイスなど 多くのエンベデッド処理システムで使用頻度の高い機能を備えています ボード上に 2 つ用意された VITA-57 FPGA メザニンコネクタ (FMC) のいずれかにメザニンカードを挿入することで その他の機能も追加できます - 9- <FPGA> XC7K325T-FF2-900 を搭載 < コンフィグレーション > Quad SPI Flash(32MB) < メモリ > DDR3 SODIMM (1GB) Quad SPI Flash(32MB) IIC EEPROM (8Kb) SD カードスロット < 通信とネットワーク > 10/100/1000Mbps イーサーネット SFP トケージ 4 つの SMA コネクタ付き GTP ホ ート (TX/RX) USB-UART フ リッシ PCIe x4 エッシ コネクタ < 拡張コネクタ > FMC-HPC コネクタ PMOD

11 Virtex -7 Virtex-7 FPGA デバイスの主な機能 コア電圧 : 1.1V or 1.0V(-2L デバイスのみ ) Virtex-6 に比べ消費電力は最大 50% 削減 T / XT / HT 3 種類のプラットフォームを用意 最大 200 万ロジックセル VCXO コンポーネント AXI IP AMS を統合 DSP スライス (25X18 乗算器 加算器 アキュームレータ ) を最大 3,600 個搭載 36Kb ブロック RAM / FIFO を最大 1,880 個 (67,680Kbit) 搭載 クロックマネージメントタイル (CMT:PLL x 1 個 MMCM x 1 個 ) を最大 24 個搭載 3.3V 入出力可能な IO 最大 1,200 本のユーザー IO を配置 PCI Express ハード IP 搭載 -Gen2(5Gbps):x1 x2 x4 x8 -Gen3(10Gbps):x1 x2 x4 x8 T はソフトコアIPを使用 DDR2 / DDR3メモリインターフェース最大 1,866Mbpsまでサポート GTX 最大 12.5Gbps GTH 最大 13.1Gbps GTZ 最大 28.05Gbpsシリアルトランシーバ搭載 EasyPath-7 によるコスト削減 7 シリーズ FPGA Virtex-7 FPGA デバイスの機能一覧 デバイス ロジックセル スライス CLB 最大分散 RAM(Kb) DSP48E1 スライス ブロック RAM 総数 (Kb) 数 I/O XC7V585T 582,720 91,050 6,938 1,260 28, XC7V2000T 1,954, ,400 21,550 2,160 46, XC7VX330T 326,400 51,000 4,388 1,120 27, XC7VX415T 412,160 64,400 6,525 2,160 31, XC7VX485T 485,760 75,900 8,175 2,800 37, XC7VX550T 554,240 86,600 8,725 2,880 42, XC7VX690T 693, ,300 10,888 3,600 52, ,000 - XC7VX980T 979, ,000 13,838 3,600 54, XC7VX1140T 1,139, ,000 17,700 3,360 67, ,100 4 XC7VH580T 580,480 90,700 8,850 1,680 33, XC7VH870T 876, ,900 13,275 2,520 50, SLR(Super Logic Region) は SSI テクノロジを使用するFPGAの構成要素の一部です Virtex-7 HTデバイスではSSIテクノロジによってSLRと 28.05Gb/sトランシーバが接続されています パッケージ FKG1155 HCG1155 FLG1931 HCG1931 FLG1932 HCG1932 サイズ (mm) 35 x x x x x x 45 ボールピッチ (mm) デバイス GTH GTZ I/O I/O I/O I/O I/O I/O GTH GTZ GTH GTZ GTH GTZ GTH GTZ GTH GTZ HP HP HP HP HP HP XC7VH580T XC7VH870T CMT PCIe Virtex-7 とパッケージの各組み合わせにおける最大 I/O 数 パッケージサイズ (mm) ボールピッチ (mm) FFG x FFG x FHG x デバイス GTX GTH IO IO IO IO GTX GTH GTX GTH GTX HR HP HR HP HR HP HR HP XC7V585T XC7V2000T ,200 XC7VX330T XC7VX415T XC7VX485T XC7VX690T GTX GTH FLG x GTZ XADC ブロック I/O バンク 最大ユーザー SLR HR は High Renge I/O を意味し 1.2V から最大 3.3V の I/O 電圧範囲をサポートします HP は High Performance I/O を意味し 1.2V から 1.8V の I/O 電圧をサポートします パッケージ FFG1158 FFG1926 FLG1926 FFG1927 FFG1928 FLG1928 FFG1930 FFG1930 サイズ (mm) 35 x x x x x x x x 45 ボールピッチ (mm) デバイス GTX GTH I/O I/O I/O I/O I/O I/O I/O I/O GTX GTH GTX GTH GTX GTH GTX GTH GTX GTH GTX GTH GTX GTH HP HP HP HP HP HP HP HP XC7VX415T XC7VX485T XC7VX550T XC7VX690T ,000 XC7VX980T XC7VX1140T ,100

12 7 シリーズ FPGA Virtex -7 Virtex-7 評価ボード VC707 VC707 は柔軟性に優れた高速シリアルベースプラットフォームであり 高性能 シリアルコネクティビティ および最先端メモリインターフェイスを要件とするシステムデザインの構築に必要なハードウェアのすべての基本コンポーネント デザインツール IP および検証済みリファレンスデザインが含まれています 同梱されている検証済みのリファレンスデザインや業界標準の FPGA メザニンコネクタ (FMC) によって ドーターカードを使用した機能の拡張やカスタマイズが可能です <FPGA> XC7VX485T-FFG を搭載 < コンフィグレーション > Quad SPI Flash(32MB) PCIe 用の 128MB(1024Mb) リニア BPI Flash < メモリ > DDR3 SODIMM (1GB) r リニア BPI Flash(128MB) IIC EEPROM(8Kb) < 通信とネットワーク > 10/100/1000Mbps イーサーネット RGMII/GMII SGMII SFP+ トランシーバコネクタ 4 つの SMA コネクタ付き GTP ホ ート (TX/RX) USB-UART フ リッシ PCIe x8 Gen2 エッシ コネクタ < 拡張コネクタ > FMC-HPC コネクタ IIC Vadj < 7 シリーズ詳細情報 > 7 シリーズ設計ガイドラインセミナー ザイリンクス社 7 シリーズ FPGA ファミリ の設計を今すぐ始めたい方のために セミナーをご用意いたしました たくさんのデータシートは見てられない 自分で調べるには時間がかかる と感じたことはありませんか? 本セミナーでは設計に必要な使用方法や注意事項を 1 日でご理解いただけますので セミナー後はすぐにでもお客様の設計にお役立ていただけます 参加対象シリーズ FPGA ファミリを使用検討中の方 Spartan-6/Virtex-6 FPGA ファミリの使用実績のある方 参加条件デジタル回路の基礎知識と設計経験のある方 FPGA 設計経験のある方 受講料 1TC(14,000 円 ) 会場 PALTEK 新横浜本社 開催日時 2014 年 2 月ごろ開催予定 オンサイトトレーニングも承ります 申込み方法 PALTEK Web より AGENDA 7 シリーズ導入 & アーキテクチャ クロックリソース SelectIO External Memory Interface ( MIG ) Design Methodology TC とはトレーニングクレジットのことです 詳しくは P.2 をご参照ください

13 Programmable Logic Processing System ARM 搭載 FPGA Zynq Zynq-7000 ファミリは ザイリンクスの初のエクステンシブルプロセッシングプラットフォーム (EPP) です 業界標準の ARM デュアルコア Cortex-A9 MPCore プロセッシングシステムと ザイリンクスの 28nm アーキテクチャを組み合わせています プロセッサを中核としたアーキテクチャによって FPGA の柔軟性とスケーラビリティ ASIC 相当のパフォーマンスと消費電力 そして ASSP の使いやすさが実現しました 完全な ARM プロセッシングシステム デュアル ARM Coretex-A9 統合されたメモリコントローラおよびペリフェラル 統合されたプログラマブルロジック プロセッシングシステムを拡張 スケーラブルな集積度と性能 3000 以上の内部インターコネクト 柔軟な I/O 多彩な外部マルチスタンダード I/O 高性能な内蔵シリアルトランシーバ アナログ / デジタルコンバータ入力 Zynq-7000 システムアーキテクト ソフトウェア開発者 ハードウェア設計者 業界をリードするツール開発ツール群 Vivado HLS System Generator ザイリンクス SDK ARM エコシステム プログラミング IP の実装 テスト カスタム IP Xilinx IP パートナー IP デザイン IP の実装 テスト 豊富なハード ソフトウェア IP AMBA-AXI4 を軸として標準化 ザイリンクスと ARM の各ライブラリ サードパーティ製 デバッグ デバッグ Zynq-7000 EPP Devices Z-7010 Z-7015 Z-7020 Z-7030 Z-7045 Z-7100 Part Number XC7Z010 XCZ015 XC7Z020 XC7Z030 XC7Z045 XC7Z100 プロセッサコアプロセッサの拡張機能 CoreSight を搭載したデュアル ARM Cortex -A9 MPCore 各プロセッサに NEON および単精度 / 倍精度浮動小数点ユニット 最大周波数 667MHz (-1); 733MHz (-2); 800MHz (-3) 667MHz (-1); 733MHz (-2); 1GHz (-3) L1キャッシュ L2キャッシュオンチップメモリ外部メモリ DMAチャネルペリフェラル 各プロセッサに 32KB 命令キャッシュと 32KB データキャッシュ 512KB 256KB DDR3 DDR2 LPDDR2 クワッド SPI x2 NAND NOR 8 (4 つはプログラマブルロジック専用 ) UART x2 CAN 2.0B x2 I2C x2 SPI x2 32b GPIO x4 USB 2.0 (OTG) x2 トライモードギガビットイーサネット x2 SD/SDIO x2 AES および SHA 256b によるデバイスセキュリティ Artix -7 FPGA Kintex -7 FPGA 28K ロジックセル (~430K) 74Kロジックセル (~1.1M) 85K ロジックセル (~1.3M) 125K ロジックセル (~1.9M) 350K ロジックセル (~5.2M) 444K ロジックセル (~6.6M) LUT 17,600 46,200 53,200 78, , ,400 FF 35,200 92, , , , ,800 Block RAM 240KB (60) 380KB (95) 560KB (140) 1,060KB (265) 2,180KB (545) 3,020KB (755) DSPスライス ,020 最大 DSP 性能 100GMACS 200GMACS 276GMACS 593GMACS 1,334GMACS 2,622GMACS PCI Express - Gen2 x4 - Gen2 x4 Gen2 x8 Gen2 x8 セキュリティ相当するザイリンクス 7 シリーズ ロジックセル数 (ASIC ゲート相当数 ) XADC セキュリティ 最大 17 の差動入力を備えた 12 ビット 1MSPS ADC x2 AES および SHA 256b によるブートコードおよび PL のコンフィギュレーション 復号 認証

14 Zynq-7000 ARM 搭載 FPGA Zynq Zynq-7000 FPGA とパッケージの各組み合わせにおける最大 I/O 数 CLG225 CLG400 CLG484 CLG485 SBG x x x x x Gb/s 6.25Gb/s 6.6Gb/s デバイス PS Select IO PS Select IO PS Select IO PS Select IO PS Select IO GTP GTX I/O HR HP I/O HR HP I/O HR HP I/O HR HP I/O HR HP XC7Z XC7Z XC7Z XC7Z XC7Z045 パッケージサイズ ( mm) ボールピッチ ( mm) トランシーバ速度 XC7Z100 パッケージサイズ ( mm) ボールピッチ ( mm) トランシーバ速度 Zynq-7000 評価ボード ZC702 ZC702 でビデオおよび画像処理キットもあります Zynq SoC ZC702 評価キットは ハードウェア デザインツール IP 検証済みリファレンスデザイン ( ターゲットデザインを含む ) の基本コンポーネントをすべて揃えた完全なエンベデッドプロセッシングプラットフォームです 同梱されている検証済みのリファレンスデザインや FPGA メザニンコネクタ (FMC) によって ドーターカードを使用した機能の拡張やカスタマイズが可能です <FPGA> XC7Z020 CLG484-1 < コンフィグレーション > Quad SPI Flash(16MB) SDIO カードインターフェース ( ブート ) < メモリ > DDR3 SODIMM (1GB) Quad SPI Flash(16MB) IIC EEPROM (1Kb) < 通信とネットワーク > GigE RGMII イーサーネット USB OTG1(Host USB) IIC バスヘッダー /HUB USB-UART Wake-on-CAN 機能を備えた CAN < 拡張コネクタ > FMC-LPC コネクタ IIC HUB/Expander Dual PMOD Single PMOD FBG484 FBG676 FFG676 FFG900 FFG x x x x x Gb/s 6.6Gb/s 12.5Gb/s 12.5Gb/s 10.3Gb/s デバイス PS I/O GTX Select IO PS HR HP I/O GTX Select IO PS Select IO GTX PS Select IO GTX PS Select IO GTX HR HP I/O HR HP I/O HR HP I/O HR HP XC7Z010 XC7Z015 XC7Z020 XC7Z XC7Z XC7Z HRはHigh Renge I/Oを意味し 1.2Vから最大 3.3VのI/O 電圧範囲をサポートします HPはHigh Performance I/Oを意味し 1.2Vから1.8VのI/O 電圧をサポートします Xylon ZC702 リファレンスデザイン logiref-zgpu Refernce Design logicbricks 2D 3D グラフィックハードウエアアクセラレータとディスプレイコントローラ IP コアのリファレンスデザインです 下記の Xylon IP もリファレンスデザインに含まれています logicvc-ml logibitbilt logibmt logi3d logiref-zhmi-fmc Refernce Design ZC702 での Human Machine Interface(HMI) コントロールリファレンスデザインです FMC-HMI ボードを ZC702 にアドオンすることで ビデオイメージキャプチャ タッチディスプレイコントロール オーディオ グラフィックディスプレイのデモを行うことができます 下記の Xylon IP もリファレンスデザインに含まれています logicvc-ml logibitblt logi3d logiwin logi2s

15 Virtex -6 Virtex-6 FPGA ファミリの主な特徴 40nmプロセス( 台湾 UMC) コア電圧 : 1.0V or 0.9V(-1Lデバイスのみ ) LX / LXT / SXT/ HXT 4 種類のプラットフォームを用意 業界最大の759,000ロジックセル搭載 消費電力 Virtex-5ファミリに比べて最大で50% 削減 6 入力ルックアップテーブル (LUT) に対してフリップフロップを2 個搭載 DSP48E1スライス(25x18 乗算器 + Pre-Adder) を最大 2,016 個搭載 36KbブロックRAM / FIFOを最大 1064 個 (38,304Kbit) 搭載 最大 1200 本のユーザー I/Oを配置 PCI Express v2.0ハードip 搭載 -Gen1(2.5Gbps) : x1 x2 x4 x8 レーン対応 -Gen2(5Gbps) : x1 x2 x4 x8 レーン対応 10 / 100 / 1000 Ethernet MACブロック搭載 GTX 150Mbps~6.6Gbps シリアルトランシーバ搭載 (LXT / SXT) GTH 9.953Gbps~11.18Gbps シリアルトランシーバ搭載 (HXT) LXT / SXT フットプリントコンパチブル Virtex -6 Virtex-6 ファミリの製品一覧表 製造番号ロジックセル最大分散 RAM(Kbit) ブロックRAM/FIFO( 各 36Kbit) ブロックRAM 総数 (Kbit) ミックスドモードクロックマネージャ (MMCM) LX75T LX130T LX195T LX240T LX365T LX550T LX760 SX315T SX475T HX250T HX255T HX380T HX565T 74, , , , , , , , , , , , ,784 1,045 1,740 3,040 3,650 4,130 6,200 8,280 5,090 7,640 3, ,570 6, , ,616 9,504 12,384 14,976 14,976 22,752 25,920 25,344 38,304 18,144 18,576 27,648 32, DSP48E1スライス ,344 2, PCI Express インターフェースブロック /100/1000 イーサーネットMAC インターフェース 低消費電力 GTX トランシーバ GTH Virtex-6 LXT/SXT FPGA Device-Package Combinations and Maximum Available I/Os Package FF484/FFG484 FF784/FFG784 FF1156/FFG1156 FF1759/FFG1759 FF1760/FFG1760 Size(mm) 23 x x x x x 42.5 Device GTXs I/O GTXs I/O GTXs I/O GTXs I/O GTXs I/O LX75T LX130T LX195T LX240T LX365T LX550T LX SX315T SX475T Virtex-6 HXT FPGA Device-Package Combinations and Maximum Available I/Os Package FF1154/FFG1154 FF1155/FFG155 FF1923/FFG1923 FF1924/FFG1924 Size(mm) 35 x x x x 45 Device GTXs GTHs I/O GTXs GTHs I/O GTXs GTHs I/O GTXs GTHs I/O HX250T HX255T HX380T HX565T 上記製品情報 [ DS150 v2.2 ] より抜粋 < Virtex-6 詳細情報 >

16 Spartan -6 Spartan -6 Spartan-6 FPGA ファミリの主な特徴 45nm プロセス ( 韓国サムスン ) コア電圧 : 1.2V or 1.0V(-1L デバイスのみ ) LX / LXT 2 種類のプラットフォームを用意 Spartan-3A ファミリに比べ最大で 70% 消費電力を削減 6 入力ルックアップテーブル (LUT) に対してフリップフロップを 2 個搭載 DSP48A1 スライス (18x18 乗算器 + 48bit アキュムレーター ) を最大 182 個搭載 38Kb ブロック RAM を最大 182 個 (4,824Kbit) 搭載 クロックマネージメントタイル (CMT : PLL x 1 個 + DSM x 2 個 ) を最大 6 個搭載 3.3V 入出力可能な IO IDELAY / ODELAY を全ユーザー IO ピンに搭載 DDR2 / DDR3 最大 800Mbps 対応可能なメモリコントローラブロック (MCB) を内蔵 PCI Express v1.0 ハード IP 搭載 (LXT のみ ) -Gen1(2.5Gbps) : x1 レーン対応 GTP 622Mbps ~ 3.125Gbps シリアルトランシーバ搭載 (LXT ) 新パッケージの追加 -CS252 : 13 x 13mm 0.8mm ピッチ -CS324 : 15 x 15mm 0.8mm ピッチ Spartan-6 FPGA ファミリの製品一覧表 製造番号 LX4 LX9 LX16 LX25 LX45 LX75 LX100 LX150 LX25T LX45T LX75T LX100T LX150T ロジックセル 3,840 9,152 14,579 24,051 43,661 74, , ,443 24,051 43,661 74, , ,443 最大分散 RAM(Kbit) , ,355 ブロックRAM( 各 18Kbit) ブロックRAM 総数 (Kbit) ,088 3,096 4,824 4, ,088 3,096 4,824 4,824 クロックマネージメントタイル (CMT) DSP48A1スライス メモリーコントローラブロック PCI Express インターフェースブロック GTP 低消費電力トランシーバ メモリーコントローラブロックはスピードグレード -3L ではサポートされません Spartan-6 LX FPGA Device-Package Combinations and Maximum Available I/Os Package CPG196 TQG144 CSG225 FT(G)256 CSG324 FG(G)484 CSG484 FG(G)676 FG(G)900 Size(mm) 8 x 8 20 x x x x x x x x 31 Pitch(mm) Device I/O I/O I/O I/O I/O I/O I/O I/O I/O LX LX LX LX LX LX LX LX Spartan-6 LX FPGA Device-Package Combinations and Maximum Available I/Os Package Size(mm) Size(mm) CSG x 15 FG(G) x 23 CSG x 19 FG(G)676 FG(G) x x Device GTPs I/O GTPs I/O GTPs I/O GTPs I/O GTPs I/O LX25T LX45T LX75T LX100T LX150T 上記製品情報は [ DS160 v1.5 ] より抜粋 < Spartan-6 詳細情報 >

17 Vivado Design Suite/ ISE Design Suite FPGA/CPLD 開発フロー ザイリンクス社の統合開発ツール Vivado Design Suite ISE Design Suite で FPGA/CPLD デバイスを開発することができます また EDA ベンダが提供している設計ツール等と Vivado ISE を組み合わせてご設計いただくことも可能です EDA ベンダの論理合成ツール MentorGraphics 社 :Presicion ピン制約の追加 ハ フォーマンスの最適化 デザイン入力 論理合成 配置配線 プログラミング EDA ベンダのデザイン入力ツール MentorGraphics 社 :HDL Designer デザイン入力サポートツール RTL シミュレーション EDA ベンダのシミュレーションツール MentorGraphics 社 -Questa Core ー ModelSim DE -ModelSim PE タイミンク シミュレーション 開発ソフトウェア FPGA 実機デバッグ Vivado Design Suite ザイリンクスの提供する業界最先端のデザインツール Vivado Design Suite は All Programmable FPGA SoC および 3D IC の設計を迅速に行うことを目的として 4 年かけて開発されました Vivado で開発することで 設計期間とデザインリソースを最大限に有効活用できます また Vivado を購入していただくと Free で ISE がついてきます IP Integration Implementation Verification Debug Design Exploration IP Generation ISE ISE Design Suite Features WebPACK Design Edition System Edition Integrated Design Enviroment Software Development Kit (SDK) Vivado Simulator Limited Vivado Logic Analyzer Vivado Serial I/O Analyzer Vivado High-Level Systhesis (HLS) System Generator for DSP Embedded Edition System Edition Vivado では Virtex-6 Spartan-6 を設計することはできません 7A35T, 7A50T, 7A75T は Vivado のみのサポートで ISE では設計できません ザイリンクスの提供する業界最先端のデザインツール ISE Design Suite は 設計期間とデザインリソースを最大限に有効活用できます System Generator PlanAhead EDK ChipScope PRO Serial I/O Toolkit PlanAhead EDK ChipScope PRO Serial I/O Toolkit PlanAhead ISE は Vivado リリースに伴い メンテナンスモードに入ったため 新機能の追加は行われません ISE の単体販売は終了しました SDK は無償ツールとなっています ISE Foundation with ISIM Lite ISE WebPACK ISE Foundation with ISIM Full ISE Foundation with ISIM Full IDS Embedded Edition IDS System Edition

18 開発ソフトウェア Vivado Design Suite Vivado Design Suite を使用したシステムレベル設計 Vivado には多くのツールが統合されており 従来の RTL での設計はもちろんのこと システムレベルでの設計が可能です 高位合成 システムモデリング Vivado HLS System Generator for DSP IP Catalog IP Integrator 組込みシステム IP Integrator IP Integrator Vivdo Design Suite より IP Integrator (IPI) が正式サポートされました AXI インターコネクトやワンクリック IP サブシステム生成 リアルタイム DRC インターフェイス変更 強力なデバッグ機能などをサポートします また IPI のサポートにより Zynq の開発が Vivado で行えるようになります 従来は Xilinx Platform Studio (XPS) で構築していたプロセッサシステムを Vivado では IPI で構築していくことになります Vivado HLS HLS は高位合成ツールです C C++ SystemC を用いてより抽象度の高い設計を行うことにより 設計 検証期間の短縮だけではなく より良いアーキテクチャの検討やソフトウェア (C プログラム ) とハードウェア (FPGA) のトレードオフなど 様々なシステム検討が可能となります また HLS はザイリンクスの FPGA アーキテクチャに最適化されており スループットや消費電力 面積 タイミングといった設計上の目標をみたすため 可能な限り最善の RTL を自動生成します Vivado に統合されている HLS は Spartan-6, Virtex-6 はサポートしていません HLS 単体で購入すると Spartan-6, Virtex-6 をサポートします System Generator for DSP ISE と Vivado の両方の設計環境で利用できる System Generator は 業界最先端の All Programmable システムモデリングが可能です また Simulink /MATLAB (MathWorks 社 ) などの自動コード生成機能を使用して 高度なパラレルシステムの開発を迅速に行えます Vivado Design Suite ISE Design Suite の OS 対応表 製品 7 Professional Windows XP Professional Windows Server 2008 Red Hat Linux 5/6 Linux SUSE Linux 11 32/ 64ビット 32/ 64ビット 32/ 64ビット 32/ 64ビット 32/ 64ビット Vivado Design Suite ISE Design Suite

19 開発ソフトウェア ModelSim 業界標準 HDL シミュレータ ModelSim シリーズ ModelSim ModelSim は業界でもっとも使用されている高速シミュレーターです ModelSim DE では アサーションベース ベリフィケーション の機能を 標準サポートしています ModelSim DE 64.5% OFF キャンペーン実施中 定価 1,595,100円 566,261円 ノードロックライセンス 片言語 税別 ModelSim DE ModelSim PE 対応言語 Verilog VHDL SystemVerilog Design SystemVerilog Assertions PSL IEEE 1850 Assertion Verilog VHDL SystemVerilog Design 機能 備考 波形表示 波形比較 コードカバレッジ Verilog & VHDL エンハンスドデータフロー 両言語サポートは パフォーマンス アナライザ Option Memory ウィンドウ アサーションベース ベリフィケーション DEのみ ModelSim シリーズ比較表 Model Si m PE Model Si m DE Ques ta Core 1 速度比較 30 Cycle/sec 30 Cycle / sec 100 Cycle / sec Secure IP 標準サポート 標準サポート 標準サポート 設計規模 小 中規模FPGA 小 中規模FPGA 32-bi t OS対応 Windows Windows / Linux 64-bi t OS対応 Windows 7のみ 2 Windows 7のみ 2 中 大規模FPGA Windows / Linux / Solaris Windows 7 のみ コ ー ドカバレッジ アサー ショ ン検証 標準サポート 不可 標準サポート 標準サポート Linux / Solaris 標準サポート 標準サポート 1 Questa Coreリリースに伴い ModelSim SEの販売が終了しま した 2 ソフトウエアは32 bitバイナ リですが 64 bit OSをサポートし ています ModelSim PE アップデート セミナー開催中!! Questa CDC Questa CDCでは 非同期転送 Clock-Domain-Crossing の検証を簡単に実行できます CDCコンパイラがRTLコードを解析し すべての クロックおよびクロック ドメイン間の非同期転送を特定します また RTLコードのシミュレーションにリンクしたプロトコル アサーション とメタスタビリティ モデルが自動的に生成され 充実したデバッグ環境を利用して あらゆる種類のCDC問題を解決できます CDC構造チェックとプロトコルチェックを合わせて表示 FPGA非同期設計セミナー開催中!! P.3参照 CDC 無償体験キャンペーン実施中 18

20 開発ソフトウェア HDL Designer HDL Designer は設計者の生産性を向上し 早くて効果的な RTL エントリ コードの再利用解析 RTL 品質の自動管理 プロジェクトデータをインタラクティブに管理することができます RTL 設計者にとって 非常に便利なツールとなります 特徴 RTLの再利用を促進 広範な設計チェック ルールとルールセット インタラクティブなHDLビジュアル化および作成ツール 自動ドキュメント作成機能とレポート機能 インテリジェントなデバッグおよび解析 設計エントリとチェックの同時進行 HDL Desnginer リントチェッカーキャンペーン予告 HDL Designer にはリントチェック機能がサポートされています この機能を活用することで ザイリンクスなどの FPGA メーカのルール デザインを再利用する際の RMM(Reuse Methodology Manual) ルール そして 航空機向け LSI 設計ガイドラインである DO-254 などのルールに沿っているかチェックすることができます この機能を皆さまにも是非ご活用いただきたく HDL Designer を特別価格でご提供します! 定価 :2,740,000 円 特別価格でご提供 PADS Suite 価格は決まり次第 PALTEK Web 等で告知します 1 年間の Term License フローティングライセンス 税別 PADS Suite は回路図入力から製造用データを準備することができ 各種シミュレーションとも連携が可能な PCB 設計環境を抜群のコストパフォーマンスでご提供します PADS Suite LS フローティングライセンス価格もあります 永久ライセンス価格です PADS Suite ES 価格 ( 税別 ) 1,079,000 円 2,124,500 円ライセンス形態ノードロックライセンス 2014 年 5 月時点での価格です 初年度保守費用込み 近日キャンペーン実施予定! PADS Suite LS 回路図入力 基板設計 3D 表示といった基板設計時の必要な基本機能重視のベーシック版 PCB 設計ツール PADS Suite ES 回路図入力 基板設計 3D 表示といった PADS Suite LS の基本機能に加え アナログ解析 リユース機能 プリ解析 ポスト解析 ハイスピード設計 熱解析など 高度な基板設計にも対応可能な多機能版 PCB ツール HyperLynx SI 機能限定版を標準サポート!! 基板設計ソリューション PADS ワークショップ初級編 高い維持費などで使用中の回路図設計ツール 基板設計ツールに不満をお持ちの方や 基板設計の内製化をお考えの方にお勧めの 基板設計ソリューション PADS がわかるワークショップです 基本操作から 設計変更の反映 製造データの出力までの操作について体験いただくことができますので フロー全体で 操作性の良さを体感いただけます また ひとり 1 台が当たり前になりつつある解析ツール (HyperLynx SI) との連携についても確認いただくことができます < アジェンダ > イントロダクション 回路設計 部品作成 ライブラリ管理 部品配置 配線 基板設計ツールとの連携 基板設計 部品作成 デザインルールチェック 各種配線機能 ( 自動配線 等長配線を含む ) ベタ 検証 製造データ出力 SI 解析ツールとの連携 < 場所 > メンター グラフィックス ジャパン株式会社トレーニングルーム ( 品川 )

21 Bellnix 非絶縁型 POL DC-DC コンバータ ~ 進化した FPGA に高速応答 POL コンバータが必要な理由 ~ FPGA を含む最新 LSI は プロセスの進化にともなう高機能化 高集積化により飛躍的な低コスト化が進んでいますが その反面 IC に供給する電源は低電圧大電流化が加速しています これは同時に電源の許容電圧範囲が狭くなることを意味しています 現在の最先端プロセスの LSI では 100mV の電源の揺れしか許されなくなっているのが現実です ( 右図参照 ) この許容電圧範囲を確実に維持し データ転送エラー / 誤動作を防止するために必要なのが高速応答 POL コンバータです POL とは Point of Load の略で 負荷のすぐそばに DC-DC コンバータを実装すること 汎用 BST ファミリ 低価格 小ディレーティング 世界標準サイズ RoHS 対応 BSK ファミリ 12V 入力 低価格 小型 低背 高効率 RoHS 対応 BSK 8A BSI-nano 6A ~ BSK 4A BSI-nano 3A BSI-nano ファミリ SIP タイプ TO-220 相当サイズ 低価格 小型 高効率 RoHS 対応 BST-L 25A BST-L 16A BST-L 10A BST-M 10A BST-M 6A BST-M 3A NEW NEW BDP 60A BDP 30A BDZ 10A BSV-9.5m 9.5A BSV-4m 4A デジタル電源 BDZ BDP シリーズ シリアル通信 (PMBus) シーケンス設定可能 出力電圧可変機能 coming 出力設定精度 No1 ±0.5% BSV-nano 4A BST-R 25A BSV-H 16A coming BSV-HE 9.5A BSV ファミリ 高性能 高速応答性能 最先端 IC 向け 超小型 低ノイズ 高効率 出力 1% 精度対応 RoHS 対応 高速応答 電源ソリューション 製品ラインナップ 絶縁 DCDC コンバータ 電流 ( 小 ) 非絶縁 DCDC コンバータ 超小型 高絶縁型 第 5 世代超小型 絶縁型 高速応答 POL BSV-series 出力精度 ±1% 業界最速の応答速度 絶縁耐圧 : 最大 10kVDC RECOM 1.5~10Watt BT-series BSV-nano 4A BSV-HE 9.5A BSV-H 16A 超低ノイズ 高信頼性 デジタル POL 低価格 POL リップルノイズ 10mVpp 以下 BY-series リップルノイズ 5mVpp BLA-series リップルノイズ 8mVpp BLC-series PMBus 採用デジタル制御 DCDC 10A 30A 60A BSK シリーズラインナップ 4A 8A DOSA コンパチ品ラインナップ 3A~25A ACDC AC アダプター スイッチング電源 特注電源 中高圧 DCDC 高圧電源 極小サイズ中高圧 DCDC flexpower ECM series AHM series 100V~2000V まで多彩なシリーズ世界初のデバイス化高圧電源 XP power 超小型 医療規格取得 RECOM

22 電源ソリューション Bellnix - ACDC - BDG シリーズご要望に合わせ 専用のジュールの選択で 出力電圧可変と出力モジュール間の接続を組み合わせ 出力バリエーションが可能な セミカスタム品のフルデジタル ACDC をご提供します 入力電圧 (V) 85~264 出力電圧 + 可変範囲 *2 (V) 出力電流 (A) 5.0±10% 0 ~ 25 最大出力電力 (W) 入力 (mv) 出力電圧安定度 max. 負荷 (mv) 温度 (mv) 出力リップル ノイズ (mvp-p)typ./ max / ±10% 0 ~ / ±10% 0 ~ / 200 効率 (%) 86 typ. 推定 形状 (mm) 特徴 異常ログ モニター機能寿命の予測 出力電圧シーケンス O.C.P. 変異が容易 通信部の簡略化 部品の安定供給 Type A ( 低背 ) Type B ( 2 段積み ) 出力電圧 電流モニター 消費電力のモニター 電源の異常ログ 電解コンデンサ寿命予測 + パネル 筐体 XP Power XP 社は イギリスの電源メーカーです 主に多出力の ACDC スイッチング電源を多くラインナップしており 特に北米 ヨーロッパ市場では 医療 計測 半導体製造装置 放送 産業機器市場向けの ACDC 電源で 高いシェアと実績を持っており 品質面でも 医療機器の品質マネージメント :ISO13485 医療機器のリスクマネージメント :ISO14971 も取得しております ECE シリーズ (5W 品 10W 品 ) 特徴 超小型 絶縁クラス Ⅱ EMI クラス B ラインナップ 入力電圧 :85~264VAC 出力電圧 : シングル出力 (3.3V 5V 9V 12V 15V 24V 48V) サイズ : 5W 品 ( mm) 10W 品 ( mm) 5W 品 10W 品 ECSシリーズ (25W 品 45W 品 60W 品 65W 品 100W 品 ) 特徴 超小型 ケース付きタイプとオープンフレームタイプ 医療規格 rd 取得 ラインナップ 入力電圧 :85~264VAC 出力電圧 : シングル出力 (5V 12V 15V 18V 24V 28V 48V) サイズ :25W/45W 12~48V 品 ( mm) 45W/65W 5v 品 ( mm)

23 Bellnix - FPGA 対応電源一覧表 - Virtex-7 / Kintex-7 / Arteix-7 /Zynq 7000 FPGA 対応電源一覧表 XPE にて 使用効率 100% 動作周波数 100MHz トグル率 50% で計算しています 条件により値が大きく異なりますので 実設計リソースに基づき XPE エクセルシート等を利用してのお見積もりをお勧めします FPGA Vccint Vooio Vccaux Vccaux:A1.0V Vccaux:A1.2V Vccaux:A1.8V Processor 1.0V Processor 1.8V XC7V585T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7V2000T BDP12-0.6S60R0 BST04M- 0.7S06PDM XC7VX330T BST04L- BST04M- 0.7S10PDM 0.7S06PDM XC7VX415T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7VX485T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7VX550T BST04L- BST04M- 0.7S25PDM 0.7S06PDM XC7VX690T BST04L- BST04M- 0.7S25PDM 0.7S06PDM XC7VX980T BST04L- BST04M- 0.7S25PDM 0.7S06PDM XC7VX1140T BDP12-0.6S30R0 BST04M- 0.7S06PDM XC7VH580T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7VH870T BST04L- BST04M- 0.7S25PDM 0.7S06PDM XC7K70T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7K160T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7K325T BST04M- BST04M- 0.7S10PDM 0.7S06PDM XC7K355T BST04M- BST04M- 0.7S10PDM 0.7S06PDM XC7K410T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7K420T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7K480T BST04L- BST04M- 0.7S16PDM 0.7S06PDM XC7A35T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7A50T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7A75T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7A100T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7A200T BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7Z BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7Z BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7Z BST04M- BST04M- 0.7S06PDM 0.7S06PDM XC7Z BST04M- BST04M- 0.7S10PDM 0.7S06PDM XC7Z BST04L- BST04M- 0.7S16PDM 0.7S06PDM Vccint:Core, 1 Vccio:I/O, 1 Vccint:Core, 2 Vccio:I/O, 2 Vccaux Vccaux:A1.0V Vccaux:A1.2V Vccaux:A1.8V BSV- 3.3S16R0H BDP12-0.6S60R0 BSV- 1.8S9R5HE BSV- 3.3S16R0H BSV- 3.3S16R0H BDP12-0.6S30R0 BDP12-0.6S30R0 BDP12-0.6S30R0 BDP12-0.6S30R0 BSV- 3.3S16R0H BDP12-0.6S30R0 BSV- 1.8S4R0NA BSV- 1.8S4R0NA BSV- 1.8S9R5HE BSV- 1.8S9R5HE BSV- 3.3S16R0H BSV- 3.3S16R0H BDP12-0.6S30R0 BSV- 1.8S4R0NA BSV- 1.8S4R0NA BSV- 1.8S9R5HE BSV- 1.8S9R5HE BSV- 1.8S9R5HE BSV- 1.8S4R0NA BSV- 1.8S4R0NA BSV- 1.8S4R0NA BSV- 3.3S16R0H BSV- 3.3S16R0H 本電源は電源出力ピンに逆電圧がかかった状態からの起動は出来ません Core1: 価格重視時の構成 Spartan 系ではこちらでの構成がオススメです Core2: 性能重視時の構成 負荷急変時の応答に優れた電源構成 Virtex 系ではこちらでの構成がオススメです 高速シリアル IO 向けアナログ電源は A1.0V/A1.2V/A1.8V で示しており SC から始まる品名は Semtech 製品になります Processor 1.0V Processor 1.8V BSV- 1.8S4R0NA BST04M- 0.7S06PDM BSV-1.8S9R5HE SC187 SC BSV-1.8S9R5HE SC187 SC BSV-1.8S4R0NA SC187 SC BSV-1.8S9R5HE SC187 SC n/a BSV-1.8S9R5HE SC n/a BSV-1.8S9R6HE SC n/a BSV-1.8S9R7HE SC BSV-1.8S9R5HE SC187 SC n/a BSV-1.8S9R5HE SC BSV-1.8S9R5HE SC187 SC BSV-1.8S9R5HE SC187 SC SC187 SC187 SC SC187 SC187 SC SC187 SC187 SC SC187 SC187 SC SC187 SC187 SC BSV-1.8S9R5HE SC187 SC BSV-1.8S9R5HE SC187 SC SC187 SC SC187 SC SC187 SC SC187 SC SC187 SC BST04M- BST04M S06PDM 0.7S06PDM BST04M- BST04M S06PDM 0.7S06PDM BST04M- BST04M- SC187 SC187 SC S06PDM 0.7S06PDM BST04M- BST04M- SC187 SC187 SC S06PDM 0.7S06PDM BST04M- BST04M- SC187 SC187 SC S06PDM 0.7S06PDM 電源ソリューション 7-Series GTX/GTH Power Supply BPE-37 : Xilinx 社 FPGA ボード用 BSV シリーズ評価用パワーモジュール BPE-37 は 10Gbps を超える Xilinx 社 FPGA 内蔵のトランシーバーを安定動作させる為の電源モジュールです シリアルラインへのジッタを抑えるための超低リプルノイズ 電圧設定精度 ±1% 等の基本機能の他 シリアル通信 (PMBus) 経由での電圧制御 BSV シリーズを利用する事により負荷急変時も安定した電圧出力を実現等 安定した高速トランシーバー動作を実現するための機能が満載されています 製品特徴 Xilinx 社 FPGA 内蔵の高速トランシーバを安定動作させる為に開発された BSV シリーズ搭載 電源パワーモジュール Xilinx 社製評価基板である Kintex-7 搭載 KC724 Virtex-7 搭載 VC7203 のトランシーバ向け電源の評価が可能 BSV の Trim 端子電圧を DAC で制御することで 動作中の出力電圧可変を実現 Xilinx 社では本ボードを利用して FPGA のトランシーバー部の評価が可能であることを確認済 シリアル通信 (PMBus) が可能 高設定精度出力電圧 :±1% 超低ノイズ 10mVp-p max. こんな方にオススメ Xilinx 社製評価基板 Virtex-7 搭載 VC7203 のトランシーバを安定動作して評価したい方

24 電源ソリューション Linear Technology 会社概要設立 :1981 年本社所在地 :US, カリフォルニア州用途 : インダクタ FET 内蔵品含む各種高性能 DCDC 特長業界のテクノロジーリーダーとして 高性能の各種電源 ADC/DAC オペアンプ等の各種アナログ製品を製造しています 高精度 / 超低消費電力だけでなく 1981 年当時の製品も生産中止にしない等 超長期供給を実現している為 産業機器用途等寿命が長いアプリケーションのお客様にも好評を頂いています メリット 1. 熱抵抗 7 度 /W により温度上昇極小 無風状態で 60 度まで出力 100% 可能! メリット 2. SerDes アナログ向け電源に利用可能な DCDC もご用意! LTM / μ モジュール電源 : 超小型 /1Chip 化以外の 4 つのメリット メリット3. 温度変化しても出力は極めて安定! メリット 万回以上の各種信頼性試験でも不良発生数が ゼロ! 温度 出力電圧 出力差分 テスト項目 温度条件 テストサイクル数 不良発生数 V 0V 温度サイクル -55 ~125 1,207, V V ( 対 25 ) 温度ショック -55 ~125 1,028, V V ( 対 25 ) 電源サイクル -55 ~125 1,600,000 0 Xilinx 社 7 シリーズ FPGA 対応表 : Core/IO/AUX 向けは 5V / 12V 共に入力対応可能です FPGA Core I/O Aux A1.8V A1.2V A1.0V Core I/O AUX analog1.8v analog1.2v analog1.0v XC7V585T LTM4628EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7V2000T LTM4620x2 LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7VX330T LTM4601AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7VX415T LTM4601AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7VX485T LTM4628EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7VX550T LTM4628EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7VX690T LTM4628EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7VX980T LTM4620AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7VX1140T LTM4620AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7VH580T LTM4628EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7VH870T LTM4620AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070*2 XC7K70T LTM4602EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3080ES LT3070EU XC7K160T LTM4602EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3080E LT3070EU XC7K325T LTM4619EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7K355T LTM4619EV LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7K410T LTM4601AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7K420T LTM4601AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7K480T LTM4601AE LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3070EU LT3070EU XC7A35T n/a LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3080ES XC7A50T n/a LT3507A(2.7A*1ch+1.8A*2ch+0.3A LDO) LT3080ES XC7A75T n/a LT3507A(2.7A*1ch+1.8A*2ch) n/a LT3080ES LT3080ES XC7A100T n/a LT3507A(2.7A*1ch+1.8A*2ch) n/a LT3080ES LT3080ES XC7A200T n/a LTM4602EV LT3601EM LT3601EM n/a LT3080ES LT3070EU DDR2/3- VTT/VDDQ/VREF (3) (±3) LTC3618EU 消費電流値は使用効率 100% 動作周波数 100MHz トグル率 50% として計算しています正確には実設計リソースに基づき Xilinx 社 XPE エクセル等を利用しての電流お見積もりをお勧めします LDO は入出力電圧差 / 並列動作等の考慮が必要な場合があります データシート又は弊社担当までご確認下さいそれぞれサンプル 4 個までご依頼賜ります 詳しくは弊社担当までご相談下さい

25 Linear Technology 電子回路シミュレーター LTspice IV LTspice IV は高性能な Spice III シミュレータと回路図入力 波形ビューワに改善を加え スイッチング レギュレータのシミュレーションを容易にするためのモデルを搭載しています Spice の改善により スイッチング レギュレータのシミュレーションは 通常の Spice シミュレータ使用時に比べて著しく高速化され ほとんどのスイッチング レギュレータにおいて波形表示をほんの数分で行なうことができます Spice とリニアテクノロジーのスイッチング レギュレータの 80% に対応する Macro Model 200 を超えるオペアンプ用モデルならびに抵抗 トランジスタ MOSFET モデルはリニアテクノロジーの Web よりダウンロードできます 電源ソリューション LTspice Users Club LTspice Users Club は 国内における LTspice の普及拡大を目指し 会員の皆様に向けて LTspice の最新情報をはじめ ビデオ 技術資料の日本語化拡充 定期的なセミナー イベントの開催など さまざまな活動を推進してまいります LTspice Users Club は入会 年会費無料で どなたでもご入会いただけます! Users Club 会員特典 1 LTspice Users Club 公式サイト会員専用ページのアクセス サポート製品の更新情報やイベント開催情報など LTspice の最新ニュースや LTspice 入門書著書ら プロによる効果的な活用術をご提供します 2 オンラインによる無償購読会報 LT spice Magazine 開発者の連載コラムや アメリカからの LTspice 情報 ( 日本語対応 ) など 注目トピックスを会員限定でご提供します 3 Users Club 認定プログラムによるセミナーへの参加 LTspice 導入の基礎から中級 上級編に至る 会員の皆さまのスキルレベルに応じたセミナーを大阪 東京にて定期的に開催します 4 開発者マイケル エンゲルハートを招聘するカンファレスへの無料招待 エンゲルハートと直接対話するセッションや LTspice 活用事例をご紹介するワークショップ 会員の皆さま同士のネットワーキングの機会をご用意します ご入会はこちら PALTEK オリジナル最先端 ASIC/FPGA を安定動作させる電源設計のポイントセミナー開催中! 大電流 / 低電圧を必要とする ASIC/FPGA 向け電源設計で お困りになったことはありませんか? 電源の設計は 基礎が理解できればトラブルを格段に減らすことが可能です 主にスイッチングレギュレータの基礎的な知識から 設計の注意点を実例を挙げて解説します 参加対象スイッチングレギュレータ / 電源の設計の初心者 ~ 中級者 FPGA や CPU の電源設計でお困りの方 受講料 10,500 円 ( 税込 ) 会場 PALTEK 新横浜本社 お申込み PALTEK Web より AGENDA 1. スイッチングレギュレータの基礎基本動作と回路の種類 2. 部品選定と回路設計の注意事項計算事例 / 見逃しがちな注意すべき事項 3. スイッチングレギュレータの基本的なパターンレイアウト 4. 不具合事例 / 解決法のご紹介 5. 具体的な製品セレクション例 6. FPGA 向けソリューション / ご提供サービス

26 電源ソリューション Linear Technology 電源だけではない!! リニアテクノロジー社のお薦めするシグナルチェーン製品群 高精度 ADC: LTC bit で INL0.5ppm 超低ノイズ / 低消費電力 ADC スループット レート :1Msps パイプライン遅延 / サイクル待ちない 20 ビット保証低消費電力 :1Msps で 21mW 1ksps で 21μW SNR: 標準 104dB(fIN = 2kHz) THD: 標準 -125dB(fIN = 2kHz) 完全差動入力電圧範囲 :±2.5V~5.1V 16 ピン MSOP および 4mm 3mm DFN パッケージ LTC2378 は 20-/18-/16-Bit がピンコンパチ ADC FPGA / DSP Amp DAC Amp 温度拡張品ありゼロドリフト オペアンプ : LTC C ~85 C で 150μA/ アンプの消費電流を保証オフセット電圧 :3μV( 最大 -40 C ~85 C) オフセット電圧ドリフト :30nV/ ( 最大 -40 C ~85 C) 同相入力範囲 :V- ~ V+-0.5V レール トゥ レール出力振幅電圧利得 :140dB( 標準 ) PSRR と CMRR:130dB( 標準 ) 入力バイアス電流 :1pA( 標準 25 ) ノイズ :1.6μVP-P(0.01Hz~10Hz 標準 ) SOT-23 MS8 および mm DFN パッケージ -48V のローサイド高精度電流検出 高電圧 / 高精度オペアンプ : LTC6090 入力電流が pa レベルの 140V レール to レール出力オペアンプ電源電圧範囲 :±4.75V~±70V (140V) 0.1Hz~10Hz のノイズ :3.5μVP-P 入力バイアス電流 :50pA 低いオフセット電圧 : 最大 1.6mV 出力シンク電流およびソース電流 :10mA 利得帯域幅積 :10MHz スルーレート :19V/μs ノイズ密度 :11nV/ Hz 熱特性が改善の SOIC-8E または TSSOP-16E パッケージで供給 高電圧 D/A コンバータのバッファ アプリケーション リニアテクノロジーの提案する 超高信頼性 / 次世代無線 Dust Networks 製品 時間同期によって低消費電力 : 各ノードは環境発電で動作可能 バッテリでも5-10 年動作可能規模 : 1つのマネージャにつき250ノードまで接続可能 フルメッシュ ( 冗長経路 ) とチャンネル ホッピング ( 無線障害を回避 ) により99.999% ベスト エフォート のパケット デリバリ柔軟性の高いノード配置 ネットワーク全体を超低消費電力化 有線ネットワーク並みの接続信頼性 高セキュリティ

27 Zynq 対応 OS Zynq-7000 対応 OS 一覧 製品名 メーカー 備考 PetaLinux Xilinx Linux Wind River Linux5 Wind River Linux MontaVista Linux CGE6 MontaVista Linux LinuxLink Timesys Linux Android iveia Windows Embedded Compact 7 Adeneo Embedded VXWorks Wind River ThreadX/NetX Express Logic μ ITRON FreeRTOS Xilinx et-kernel esol T-Engine Zynq リアルタイム OS 実績 No.1:eT-Kernel イーソルの et-kernel は T-Engine 標準のリアルタイム OS である T-Kernel を イーソル独自の技術をもとに拡張した 組込みシステム向けのリアルタイム OS です オープンソースの T-Kernel とは互換性を保持しています また システム規模と用途に合わせて選択できる 4 つのプロファイルを用意しています 組込み FPGA ソリューション 特徴 システム全体の高速起動を可能にする 高速ブート 複数のファイルシステムの透過アクセスを可能にする論理ファイルシステム システム稼動中の問題解析を支援する 例外マネージャ 拡張コマンドの追加もできる ターゲットシェル 最終システムのメンテナンスや検査用にも有用 POSIX 仕様にも準拠 Linux を含む UNIX 資産 ( ソフト / エンジニアリソース ) の流用で開発効率向上を支援 SMP と AMP の混在を可能にする 独自のスケジューリング方式によるマルチコア対応 マルチコアシステムの品質 信頼性確保を支援する システム保護機能 標準テストスイートに加え独自の検証を実施 <esol> Wind River Linux Wind River Linux 5 は コア基盤に Yocto Project を採用したことで 迅速なオープンソースメンテナンス 先進のツール群が強化されています そして 多様なアーキテクチャに対応した 高品質なボードサポートパッケージ (BSP) を利用し 組込みデバイス開発を速やかにスタートすることができます また 非常に小さなフットプリント 起動時間の最適化 先進のパワーマネジメントにより 電池の持ちが長く 瞬時に起動する軽量なデバイスを実現できる組み込み Linux です 特徴 Yocto Project : Yocto Project と互換性があり アーキテクチャ間の移植性を高め ソフトウエアの相互運用性を向上することが可能 COTS ランタイム : 事前にコンフィグレーション済で 簡単に入手可能なフットプリント 遅延 パワーマネージメント用のプロファイルでデバイス開発を速やかにスタート可能 商品品質 : 数 10 万のテストケースを搭載した 広範囲にわたる品質保証プロセスによる より高品質なランタイムが可能 ライフサイクルとメンテナンス : 専任エンジニアリングチームが革新的なパッチ管理技術により バグやセキュリティの修正プログラムを提供 リスクの軽減 : 輸出規制の順守など 信頼できる情報を提供する IP 保証プロセスにより オープンソースのライセンスに関わる透明性を確保 PALTEK では 従来から商用 Linux + FPGA ソリューションにおいて強いパートナーシップを結んでいた日新システムズ社のもと Wind River Linux VxWorks をご提案いたします < 日新システムズ >

28 組込み FPGA ソリューション Zynq 開発環境 Zynq-7000 開発環境一覧 製品名 メーカー DS-5 ARM CodeBench Mentor WorkBench Wind River Trace32 Lauterbach micro View Plus 横河デジタルコンピュータ PARTNER-Jet 京都マイクロコンピュータ PALMiCE2H Computex PALMiCE3 Computex ARM 純正ツール DS-5 ARM DS-5 は ARM アーキテクチャの利点を完全に活用すること目指すソフトウェア開発者が選ぶツールです DS-5 は エンジニアが ARM プロセッサ向けに最適で堅牢なソフトウェアを配布できるようにサポートする統合型の開発環境です クラス最高の ARM コンパイラ 強力な OS 対応デバッガ システム全体のパフォーマンスアナライザ リアルタイムのシミュレータなどの機能から構成されます 特徴 サードパーティ製プラグインとの互換性がある カスタマイズされた Eclipse IDE ARM コアと共同開発された最適化コンパイルツールの ARM コンパイラ 強力な C/C++ エディタとプロジェクトマネージャ リモートシステムエクスプローラ SSH Telnet ターミナルなどの 生産性を高める統合されたユーティリティ ベアメタル RTOS および Linux ベースのシステムのデバッグサポート 非侵入型でサイクル精度の高い ETM および PTM 命令トレース デバッグサイクルを迅速にするための自動化されたデバッグセッション ITM および STM 命令トレース 事前設定済みのカスタムプラットフォームのサポート 京都マイクロコンピュータ PARTNER-Jet 大規模化 複雑化する組み込みソフトウェアのデバッガとして PARTNER-Jet は様々な機能要求に対応しています 性能解析にも十分な大容量トレースメモリを搭載した最上位機種が登場 高速性能をベースに Linux Windows CE T-Kernel など組み込み OS へのいち早い対応 マルチコア SMP など最先端 CPU の対応など より多くの最先端デジタル機器 家電製品の開発環境に適応し 常に進化を続けています 特徴 超高速ダウンロード (3Mbyte/s に対応 ) 全機種 USB LAN 対応 大容量トレースメモリ ( 最大 8Gbit) 高速トレースクロックに対応 (400MHz) エミュレーションメモリ ROM エミュレーション対応 ( オプション機能 ) 非侵入型でサイクル精度の高い ETM および PTM 命令トレース バーチャル Ethernet 技術によって JTAG ホ ートに接続するだけで通常の JTAG-ICE のデバッグと同時に Ethernet シリアルホ ートの機能が利用可能 VLINK によってターゲットで動いているプログラムと PC 上のハードウエアを仮想的に接続することが可能 ( 転送速度 : 1Mbyte/s) リアルタイムとレース ハードウエアブレークなど ICE と同様の機能を搭載 デバッガソフトは業界で定評のある PARTNER を標準添付 < 京都マイクロコンピュータ >

29 Xylon logicbricks Xylon 社の logicbricks はザイロンが提供する Xilinx 社の FPGA に特化した IP コア ライブラリです 組み込みシステム用のグラフィックの IP コアを取り揃えた logicbricks はヨーロッパの大手自動車メーカーが採用し その品質は市場で高く評価されています また ZC702 向けのリファレンスデザインを提供しており logicbricks の IP を評価版として使用することが可能です logicbricks IP コア一覧 IPコア logicvc-ml logiview logi3d logiwin logibitblt logibmt logibayer logimem logii2c logisdhc logii2s logiair logican logiuart logiair logirc logistep ZC702 向けのリファレンスデザインについては P.13 をご参照ください 機能マルチレイヤー対応コンパクトビデオコントローラ魚眼レンズ補正および3 次元パースペクティブ補正イメージ プロセッサ 3 次元グラフィックアクセラレータビデオ入力ビットブリット転送 2D グラフィックアクセラレータビットマップ 2.5D グラフィックアクセラレータカラーカメラセンサーベイヤーパターン デコーダ SDR/DDR/DDR2 SDRAM メモリ コントローラ I2Cバスマスタコントローラ SD カード ホスト コントローラオーディオ I2S トランスミッター / レシーバオーディオ赤外線デジタル FM モジュレータ CAN 2.0B 互換のネットワーク コントローラシングルチャンネルのプログラマブル UART オーディオ赤外線デジタル FM モジュレータリモートコントローラレシーバステッピングモーター制御用 IP コア <Xylon Japan> 組込み FPGA ソリューション Zynq 評価ボード ZedBoard ZedBoard は ザイリンクス Zynq All Programmable SoC のための低コストの開発ボードです このボードは Linux, Android, Windows あるいは他の OS/RTOS ベースのデザインを作成するのに必要なものすべてを含んでいます さらに いくつかの拡張コネクターは 簡易なユーザ アクセスのためのプログラマブルな I/O ロジック プロセッシングシステムを出力できます 7 シリーズのプログラマブルロジックの柔軟な特性と ARM ベースプロセッシングシステムとが密接されている Zynq-7000 AP SoC を活用することで ZedBoard でユニークでパワフルな設計が可能です <FPGA> XC7Z020-CLG484-1 < メモリ > 512MB DDR3 256Mb Quad-SPI Flash ROM 4GB SD カード < 通信 > 10/100/1000 イーサーネット USB OTG 2.0 USB-UART < 拡張コネクタ > FMC-LPC 5 Pmod compatible ヘッダー Agile Mixed Signaling ヘッダー < ディスプレイ > 1080p60 with, YCbCr, 4:2:2 mode color 対応の HDMI 出力 VGA 出力 123 x 32 OLED ディスプレイ <ZedBoardコミュニティーサイト> Zynq 設計に取り組むエンジニアのためのサイトです

30 イメージングソリューション イメージングソリューション PALTEK のグループ会社である エクスプローラーは画像処理技術に強みがあります そこで エクスプローラーのイメージングソリューションをご紹介いたします H.265 / HEVC コーデック装置の開発 NEDO の助成金により UltraHD/4K に対応した最新映像符号化方式である H.265/HEVC コーデック装置を PALTEK のグループ会社であるエクスプローラーが開発し 2014 年夏に製品化いたします H.265 コーデックエンジンはエクスプローラー社独自アルゴリズムで実装されております HDTV 完全対応 H.264 エンコーダ / デコーダ装置 H.264 準拠の High Profile 対応の H.264 エンコーダ / デコーダ装置をエクスプローラー社製品としてリリースしています フル HD(1920x1080) に対応しており 従来の MPEG-2 などと比べ圧縮率が高く デジタル放送用ハイビジョン画像処理 デジタルビデオカメラや HD ネットワーク動画配信システム用として さまざまなアプリケーションに利用が可能です デザインサービス (PALTEK Explorer) ノウハウを活かし 基本システムのご提案から 基板設計 製造 ( 試作 OEM 供給 ) ソフトウェア設計等 開発全てのフェーズであらゆるご相談をお受けしております お客様のご要望される性能面 コスト面の双方において最適なシステムをご提案いたします 開発実績一覧 カテゴリキーテクノロジアプリケーションカテゴリキーテクノロジアプリケーション 映像圧縮 伸長 画像蓄積 画像処理 画像改善フィルタ JPEG (4K) JPEG2000 Run Length 8K SHVC 3G-SDI DVI デジタルムービーカメラ医療機器車載 スーパーハイビジョンリアルタイム映像伝送装置 JPEG Encoder/Decoder 医療機器 HDD 映像記録装置 車載 エンボス アフィン変換 Video DSP CT 医療機器 車載 3 次元画像再構成 歪補正 インプラント検査 診断装置 カラーマッピング OSD オーディオ機器 ( メニュー表示 ) 粒子化ノイズ低減コントラスト補正 視差演算 LPF, BPF 欠陥画素補正 X 線診断装置 - FPD 駆動 & 画像取得基板 ODM - 画像処理ユニット ODM 音質改善 IP 映像伝送装置 高速信号処理 性能向上 エコーキャンセラーノイズキャンセラーハウリングキャンセラーリアルタイム音声信号処理 JPEG2000 H.264 自動レート制御暗号化処理無線 LAN 転送 DDNS PCIe(x4) Fibre Channel (~8.5G) アセンブラ高速化マルチコア DSP テレビ会議システムオーディオ機器 放送中継 お天気カメラ遠隔医療 テレビ会議など FC-PCIe リアルタイム制御システム通信制御 FC-PCIe 画像 tデータ転送携帯電話インフラ

31 イメージングソリューション 画像処理コーデック IP FPGA ではほとんどの画像処理コーデックを実現可能です 下記は代表的な規格の IP です その他の規格についてはお気軽にお問合せください Jointwave 高速 高画質 低遅延 小面積 低消費電力 ISO / IEC HEVC / H.265 規格に準拠 Virtex-7 Kintex-7 での 1 Chip で実装可能 4K@60fps のリアルタイム動作が可能 カラースペース :4:2:0 (4:2:2/4:4:4 対応予定 ) サンプリング精度 :8 ビット (10 / 12 ビット対応予定 ) Barco Silex Virtex-7 で H.265 encoder を実現! 自社製品にも使用している IP のため高品質! コントリビューション機能を搭載し コアのカスタマイズがなくてもフレキシブルに対応可能 IP Vender H.265/HEVC Encoder/Decoder Jointwave Barco Silex H.264/AVC Encoder/Decoder Jointwave CoreEl JPEG2000 Encoder/Decoder Barco Silex JPEG Encoder/Decoder CAST MPEG2 Decoder Barco Silex CoreEl エンコード遅延 :0.5ms 予測時の CU サイズ : 最大 32 x 32 タイルおよびスライズ単位符号化対応 最大ビットレート : 300 Mbps シングルコア構造での 4K リアルタイム マルチ HD チャネル対応 ( オプション ) CoreEl HEVC 4K Long GOP をリリース予定 H.264 は 20 社以上の放送メーカに導入 開発 デモフラットフォームはすべて Xilinx FPGA イメージングソリューション Zynq Wi-Fi 映像伝送ソリューション Xilinx Premium Partner である OKI アイディエスより Zynq を使用した Wi-Fi で H.264 のストリームデータを伝送するソリューションがリリースされました Zynq には Peta Linux で Wi-Fi ミドルウエアを実装し 5G 帯 / 2.4G 帯無線を利用した映像伝送環境を構築しました 有線 LAN SD カードに格納した H.264 ストリームデータを PS 部 (ARM) の PetaLinux 上の各種ドライバと Wi-Fi(802.11ac) にて多地点配信を実施 Micro SD カード Zynq 映像伝送プラットフォーム (ZC702 ボード ) 無線 LAN アダプタ 有線 LAN 無線アクセスポイント H.264 ストリームデータ タブレット スマートフォン Micro SD カード ソフトウエア構成 IEEE802.11ac 50Mbps 実現 PC

32 高速シリアルソリューション PCI Express ソリューション PALTEK では PCI Express Base specification 3.0 / 2.0 / 2.1 に準拠した高性能なアプリケーションを 低消費電力 少ロジック エレメント 短時間で構築するためのソリューションを提供しています Xilinx デバイスには PCI Express Base specification に準拠した PCI Express ハードマクロが用意されています ハードマクロが不足 またはシステムの仕様に合わない場合でも 各社 IP ベンダから提供されるソフトコアで対応可能です Gen3 ソリューション デバイス内蔵ハードマクロ ソフトコア ハードマクロ使用コア DMAコア Virtex-7 XT Integrated Block for Xilinx PCI Express *1 Virtex-7 HT Integrated Block for PCI Express PLDA - QuickPCIe Expert XpressRICH3 (DMA 含む ) - (DMA 含む ) QuickPCIe Lite (DMA 含む ) - NWL Gen2 ソリューション Expresso 3.0 (DMA 別 ) PCI Express コアのデバイス対応一覧 - DMA Back-End AXI DMA Back-End Expresso DMA Expresso DMABridge OIDS idmac *1 XC7VX485Tは除く Xilinx PLDA デバイス内蔵ハードマクロ ソフトコア ハードマクロ使用コア DMAコア Virtex-7 T Integrated Block for PCI Express Virtex-7 XT Integrated Block for PCI Express *1 Kintex-7 Integrated Block for PCI Express Artix-7 XT Integrated Block for PCI Express Zynq Integrated Block for PCI Express Virtex-6 Integrated Block for PCI Express QuickPCIe Expert (DMA 含む ) - - XpressRICH3 QuickPCIe Lite (DMA 含む ) (DMA 含む ) - EZDMA2 (DMA 含む ) - NWL - Expresso 3.0 (DMA 別 ) - DMA Back-End AXI DMA Back-End Expresso DMA Expresso DMABridge OIDS idmac *1 XC7VX485Tのみ - YES ハードマクロ使用 コア選定フロー < 確認ポイント > 使用帯域 機能 搭載予定ブロック数 使用 ( 予定 )FPGA の内蔵ハードマクロで対応可能? DMA コアが必要? YES DMA コアを選定 選定終了 NO デバイス変更 or ソフトコアを選定 NO ソフトコア選定の場合 デバイススピードグレードは -2 以上でご使用ください

33 PCI Express ソリューション DMA コアソリューション一覧 Xilinx デバイス内の PCI Express ハードマクロは DMA 機能がサポートされていません DMA 機能が必要な場合は OKI アイディエス (OIDS) PLD Application (PLDA) Northwest Logic (NWL) が提供する DMA IP コアがお勧めです Vendor 製品名 Artix-7 Kintex-7 Gen3 Board Solution PLDA Solution XpressV7LP ボード Virtex-7 GTX Virtex-7 GTH Zynq Virtex-6 XpressRICH PLDA XpressRICH3-AXI QuickPCIe Expert QuickPCIe Lite Gen3 Expresso DMA Back-End NWL AXI DMA Back-End Expresso DMA Expresso DMABridge OIDS idmac XpressRICH XpressRICH3-AXI PLDA QuickPCIe Expert *1 *3 - QuickPCIe Lite *1 *3 - EZDMA2 *1 - - Gen2 Expresso 3.0 *1 DMA Back-End *1*4 *2 NWL AXI DMA Back-End *1*4 *2 Expresso DMA *1*4 *2 Expresso DMABridge *1*4 *2 OIDS idmac *1 *2 Expresso 3.0 以外はDMAコアまたはDMAモジュールを含みます *1:Up to x4 *2:7045(up to x8) 7030(up to x4) のみ対応 *3:7045(up to x4) *4:speed grade -2/-3のみ 高速シリアルソリューション < 特徴 > PLD Application 社製 QuickPCIe コア (DMA 含む ) が付属 Gen3,Gen2 が評価可能 < ボードラインナップ > XpressV7-LP330HE-Gen3 :XC7VX330T-2FBG1157C 搭載 XpressV7-LP690HE-Gen3 :XC7VX690T-2FBG1157C 搭載 Virtex-7 FPGA VC709 コネクティビティキット :XC7VX690T-2FFG1761C 搭載 このキットには NorthwestLogic 社 DMA コア評価版が付属しています Gen2 Board Solution Xilinx Solution Kintex-7 FPGA コネクティビティボード :XC7K325T-FF2-900 搭載 < 特徴 > Northwest Logic 社製 DMA IP コア (Gen2x8) 評価版が付属 リファレンスデザイン内に PCI Express Northwest Logic 社製 DMA IP コア 10GBase-R AXI および外部 DDR3 メモリと接続する仮想 FIFO メモリコントローラーが含まれます このデザインを制御およびモニタリングするため Fedora Live OS 上に構築されたコネクティビティ設定用の GUI があります この OS にはすべてのソフトウェアドライバーがインストールされています そのほかに このデザインで必要な SFP+ FMC ドーターカード ケーブル トランシーバーモジュールも含まれています Kintex-7 FPGA KC705 評価キット :XC7K325T-FF2-900 搭載 このキットには NorthwestLogic 社 DMA コア評価版が付属しています

34 高速シリアルソリューション PCI Express ソリューション OKI アイディエス製 idmac OKI アイディエスの idmac <Intelligent DMA Controller> は ザイリンクス社の LogiCORE Integrated Block for PCI Express に最適化された DMA コントローラです アプリケーションにおいて PCI Express を用いた高速データ転送システムの開発用としてご使用いただけます UltraScale Kintex PCI Express Gen3 対応中 idmac パフォーマンス デバイス PCIe スペック DMA ライト DMA リード Virtex-7 Gen3 8レーン 6,485 MByte/s 6,376 MByte/s Gen2 4レーン 1,681 MByte/s 1,662 MByte/s Kintex-7 Gen2 1レーン 426 MByte/s 416 MByte/s Virtex-6 Gen2 8レーン 3,321 MByte/s 3,236 MByte/s Spartan-6 Gen1 1レーン 213 MByte/s 218 MByte/s Virtex-5 Gen1 8レーン 1,336 MByte/s 1,660 MByte/s Gen1 4レーン 736 MByte/s 832 MByte/s PCI Express 用ザイリンクス LogiCORE EndpointCORE と OKI 情報システムズ製 idmac ソリューションを組合わせることで PCI Express の転送能力を最大限に向上可能 PCI Express デザイン構築の為の主要機能をプラットフォーム化してあるため開発期間を大幅に短縮可能 ユーザ回路部のみの変更 ( 開発 ) で PCI Express を使用した各種のアプリケーションに適用可能 歴代デバイスからのソリューション継承による安定品質の確保 <OKI アイディエス > 10 Gigabit Ethertnet TCP/IP ソリューション TCP/IP フルスタックと TCP オフロードエンジンで高機能 TCP/IP 通信を実現 FPGA にハードウエアとして搭載するだけで 高機能 TCP / IP 通信が可能です 10G の他に 1G のソリューションもあります 10Gigabit Ethernet 対応 TCP Offloading Engine(10G TOE) により高速伝送データの Ethernet プロトコルをハードロジックで制御する為 10 ギガビットイーサネット帯域をフル活用し 安定した高速伝送が可能 高速データ伝送に TCP プロトコルを採用し 高速かつ信頼性の高いデータ伝送が可能 FPGA 内蔵 CPU に TCP/IP フルプロトコル スタックを搭載し 複雑な TCP/IP プロトコル制御も可能 10G TOE による高速 TCP 送信と TCP/IP フルプロトコル スタックによる多種の LAN 通信を FPGA 1Chip で実現可能

35 GigE Vision / CoaXPress GigE Vision / CoaXPress はマシンビジョンで使用される規格で 日本ではアナログカメラが多いですが欧米では主流になってきています GigE Vision 低コストの標準的なケーブルを使用し リピータ未使用で 100m もの長距離の高速画像転送が可能になります さらに 各メーカーのカメラとソフトウェアを GenICam という API を通じて複数同時に使用することもでき かつ専用のフレームグラバーが不要になるため システムコストの削減につながります CoaXPress 同軸ケーブルを使用し 1 本あたり 6.25Gbps 最大 4 本のケーブルを用いることで 25Gbps の性能を発揮します ケーブルは数十 ~ 数百 m まで伸ばせるので カメラ設置場所から映像取り込み用 PC を離すことができ 機器設置自由度が向上します GenICam もサポートされているため GigE Vision 同様にシステムコストの削減につながります 高速シリアルソリューション < デマンドクリエイション > dcreation.jp/ USB3.0 評価可能 EZ-USB FX3 評価ボード 特殊電子回路では Cypress 製 USB3.0 コントローラ IC EZ-USB FX3 を評価するための評価ボードを開発しました Cypress の EZ-USB FX3 は USB3.0 SuperSpeed の IC ですが 用意されているパッケージが BGA タイプのものしかありません そこで 手軽に使えるようにするために 万能基板を内包したこのボードを開発しました このボードと特電 Spartan-6 評価ボードを組合せて使うことで USB3.0 SuperSpeed (5Gbps) の実験を手軽に行っていただくことができるようになります 写真は EZ-USB FX3 の評価ボードに Spartan-6 評価ボード ( 別売り ) が付属しています 特電製 Spartan-6 評価ボードについては P.39 をご参照ください RS232C コネクタと ドライバ IC を搭載 ARM9 用 JTAG コネクタを搭載 I2C ROM (1MB) を搭載 SPI ROM (32MB) を搭載 バッテリ接続用端子を用意 各種 I/O の説明は基板の裏面にシルクで記載 DIP スイッチで動作モードをわかりやすく設定 開発者 CD-ROM を同梱 サンプルソフトウェアを提供 (GPIO UART I2C SlaveFIFO など ) FPGA との転送速度について USB3.0 SuperSpeed モードは 5Gbps の速度で通信し ユーザデータを 400MB/s の速度で転送する実力を持ちます 特電 Spartan-6 評価ボードと FX3 チップとの間は 100MHz で 32bit のバスで接続可能なので 最高 400MB/s の速度を出す能力を持っています

36 高速シリアルソリューション SATA ソリューション デザインゲートウエイ社製シリアル ATA IP コア SATA-III に対応シリアル ATA(SATA)IP コアは Serial ATA Revision 3.0 に準拠しており Xilinx 7 シリーズ,Virtex-5, Virtex-6 および Spartan-6 デバイスで動作するデザインとなっています 本 IP コアはリンク層のみの提供ですが リファレンスデザインとしてトランスポート層および Xilinx 社提供 6.0Gbps SATA-III インタフェース用 150MHz GTX 物理層デザインが用意されており PHY チップなしで SATA-III ハードディスクとの接続が可能です Serial ATA 規格 revision 3.0 に準拠 (7 シリーズ ) ホスト側のみならずデバイス側の動作もサポート (SATA 周辺機器開発への応用が可能 ) シンプルな Host プロセッサ向けトランザクション I/F および DMA I/F Host I/F は 32bit 幅 送受信データパスで BRAM による 4KB の FIFO を実装 SATA-III/II をサポート (SATA-I も PHY 部への設定を変更することにより対応可能 ) コアロジック自体はタイミングにフィットしやすい低速動作 -SATA-III の場合 IP コアおよび PHY 部は 150MHz 動作 EMI 低減のための CONT プリミティブをサポート 7 シリーズ GTX で実装可能な 40bit 幅の PHY インターフェイス KC705/ML505/ML506/SP605/ML605 ボードによる購入前のコア実機評価が可能 KC705 でのホスト評価 SATA-2 SSD は Intel SSDSA2SH032G1GN を使用 SATA-3 SSD は Samsung SSD840PRO を使用 Write Read とも 8GB LFSR での転送 MIPI ソリューション < 株式会社デザイン ゲートウェイ > CSI-2Receiver FPGA IP CSI-2はカメラセンサーをホストプロセッサ 画像プロセッサ FPGA 等のようなデジタル画像モジュールに接続する モバイルアプリケーション向け高性能シリアル接続バスです データレーンあたり 80M~1Gbpsをサポートしており 1~4 本のデータレーンとクロックレーンで構成されますので 最大 4Gbpsの伝送レートを提供可能となります MIPI CSI-2 では データレーンあたり 1Gbps の高速信号を扱いますので 基板設計 FPGA 設計にノウハウが必要となります 画像技研は 1Gbps4 レーンの動作実績があります < 株式会社画像技研 >

37 ダウンロードケーブル Platform Cable USB II (USB ポート用 ) 型番 :HW-USB-II-G HuMANDATA 鉛フリー (RoHS 準拠 ) 全てのザイリンクスデバイスをプログラムおよびコンフィグレーション JTAG ポートから選択した SPI またはパラレル Flash ROM を間接的にプログラム Windowd Linux システムと互換 適切な I/O を電圧を自動的に検知して調整 USB 給電 ( 電源供給不要 ) Flyleads 互換 ターゲットの電源ステータス LED FPGA 評価ボード XCM-022 シリーズ Kintex-7 搭載 FPGA ボード XCM-022 シリーズは XILINX 社の高性能 FPGA である Kintex-7(FBG484) を搭載した ブレッドボード (FPGA 基板 /FPGA ボード ) です Kintex-7 の評価や試作にご活用いただけます 型番 : XCM T 定価 : 84,500 ( 税別 ) XC7K70T-1FBG484C or XC7K160T-1FBG484C を搭載 100 本の I/O を外部引き出し RoketIO 評価可能 I/O 用電源 (VCCO) を分離 (VIOA VIOB) オンボードクロック搭載 50 MHz (LVTTL) 外部クロック入力可能 コンフィギュレーション ROM 搭載 Micron:N25A64 (64Mbit) DDR3 SDRAM Micron:MT41J64M16 (1Gbit) MRAM Everspin:MR2A16AMA35 (4Mbit) JTAG ポート 汎用 LED x 2 Push Button x 1 DIP Switch x 1 8 層基板を採用 クレジットカードサイズ 54 x 84 mm トランシーバを省いた XCM-022W トランシーバーとメモリを省いた XCM-022Z もございます < 有限会社ヒューマンデータ > XCM-306 シリーズ Spartan-6 LX 搭載 FPGA ボード Spartan-6 LX をセミカードサイズ (54mm x 53mm) に搭載し 56 本の I/O を使用可能 オンボードクロック コンフィギュレーション ROM 汎用 DIP スイッチ 汎用 LED ステータス LED などを備えています 内部に必要な 1.2V 生成回路内蔵し ボードとしては 3.3V の単一電源で動作します ヒューマンデータの ACM/XCM シリーズボードは基板サイズやコネクタ仕様などが統一されており 異なるメーカーの FPGA や CPLD を選択して使用することもできます 型番 : XCM-306-LX4 定価 : 14,500 ( 税別 ) 型番 : XCM-306-LX9 定価 : 15,500 ( 税別 ) XC6SLX4-2TQG144C または XC6SLX9-2TQG144C コンフィギュレーション ROM M25P16 (Micron, 16Mbit) オンボードクロック (50MHz 外部入力可能 ) FPGA へのコンフィギュレーションと ROM への ISP が可能な 7 ピン JTAG コネクタ Buffer 回路で 安定したダウンロードを実現 コンフィギュレーション用リセット回路搭載 汎用 DIP スイッチ x1bit 汎用 LED x1 ステータス LED 3.3V 単一電源動作 (1.2V をボード内で生成 ) ユーザ I/O 56 本 (CNA:28+CNB:28) 6 層基板採用 セミカードサイズ 54mm x 53mm

38 FPGA 評価ボード S2C Virtex-7 TAI Logic Module Virtex T ASIC プロトタイピングシステム S2C 社が開発製造する ASIC プロトタイプシステムは 単に FPGA を搭載したボードでは無く 長年 ASIC 検証ツールを開発してきた会社ならではのノウハウを活かした 統合ツールを含んだシステムになっています 搭載する FPGA の数も 1 個 2 個 4 個 9 個搭載の 4 種類のボードから選択可能で システムにあわせたボードを選択することが可能です 2 個搭載バージョン <FPGA> Virtex7-2000T を 1 個 2 個 4 個 9 個搭載の4 種類のボードから選択可能最大 180M ASIC gate < メモリ > 800MbpsのDDR2 SO-DIMM 1333Mbps DDR3 SO-DIMM <I/Oインターフェース > 豊富な外部 I/O を搭載外部 I/O 最大 2400 VCCO 電圧が選択可能 :1.2.V, 1.5V 1.8V GTX 専用 I/Oコネクタ PCIe-Gen2 x8 コネクタ (9 個搭載バージョンのみ ) Ethernet USB SDカード JTAG < その他 > セルフテスト機能を搭載 ボードをスタック可能 TAI Logic Module 用に多くの取り付け可能なモジュールをサポートしています 2 Channel Gigabit Ethernet PHY Interface 4-Lane PCIe Gen2 GTX Module 2 Channel 1GB DDR3 SO-DIMM Memory Multi-Function Flash Memory HDMI Transmitter Interface 他にも様々なモジュールがありますので ご不明な点がありましたら Info_pal@paltek.co.jp までお問合せください 各 I/O 電圧 ボードステータスなど 専用ソフトウエア ( 同梱 ) からモニター可能 < 株式会社日本サーキット >

39 S2C Kintex-7 TAI Logic Module TAI Logic Module に Kintex-7 バージョンがリリースされました 410 万ゲートの回路規模 432 の外部 IO 端子 最大 10Gbps の動作可能なギガビットトランシーバ (16 チャネル ) を提供しています また Virtex-7 の TAL Logic Module に簡単にアップグレードできる環境となっています FPGA 評価ボード <FPGA> XC7K410T or XC7K325T < メモリ > 1GB 32bitのDDR3 DDR2( オプションモジュールで対応 ) <I/Oインターフェース > 豊富な外部 I/O を搭載外部 I/O 最大 432 GTX 専用 I/Oコネクタ USB SDカード JTAG < その他 > セルフテスト機能を搭載 ボードをスタック可能 各 I/O 電圧 ボードステータスなど 専用ソフトウエア ( 同梱 ) からモニター可能 K7 TAI Logic Configuration Table XC7K410T XC7K325T ASIC Logic Gates (Max) 4.1M 3.2M FPGA Memory 2.8Mbits 1.6Mbits DDR3 Memory 1GB* 1GB* DDR2 Memory 1GB* 1GB* Global Clocks 4 4 External I/O Gigabit Transceivers GPIO * オプションとなります Digilent ZYBO Zynq-7000 搭載評価ボード 型番 : 価格 : 27,700( 税別 ) 輸入運賃含む <FPGA> Xilinx Zynq-7000 (XC7Z2010-1CLG400C) < メモリ > 512MB x32 DDR3 SDRAM 128Mb Serial Flash EEPROM < その他 > Pmod コネクタ x 5 10/100/1000 トライモードイーサーネット PHY RJ45 HDMI ポート USB UART OTG USB PHY MicroSD コネクタ LED x 5, ボタン x 6, スライドスイッチ x 4 教育 研究機関様にはアカデミック価格有 Nexys-4 Artix-7 搭載評価ボード 型番 : 価格 : 38,400 ( 税別 ) 輸入運賃含む <FPGA> Xilinx Artix-7 (XC7A100T-1CSG324C ) < クロック > 100MHz oscillator < メモリ > 16Mbyte Micron Cellular RAM 16Mbyte Spansion Quad SPI Flash < その他 > 10/100 イーサーネット PHY RJ45 12bit VGA PWM オーディオ出力 PDM マイク USB UART USB HID AC-97 コーデック ( ライン入力 / 出力 mic ヘッドフォン ) LED x 16, ボタン x 5, スライドスイッチ x 16 7seg x

40 FPGA 評価ボード Digilent NetFPGA Kintex-7 搭載 FPGA ボード 型番 : (NetFPGA) <FPGA> Xilinx Kintex-7 XC7K325T-1FFG676 < メモリ > x MB QDRII+ static RAM (450 MHz) x8 512 MB DDR3 dynamic RAM (800 MHz) 1Gbit BPI Flash < ユーザー I/O> x4 10/100/1000 イーサネットポート HPC FMC ユーザー I/O < その他 > 32bit PIC microcontroller ATLYS Spartan-6 FPGA 搭載ボード 型番 : 価格 : 49,400 ( 税別 ) 輸入運賃含む <Digilent> <FPGA> Xilinx Spartan-6 (XC6SLX45-2CSG324C) < クロック > 100MHz oscillator < メモリ > 128Mbyte DDR2 (Micron 社製 MT47H64M16-25H < その他 > Vmod ( 高速 VHDC) コネクタ 12 Pmod コネクタ 10/100/1000 トライモードイーサーネット PHY RJ45 HDMI ビデオ入力ポート x 2 HDMI 出力ポート x 2 USB UART USB IID AC-97 コーデック ( ライン入力 / 出力 mic ヘッドフォン ) LED x 8, ボタン x 6, スライドスイッチ x 8 NEXYS 3 低コスト Spartan-6 FPGA 搭載ボード 型番 : <FPGA> Xilinx Spartan-6 FPGA ( XC6LX16-CS324 ) < クロック > 100MHz oscillator < メモリ > 16MB Micron Cellular RAM 16MB Micron Parallel PCM Quad-mode SPI PCM < ユーザー I/O> 59 I/O < その他 > 10 / 100 SMSC LAN8710 PHY 12 ピン Pmod コネクタ ハイスピード 40 ピン VHDC コネクタ USB-UART 8-bit VGA Slide Switc x 8 Push Button x 4 7seg display x 4 LED x 8 BASYS 2 低コスト Spartan-3 FPGA 搭載ボード 型番 : (Basys2-100) (Basys2-250) <FPGA> Xilinx Spartan-3E FPGA(100K or 250K gates) < メモリ > XCF02S Platform Flash ROM < クロック > ユーザが設定可能な oscillator frequency(25,50,and 100MHz) < 拡張コネクタ > Digilent ブレッドボードや Pmod アクセサリーボード用 4 つのユーザ I/O 用 6 ピンヘッダー付き ( 参照 : < その他 > USB2 ポート ( ボード電源 デバイスコンフィギュレーション 高速データ転送用 ) 8 LED 搭載 4digit 7segment ディスプレイ 4 プッシュボタン 8 スライドスイッチ PS/2 ポート 8 ビット VGA ポート

41 特殊電子回路 Artix-7 評価ボード Xilinx 社の Artix-7 を搭載した評価ボードは 名刺サイズでコンパクトな FPGA 評価ボードです 従来の特電 Spartan-6 ボードと同サイズ 同一ピン配置でありながら DDR3 メモリと USB3.0 インタフェースを備えていて メモリ容量 USB 速度ともに大幅にアップしています もちろん 特電ボードには 2.54mm ピッチのピンヘッダが出ているので 万能基板に搭載したり 配線を引き出したりするということが簡単にできます 型番 : TKDN_ART7_BRD-1 75,000 ( 税別 ) 型番 : TKDN_ART7_BRD-2 80,000 ( 税別 ) 型番 : TKDN_ART7_BRD-3 85,000 ( 税別 ) <FPGA> Xilinx XC7A100T-2CSG324C ( スピードグレードは-2を標準品として統一していく予定ですが 現時点では3 種類から選択可能 ) < メモリ > Micron 製 DDR3 SDRAM(2Gbit) Micron 製 SPI Flash(128Mbit) <USB> Cypress 製 EZ-USB FX3 搭載 USB 給電 USB-JTAG すぐに使えるインタフェース用 IPコアとデバイスドライバ ファームウェアを提供 < その他 > 汎用 I/O 基板上側 :16 本基板下側 :36 本 72mm 50mm ( 突起部を除く ) FPGA 評価ボード Spartan-6 評価ボード XILINX 社の Spartan-6 を搭載した名刺サイズの FPGA 評価ボードです Spartan-6 を中心に USB2.0 インタフェースと DDR2 SDRAM をコンパクトなサイズに集積しています サポートについては 特殊電子回路の設計者が自らメールや電話でサポートします 型番 :TKDN-SP ,800 ( 税別 ) <FPGA> Xilinx XC6SLX16-3CSG324C or XC6SLX45-3CSG324Cを搭載 < メモリ > DDR2 SDRAM(512Mb) ATMEL 製 SPI Flash AT45DB161D < その他 > USB I/F 用 IPコアとデバイスドライバ ファームウエア提供 USB-JTAG, USB 給電可能 汎用 I/O 基板上側 :16 本基板下側 :36 本 基板サイス 72mm x 50mm ( 突起部を除く ) Spartan-6 PCI Express 評価ボード < 特殊電子回路株式会社 > XILINX 社の Spartan-6 LXT を搭載し PCI Express のほか DDR2 メモリと USB2.0 インタフェース 2 個の SATA インタフェースを備えています ロープロファイル仕様のため スリムなパソコンに挿しても蓋が閉められるほどコンパクトです また 万能基板で容易に拡張できるよう 2.54mm ピッチのピンヘッダがでています もちろん Spartan-6LXT の内蔵 PCIe EndPoint Block を使うための DMA IP コアも標準添付です 型番 : EXPARTAN-6T-BOARD 86,800 型番 : EXPARTAN6TP 188,600 ( 税別 ) <FPGA> Xilinx XC6SLX45T-3FGG484Cを搭載 < メモリ > DDR2 SDRAM(1Gbit) ST 製 SPI Flash AT45DB161D < その他 > SATA デバイス用コネクタ x 1 ホスト用コネクタ x 1 USB I/F 用 IPコアとデバイスドライバ ファームウエア提供 USB-JTAG, USB 給電可能 汎用 I/O 基板上側 :16 本基板下側 :36 本 基板サイス 90mm 89mm ( 突起部を除く )

42 FPGA 評価ボード Xilinx Zynq-7000 SoC ビデオおよび画像処理キット ザイリンクス Zynq SoC ビデオと画像処理キットは カスタムビデオアプリケーションの開発に必要なハードウェア ソフトウェア および IP コンポーネントを含む ZC702 評価キットをベースとしたプラットフォームです このキットに含まれる I/O FMC カード (HDMI およびイメージセンサー入力をサポート ) とビデオターゲットリファレンスデザインにより ソフトウェア ファームウェア およびハードウェアの開発が今すぐ可能です 型番 : DK-Z7-VIDEO-CES-G-J < HDMI 入力 / 出力 FMC モジュールの機能 > HDMI 入力 (ADI ADV7611 ベース ) HDMI 出力 (ADI ADV7511 ベース ) ビデオクロックシンセサイザ オン セミコンダクター社製 VITA カラーイメージセンサー用インターフェイス < オン セミコンタ クター社製イメージセンサー ( カメラ ) の機能 > VITA 2000 カラーイメージセンサー 高フレームレート : 1900x1200 で 92 fps VGA 解像度で 555 fps 256x256 で 1730 fps パイプラインおよびグローバルシャッターとローリングシャッターのトリガー トライポッド SP605 Spartan -6 FPGA SP605 評価キットには すぐに開発を始められるように ハードウェア デザインツール IP およびリファレンスデザインなどの基本コンポーネントがすべて含まれています また 柔軟なシステム設計環境だけでなく 高速シリアルトランシーバ PCI Express DVI DDR3 などの機能を活用するための検証済みリファレンスやデザイン例も提供します 将来のアップグレードやカスタマイズをサポートするため 業界標準の FMC (FPGA メザニンカード ) コネクタが採用されています 型番 :EK-S6-SP605-G-J 定価 : 61,000 ( 税別 ) <FPGA> Xilinx XC6SLX45T-FGG484-3を搭載 < コンフィク レーション > Quad SPI Flash(8MB), BPI Flash(32MB), CF(2GB) < メモリ > DDR3(128MB), BPI Flash(32MB), IIC EEPROM(8Kb) < 通信とネットワーク > 10/100/1000 トライスヒ ート イーサーネット, SFPトランシーハ コネクタ 4つのSMAコネクタ付きGTPポート, PCI-Express x1 < 拡張コネクタ > FMC-LPCコネクタ 2つのSAMコネクタ付きユーサ ー GPIO < ディスプレイ > ヒ テ オ DVI / VGA, 4 x LED ML605 Virtex -6 FPGA ML605 評価キットには 高性能 シリアルコネクティビティ および最先端メモリインターフェイスを要件とするシステムデザイン構築に必要なハードウェアのすべての基本コンポーネント デザインツール IP および検証済みリファレンスデザインが含まれています 同梱されている検証済みのリファレンスデザインや業界標準の FPGA メザニンコネクタ (FMC) によって ドーターカードを使用した機能の拡張やカス タマイズが可能です 型番 :EK-V6-ML605-G-J 定価 : 204,000 ( 税別 ) <FPGA> Xilinx XC6VLX240T-1FFG1156 を搭載 < コンフィク レーション > Platform Flash XL(128MB), BPI Flash(32Mb), CF(2GB) < メモリ > DDR3 SO DIMM(512MB), BPI Linear Flash(32MB) IIC EEPROM(8Kb) < 通信とネットワーク > 10/100/1000 トライモート イーサーネット, SFP トランシーハ コネクタ SMA コネクタ付き GTX ホ ート (TX, RX) PCI-Express x8 < 入出力ホ ートと拡張ホ ート > 16 x 2 LCD, DVI 出力, システムモニタ, FMC 拡張ポート x2

43 Micron マイクロンについて DRAM/DRAM Module/NAND Flash/NOR Flash/SSD/eMMC まで幅広い Memory 製品を展開 製品一覧 Micron DRAM SDR DDR DDR2 DDR3 DDR4 RLDRAM Mobile DRAM NAND SLC(Single Level Cell) MLC(Multiple Level Cell) DIMM(DRAM Module) SODIMM RDIMM LRDIMM UDIMM etc SSD Client ( 高速 大容量 ) Enterprise( 高信頼 ) NOR パラレル (M29EW M29W P33 P30 G18) シリアル (N25Q) emmc MTFC シリーズ (2GB~64GB) DRAM A ランク ( 標準在庫品 ) Micron の DRAM は通常 1,000 個単位での仕入れ 販売となりますが 下記 品名を当社にてバラ販売のサービスを行っています 在庫運用をしており 少量かつ即納可能になります Type PALTEK 受注品名 DID Tray Process Width Package Pin Clock Cycle Rate Time Count (MHz) (ns) Op. Temp. CL SDR 64Mb MT48LC2M32B2P-6A-J Y64A nm x32 TSOP 86-pin C to +70C 3 MT48LC4M16A2P-6A-J Y64A nm x16 TSOP 54-pin C to +70C 3 SDR 128Mb MT48LC4M32B2P-6A-L Y65A nm x32 TSOP 86-pin C to +70C 3 MT48LC8M16A2P-6A-L Y65A nm x16 TSOP 54-pin C to +70C 3 MT48LC32M8A2P-6A-G Y66A nm x8 TSOP 54-pin C to +70C 3 SDR 256Mb MT48LC16M16A2P-6A-G Y66A nm x16 TSOP 54-pin C to +70C 3 MT48LC16M16A2P-6AIT-G Y66A nm x16 TSOP 54-pin C to +85C 3 MT48LC16M16A2P-7E-G Y66A nm x16 TSOP 54-pin C to +70C 2 SDR 512Mb MT48LC32M16A2P-75-C Y27B nm x16 TSOP 54-pin C to +70C 3 MT48LC64M8A2P-75-C Y27B nm x8 TSOP 54-pin C to +70C 3 DDR 256Mb MT46V16M16P-5B-M T66A nm x16 TSOP 66-pin C to +70C 3 DDR 512Mb MT46V32M16P-5B-J T67A nm x16 TSOP 66-pin C to +70C 3 DDR2 512Mb MT47H32M16HR-25E-G U67A nm x16 FBGA 84-ball C to +85C 5 DDR2 1Gb MT47H64M16HR-3-H U68A nm x16 FBGA 84-ball C to +85C 5 DDR3 2Gb MT41K128M16JT-125-K V89C nm x16 FBGA 96-ball C to +95C 11 SDR DDR DDR2 DDR3はJEDECに準拠しており 他メーカーのJEDEC 準拠品との置き換えが可能です NOR A ランク ( 標準在庫品 ) 下記 品名は通常 1,800 個単位での販売になりますが 当社にて 90 個 /TUBE 単位にて販売しております 在庫運用をしており 少量かつ即納可能になります Type PALTEK 受注品名 DID MOQ Density Packing Package Op. Temp. Voltage Serial NOR N25Q032A13ESE40G QGFS 90 32Mb TUBE SOP2-8/208mil (SO8W) -40C to +85C 2,7V-3,6V Serial NOR N25Q064A13ESE40G QGGS 90 64Mb TUBE SOP2-8/208mil (SO8W) -40C to +85C 2,7V-3,6V Serial NOR N25Q128A13ESE40G QGHT Mb TUBE SOP2-8/208mil (SO8W) -40C to +85C 2,7V-3,6V

44 NXP Semiconductors NXP Semiconductors FPGA 周辺デバイスとしての NXP 製品 NXP セミコンダクターズは RF( 無線 ) アナログ パワーマネジメント インターフェース セキュリティ デジタル処理など 業界をリードする専門技術を活用して ハイパフォーマンス ミックスドシグナルとスタンダード製品のソリューションを製造 販売しています これらのソリューションは自動車 ID 認証 無線インフラ 照明 製造 携帯電話 民生 コンピュータといった 幅広い用途に活用されています PALTEK NXP FPGA 周辺デバイスとしてのNXP 製品インターフェース ロジック レベルシフタ アナログスイッチ 省電力マイコン スタンダード製品等の多くのカテゴリ製品をサポートしています パワートランジスタ 温度センサ RTC IO Expander 汎用ロジック 各種コネクタ 保護 ダイオード I2C バス バスバッファ EMI フィルタ FPGA レベルシフタ NXP には非常に多くの製品があります 気になる製品カテゴリがありましたら info_pal@paltek.co.jp までお問合せください MOS-FET LDO 待機用少電流マイコン グラフィック用 LVDS ブリッジ アナログ SW 標準ロジック NXP は標準ロジック製品で世界 No.1 のロジックサプライヤです 標準ロジックとは アナログスイッチ コンパレータ 電圧トランスレータ バッファ / ドライバ等の一般的なロジック部品のことを示します 総合的な製品ポートフォリオには 他に類を見ない HC/T ファミリや LVC ファミリ 最新の AUP ファミリ トランスレータ / バススイッチ機能などが網羅されています これらの製品は特に民生品 ( 家電 携帯電話など ) に数多くご採用いただいております 製品のパッケージとして 超コンパクト DQFN HVQFN MicroPak XSON などが揃っています また NXP の DDR レジスタ製品群は 業界一の幅広さを誇っています 4.2 / 2.54 >1.75/ /0.65 varies 1.0/0.5 DIL SO 1.1/ / /0.65 DP GV GW Height / Pitch TSSOP 0.5/ /0.5 DC GD BGA 0.5/0.5 GM GF GS DQFN 0.5/ / /0.3 G N

45 NXP Semiconductors ARMマイコン NXPのマイコンはARMコアに100% フォーカスし ARM7 ARM9 及びCortex-M0 M3 M4のマイコンファミリをサポートしてることで 豊富なラインナップからアプリケーションに最適な製品を選択できます 同じシリーズならピン及びペリフェラル互換の製品展開をしており 異なるシリーズでもペリフェラルの互換品があります 同一パッケージはピンも互換です 製品群としては 32ビットのLPC3000 LPC4300 LPC1800 LPC2900 LPC1700 LPC2000 LPC1300となります LPC1100 LPC1200 Low Power against 16/8bit LPC1300 LPC2000 Analog Mixed against 16/32bit LPC1700 High performance LPC2900 LPC1800 High performance + HS USB LPC4300 DSC (MCU+DSP) + HS USB LPC3000 NXP Semiconductors 50 MHz Battery operated CSP Package CAN + Sensors + Analog system + RTC + Watch dog 72 MHz USB + Analog system 72 MHz 512 KB Flash 100 KB SRAM LCD ctrl Ethernet USB CAN I2S 120MHz 512 KB Flash 64 KB SRAM Ethernet USB LCDcontroller Motor CAN I2S 125 MHz 768 KB Flash 56 KB SRAM EEPROM TCM Motor USB CAN LIN + Motor control subsystem 150MHz 1MB Flash 200 KB SRAM SPIFI SCT HS USB Ethernet LCD controller SDIO Motor CAN + Dual-bank 256- bit wide Flash memories 150 MHz 1MB Flash 264 KB SRAM SPIFI SCT SGPIO HS USB Ethernet LCD controller SDIO Motor CAN + Dual-bank 256-bit wide Flash memories 266 MHz VFP coprocessor MMU 256 KB RAM TCM LCD controller Touch screen int. Ethernet USB I2S + LPC313x (HS USB) NXP マイコンハンズオントレーニング / セミナー開催中! NXP がサポートしている ARM マイコンのトレーニングを随時開催中です 主に Coretex-M シリーズの設計を検討している方向けです 過去に開催したセミナー / トレーニングは下記の通りです ARM Cortex-M0+LPC800 マイコンハンズオントレーニング 初めての ARM Cortex-M0 開発トレーニング NXP 認証 /NFC 関連製品紹介セミナー ARM Cortex-M シリーズ /LPC マイコンテクニカルセミナー 今後も随時開催していきます 開催する場合は定期ニュースレター PALTEK WEB で告知します NXP 版 PSDB / 定期ニュースレター購読者募集中 NXP セミコンダクターズ社製品に関する NXP 版 PSDB( 技術データベース ) のテクニカル ID の発行を行っています また 定期ニュースレターを配信し 最新情報 キャンペーン情報 展示会 / セミナ ワークショップ情報などをお届けしています 登録制のサービスとなりますので 是非ご登録ください 登録方法 検索サイトで [ PALTEK PSDB ] で検索 PALTEK ソリューションガイド 株式会社 PALTEK をクリック PSDB の新規登録をクリック ご利用規約をお読みいただき 同意いただけたら申し込みフォームへ NXP 情報の PSDB ニュースレターにチェック アンケート お客様の情報を入力いただき [ 送信 ] ボタンを押せば登録手続きは完了 [ テクニカル ID ] 発行 ニュースレター購読条件に満たないお客様には 発行出来ない場合もございますので 予めご了承ください

46 PALTEK デザインサービス PALTEK デザインサービス 試作 量産ボード設計 ~ 量産製造までトータルサポート! 量産ビジネスの拡大 PALTEK デザインサービス PALTEK のデザインサービスはお客様の開発要求に柔軟迅速に対応するため 試作 量産ボード設計サービス ~ODM/EMS 受託する体制を整えました 1 台の試作ボードから 量産ボード設計 製造までをカバーいたします コンサルティング仕様検討 HW/SW 設計機構設計調達代行 試作製造 評価 検証 量産製造 試作 ~ 量産までカバーする開発体制 購買代行を行なうプロダクトマーケティング部を新たに設け 各 EMS 提携先やアジア各国とつながる海外拠点と連携し 試作から量産まで幅広くカバーする体制を整えています EMS 提携先 産業用中心で品質重視 100set からの少ロット対応可能です PALTEK デザインサービス事業部受託開発部自社ブラント 開発部エンジニアリング部品質保証部 パートナー (EMS) No. Company name Location 得意 LOT/M 1 長野日本電気 長野 500~5K 2 NECインフロンティア東北 宮城 100~5K 3 NECインフロンティアタイ バンコク 1K~10K 4 キャノン電子 埼玉 500~5K 5 富士通ベトナム (FCV) ホーチミン 1K~10K 6 富士通 FICT 長野 長野 10~50 7 Onkyo Asia Electronics Sdn. Bhd マレーシア 500~5K 8 サンリツ電子 山形 10~1K 9 フレクトロニクスインターナショナル ( 旧 NEC) 茨城 100~5K 10 得洋電子工業股份有限公司 台北 1K~10K プロダクトマーケティング部 ( 購買 調達 ) 海外拠点シンガポール / 香港 開発実績 デザインサービスの受注件数は急速に増えており FPGA を中心とした専門技術を生かした幅広い分野のハードウェア / ソフトウェア開発実績を有しています 売上げの推移売上げの内訳 (2013) 1,200 1,095 1, Board 40% Other 12% Design Service 48%

47 PALTEK デザインサービス 組み込みソフトウエア技術 OS / フレームワーク UNIX Linux Windows itoron VxWorks Android OSGi 言語 C++ C Java Ass SQL Script Language Perl プロセッサ マルチコアプロセッサ IXP シリーズ XLP シリーズ OCTEON シリーズ 汎用組み込みプロセッサ PowerPC / ARM / VR シリーズ FPGA 組み込みプロセッサ MicroBlaze PowerPC NiosII DSP(Digital Signal Processor) upd77110 インタフェース Ethernet 無線 (802.11b / g / a 11n 11s) ATM WDM プロトコル TCP UDP IP(v4 / v6) GTP(3GPP 規格 ) HTTP SOAP SNMP NTP RTP(RTCP) LAP-B STP OSPF BGP RIP 主な開発実績 ソフトウエア開発詳細 (OS / プラットフォーム / デバイスドライバ ) 協力会社実績含 ルータ / スイッチソフトウエア マルチコアプロセッサにパケットスイッチング機能 各種プロトコルを搭載し高性能を実現 Ethernet / TCPIP / GTP(3GPP 規格 ) 終端 ルーティングプロトコル (OSPF BGP 等 ) DPI (Deep Packet Inspection) パケットフィルタリング 無線 LAN アクセスポイント アクセスポイント型 メッシュネットワーク型対応 AP の開発 IEEE802.11b / g / a / n 対応 Zigbee センサーシステム センサー情報の収集制御およびサーバーとの送受信機能を搭載したシステム開発 OSGi 汎用開発基盤システム Java VM 上で多様な NativeCode を OSGi ハンドル化することで汎用のソフトウエア開発環境構築 各種ソフトウエアプラットフォーム OS 移植 各種デバイスドライバ開発 BIOS 開発 PALTEK デザインサービス 汎用プロセッサ プロセッサ ARM x86 OS Ver デバイスドライバ ARM7/9 Linux 2.6 Ethernet/UART/I2C/GPIO WLAN PCI-Express/DMA ARM11 Linux 2.6 CORTEX- A8/A9 Linux 2.6 WinXP/Vista/ CE/Win7/ EmbeddedXP Ethernet/UART/I2C/GPIO/Zigbee XSCALE Linux 2.4 Ethernet/UART/I2C/GPIO/SPI4.2 TCAM( 検索エンジン ) StrongARM RTOS - タッチパネル /CF/MMC/UART Audio(MIDI,MP3,WAV) Linux 2.6 PCI-Express/WLAN/UART/I2C/PCI/SATA WinXP - PCI-Express - NIC/ パケットフィルタ マルチコアプロセッサ PowerPC MIPS 78K0R( ルネサス ) XLR/XLP/XLS ( ネットロジック ) NFP3200 ( ネトロノーム ) IXP2400/2800/285 0/1200 ( ネトロノーム ) Linux 2.6 SATA VxWorks 5.* PCI/I2C/DMAC/UART/EEPROM NetBSD 1.5/1. イーサネットスイッチ制御 (BCM56510)/Ethernet 6 Linux 2.6 Ethernet/UART/PCI/I2C/SD/CF/GPIO/RTC/FLASH/LM81/USB itron WLAN( abgn+s)/SPI Ethernet Zigbee Linux 2.6 Ethernet/TCAM/HWデバイス制御 Linux 2.6 Ethernet/TCAM/ マイクロエンジン Linux 2.4 PCI/Ethernet/TCAM/ マイクロエンジン OCTEON(Cavium) Linux 2.6 Ethernet FPGA MicroBlaze - - UART/FROM/ ハード回路設定 組込プロセッサ PPC Linux 2.6 Ethernet/ ハード回路設定 DSP upd 音声 Codec(G.711/G.729a) プラットフォーム Android OSGi * 開発実績無線通信自動選択機能 AUTOCONNECT プリンティングシステム OSGiバンドル構築 Androidタブレット AndroidタブレットネットワークGW 機器 OSGi とは Java の Native コードを, ネットワークを介して, 例えば Home-GW 等の通信機器に配信することによって, 通信機器への新サービスの追加, ユーザごとのカスタマイズ, バグへの対応などを容易に行うことが可能な技術です

48 PickOne ニュースレター 設計者のためのオリジナルノウハウの詰まった旬な記事をニュースレターとして随時配信 その他 特別キャンペーンや特別セミナー / トレーニング 技術資料最新アップデート情報もいち早くお届けします また Vivado ワンポイントレッスンも毎号掲載しており Vivado の便利な使い方 機能をご紹介しています PALTEK PickOne 2013 年おすすめコンテンツ ISE と VIvado の違いって? Vivado がリリースされて 1 年がたちました 改めてこの機会に Vivado と ISE との違いをご紹介させていただきます Xilinx は 2012 年 プログラマブルシステムのインテグレーションおよびインプリメンテーションを短時間で実現可能な FPGA 向け次世代デザインスイート Vivado Design Suite をリリースしました 2013 年 Vol.3 ザイリンクス Artix-7 評価ボード AC701 リリース AC701のボードではArtix-7を効率的に検証することができます DDR3 PCIeR Northwest LogicのDMAエンジンを含むリファレンスデザインが10 種類以上用意され Vivado Design Suiteのデバイス限定ライセンスも含まれています 2013 年 Vol.1 OKI アイディエス Xilinx ソリューションのご紹介 PALTEKのデザインサービスパートナーであるOKI アイディエスが5 月に行われたESEC にて展示したソリューションをご紹介いたします OKI アイディエスは設計 開発専業会社としては国内初プレミアデザインサービスメンバー認定を取得しています 2013 年 Vol.2 株式会社 PALTEK URL : info_pal@paltek.co.jp 本田田田社 横浜市港北区新横浜 新横浜スクエアビル 西日本支社 大阪府吹田市江坂町 TCS ビル 福岡営業所 福岡県福岡市博多区博多駅前 オヌキ博多駅前ビル No.2014_01

ISE 10.1 Editor Presentation

ISE 10.1 Editor Presentation デザイン ツールの最新版 ISE Design Suite 10.1 * この資料に記載されている会社名 製品名は 各社の登録商標または商標です 本日のニュース 1 常に業界をリードしてきた ISE デザイン ツール 2 デザイン ツールを取り巻く要因と業界の重要課題 3 ISE Design Suite 10.1 の紹介 4 まとめ ISE Design Suite 10.1 2 ザイリンクスのデザイン

More information

機能検証トレーニング コース一覧

機能検証トレーニング コース一覧 機能検証トレーニング コース一覧 日本シノプシス合同会社 2016.03 トレーニング コース一覧 VCS/DVE 基本コース VCS-NLP/VC LP 基本コース VC Verification IP AXI 基本コース (UVM 版 ) VC Verification IP USB 基本コース (UVM 版 ) Verdi 3 基本コース SpyGlass Lint コース SpyGlass

More information

Slide 1

Slide 1 はじめての MicroBoard キット入門 Spartan-6 LX9 MicroBpard キット概要 V1.2 アヴネットジャパン株式会社 内容一覧 MicroBoardキット概要キットに含まれるもの MicroBoardボード概要ボードブロック図 MicroBoard 外観 サイズイメージ MicroBoardインタフェース FPGAの起動方法 ( コンフィギュレーション方法 ) FPGA

More information

PPTフォーム(white)

PPTフォーム(white) Spartan-6 概要 株式会社 PALTEK Engineering Group Proprietary to PALTEK CORPORATION 1 アジェンダ Spartan-6 導入 概要 Spartan-6 アーキテクチャ CLB ブロック RAM SelectIO クロック DSP メモリコントローラブロック (MCB) GTP 2 概要 ( ファミリ ) Virtex-6 LXT

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション SATA Host/Device IP Core HDD や SSD などのストレージを使用した システム開発に最適な FPGA 向けIntelliProp 社製 SATA IP Core IntelliProp 社製 SATA Host / Device IP Coreは SATA Revision 3.0 Specificationに準拠しており 1.5Gbps 3.0Gbps 6.0Gbpsに対応しています

More information

ハード・ソフト協調検証サービス

ハード・ソフト協調検証サービス ハード ソフトのトータルサービス 富士通エレクトロニクス株式会社株式会社富士通ソフトウェアテクノロジーズ 目次 モデル概要 モデル 特徴 このサービス利用のメリット サービスメニュー 1 企画から開発 量産までトータルでサポート 富士通エレクトロニクスと富士通ソフトウェアテクノロジーズはお客様の製品開発を 企画段階から開発 量産までサポートします 製品開発をサポートする検証 認定作業のご提供 製品要求仕様の作成をコンサルティング

More information

PNopenseminar_2011_開発stack

PNopenseminar_2011_開発stack PROFINET Open Seminar 開発セミナー Software Stack FPGA IP core PROFINET 対応製品の開発 2 ユーザ要求要求は多種多様 複雑な規格の仕様を一から勉強するのはちょっと.. できるだけ短期間で 柔軟なスケジュールで進めたい既存のハードウェアを変更することなく PN を対応させたい将来的な仕様拡張に対してシームレスに統合したい同じハードウェアで複数の

More information

Virtex-6 Clocking

Virtex-6 Clocking Spartan-6 クロックリソース Proprietary to PALTEK CORPORATION 1 AGENDA はじめに クロックネットワーク クロックマネージメントタイル (CMT) 使用例 2 AGENDA はじめに クロックネットワーク クロックマネージメントタイル (CMT) 使用例 3 高速なクロッキング 新型アプリケーションには複雑なクロック要件が必要 : 高速クロック信号

More information

富士通セミコンダクタープレスリリース 2009/05/19

富士通セミコンダクタープレスリリース 2009/05/19 [ デバイス ] 2009 年 5 月 19 日富士通マイクロエレクトロニクス株式会社 世界初!125 動作の SiP 向け低消費電力メモリを新発売 ~ メモリの耐熱性向上により 消費電力の大きな高性能デジタル家電に最適 ~ 富士通マイクロエレクトロニクス株式会社 ( 注 1) は DDR SDRAM インターフェースを持つメモリでは世界で初めて動作温度範囲を 125 まで拡張したコンシューマ FCRAM(

More information

Product Guide

Product Guide Product Guide Digilent Inc. Digilent Inc. National Instruments 2000 Digilent Inc. Xilinx, AnalogDevices and Imagination Technology 70 1,000 Digilent Inc. Digilent Inc. Avnet EM Avnet EM Digilent Inc. ZedBoard,

More information

Microsoft Word - 03_PCIe特集_PCIe実現方法.doc

Microsoft Word - 03_PCIe特集_PCIe実現方法.doc でもやっぱり難しそう そう感じる貴方の為の 簡単 PCI Express 実現方法 2006 年 12 月第 3 回 目次 でもやっぱり難しそう そう感じる貴方の為の簡単 PCI Express 実現方法... 2 1 PCI Express に時間もコストも掛けたくない! そんな方へ PCI Express Bridge がお勧め!... 2 2 PCI Express Bridge とは?...

More information

Quartus II クイック・スタートガイド

Quartus II クイック・スタートガイド ALTIMA Corp. Quartus II クイック スタートガイド ver.3.0 2010 年 8 月 ELSENA,Inc. 目次 1. はじめに... 3 2. Quartus II の基本操作フロー... 3 3. Quartus II の基本操作... 4 ステップ 1. プロジェクトの作成... 4 ステップ 2. デザインの作成... 4 ステップ 3. ファンクション シミュレーション...

More information

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサンルーフなどのボディー系 電動パワーステアリングやそのアシスト機能など 高度な制御 大電流の制御などが要求されています

More information

(Microsoft PowerPoint - E6x5C SDXC Demo Seminar [\214\335\212\267\203\202\201[\203h])

(Microsoft PowerPoint - E6x5C SDXC Demo Seminar [\214\335\212\267\203\202\201[\203h]) Atom プロセッサ E6x5C の紹介と FPGA IP Core 活 例の紹介 アイウェーブ ジャパン株式会社 神奈川県横浜市中区住吉町 3 丁目 29 番住吉関内ビル8 階 B Tel: 045-227-7626 Fax: 045-227-7646 Mail: info@iwavejapan.co.jp Web: www.iwavejapan.co.jp 2011/5/30 1 iwave Japan,

More information

Presentation Title

Presentation Title コード生成製品の普及と最新の技術動向 MathWorks Japan パイロットエンジニアリング部 東達也 2014 The MathWorks, Inc. 1 MBD 概要 MATLABおよびSimulinkを使用したモデルベース デザイン ( モデルベース開発 ) 紹介ビデオ 2 MBD による制御開発フローとコード生成製品の活用 制御設計の最適化で性能改善 設計図ですぐに挙動確認 MILS:

More information

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx MATLAB/Simulink を使用したモータ制御アプリのモデルベース開発事例 ルネサスエレクトロニクス株式会社 第二ソリューション事業本部産業第一事業部家電ソリューション部 Rev. 1.00 2014 Renesas Electronics Corporation. All rights reserved. IAAS-AA-14-0202-1 目次 1. はじめに 1.1 モデルベース開発とは?

More information

ルネサス半導体セミナースケジュール

ルネサス半導体セミナースケジュール 1 3ページ 2018 年 7 12 4 6ページ 2018 年 1 6 2018/6/25 ルネサス半導体トレーニングセンター 2018 年 7 12 セミナースケジュール 製品セミナー RL78 RX RZ Renesas Synergy 7 8 9 10 11 12 RL78 1day 速習 動かしてみよう編 コース 8/7 9/26 12/11 1 間 ( 無料 ) 8/23 12/20 RL78

More information

Microsoft PowerPoint - 01_Vengineer.ppt

Microsoft PowerPoint - 01_Vengineer.ppt Software Driven Verification テストプログラムは C 言語で! SystemVerilog DPI-C を使えば こんなに便利に! 2011 年 9 月 30 日 コントローラ開発本部コントローラプラットフォーム第五開発部 宮下晴信 この資料で使用するシステム名 製品名等は一般にメーカーや 団体の登録商標などになっているものもあります なお この資料の中では トレードマーク

More information

完成版_セミナー発表資料110928

完成版_セミナー発表資料110928 PROFINET オープンセミナー ASIC を使用した開発 開発セミナー 目次 2 PROFINET の実装 ASIC という選択 PROFINET 機器開発における課題 ASIC による課題の解決 ASIC の特徴ターゲットアプリケーション適用例ラインアップ ASIC 製品紹介 1 PROFINET の実装 3 PROFINET の実装手法 Ethernet ポート付きマイコン FPGA PROFINET

More information

NSW キャリア採用募集職種一覧 2018/8/16 現在 求人番号 職種対象業務必要とするスキル 経験 資格等勤務地 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 渋谷 2 プロジェクトマネー

NSW キャリア採用募集職種一覧 2018/8/16 現在 求人番号 職種対象業務必要とするスキル 経験 資格等勤務地 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 渋谷 2 プロジェクトマネー NSW キャリア採用募集職種一覧 2018/8/16 現在 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 2 プロジェクトマネージャシステム開発またはインフラ構築のプロジェクトマネージャ プロジェクトマネージャ経験 PMP の資格保有者 高度情報処理試験資格保有者尚可 3 プロジェクトマネージャ生保または損保システム開発のプロジェクトマネージャ

More information

Quartus II クイック・スタート・ガイド

Quartus II クイック・スタート・ガイド ver.2.0 2010 年 1 月 1. はじめに 弊社では Quartus II をはじめて使用する方を対象に Quartus II はじめてガイド と題した簡易操作マニュアルを提供しています この資料では Quartus II の基本的な作業フローをご案内すると共に 各オペレーションではどの資料を参考にするのが適当かをご紹介しています 2. Quartus II の基本操作フロー 以下の図は

More information

SimscapeプラントモデルのFPGAアクセラレーション

SimscapeプラントモデルのFPGAアクセラレーション Simscape TM プラントモデルの FPGA アクセラレーション MathWorks Japan アプリケーションエンジニアリング部 松本充史 2018 The MathWorks, Inc. 1 アジェンダ ユーザ事例 HILS とは? Simscape の電気系ライブラリ Simscape モデルを FPGA 実装する 2 つのアプローチ Simscape HDL Workflow Advisor

More information

ADZBT1 Hardware User Manual Hardware User Manual Version 1.0 1/13 アドバンスデザインテクノロジー株式会社

ADZBT1 Hardware User Manual Hardware User Manual Version 1.0 1/13 アドバンスデザインテクノロジー株式会社 Hardware User Manual Version 1.0 1/13 アドバンスデザインテクノロジー株式会社 Revision History Version Date Comment 1.0 2019/4/25 新規作成 2/13 アドバンスデザインテクノロジー株式会社 目次 1 Overview... 4 2 Block Diagram... 5 3 機能説明... 6 3.1 Power

More information

Oracle Un お問合せ : Oracle Data Integrator 11g: データ統合設定と管理 期間 ( 標準日数 ):5 コースの概要 Oracle Data Integratorは すべてのデータ統合要件 ( 大量の高パフォーマンス バッチ ローブンの統合プロセスおよ

Oracle Un お問合せ : Oracle Data Integrator 11g: データ統合設定と管理 期間 ( 標準日数 ):5 コースの概要 Oracle Data Integratorは すべてのデータ統合要件 ( 大量の高パフォーマンス バッチ ローブンの統合プロセスおよ Oracle Un お問合せ : 0120- Oracle Data Integrator 11g: データ統合設定と管理 期間 ( 標準日数 ):5 コースの概要 Oracle Data Integratorは すべてのデータ統合要件 ( 大量の高パフォーマンス バッチ ローブンの統合プロセスおよびSOA 対応データ サービスへ ) を網羅する総合的なデータ統合プラットフォームです Oracle

More information

富士通セミコンダクター株式会社発表資料

富士通セミコンダクター株式会社発表資料 安心 安全を実現する安全を実現する FM3 マイコン 2012 年 6 月富士通セミコンダクター株式会社マイコンソリューション事業本部五十嵐稔行 Copyright 2010 FUJITSU LIMITED 目次 FM3 ロードマップ 安心 安全への取り組み安全への取り組み 1 Copyright 2010 FUJITSU LIMITED CPUロードマップとITRON系RTOS製品 T-Kernel/μT-Kernel

More information

GTR Board

GTR Board TB-FMCH-12GSDI ご購入に際してのご注意 1 変更履歴版数 日付 内容 担当者 Rev.1.00 2015/06/25 初版 天野 Rev.1.01 2015/07/22 2 章 Pre-production 品に関する記載を削除 天野 2016/09/16 3 章評価環境を更新 4 章ボードの機能評価状況を更新 6 章リファレンスデザインのダウンロード先を追加 森田 2 目次 1. 概要と関連書類...

More information

Software Token のセット価格 398,000 円 (25 ユーザ版 税別 ) をはじめ RSA SecurID Software Token を定価の半額相当の特別価格を設定した大変お得な スマートモバイル積極活用キャンペーン! を 3 月 31 日 ( 木 ) まで実施します また

Software Token のセット価格 398,000 円 (25 ユーザ版 税別 ) をはじめ RSA SecurID Software Token を定価の半額相当の特別価格を設定した大変お得な スマートモバイル積極活用キャンペーン! を 3 月 31 日 ( 木 ) まで実施します また PRESS RELEASE 報道関係者各位 2011 年 2 月 3 日 企業のスマートモバイル積極活用をセキュリティ面から支援 Android に対応したワンタイム パスワード RSA SecurID を販売開始 EMC ジャパン株式会社 ( 略称 :EMC ジャパン 本社 : 東京都渋谷区 代表取締役社長 : 山野修 ) は Android ( アンドロイド ) 搭載スマートフォンに対応したワンタイム

More information

TRQerS - Introduction

TRQerS - Introduction TRQerS 導入概要 横河ディジタルコンピュータ株式会社エンベデッドソリューション事業本部サポート部 (ESC-APN-035-02 Dec,25,2015) 1 システムマクロトレースの特徴 製品構成と導入フロー 2 システムマクロトレースの特徴 システムマクロトレース printf ログ出力の発展形 (printf より高速 文字列 / タグ情報 / タスク遷移 / 関数遷移 ) ハードウェアインターフェース

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション ARM 用統合開発環境 EWARM アドオンツール C-RUN のご紹介 2015.1 IAR システムズ株式会社 www.iar.com C-RUN 概要 www.iar.com C-RUN とは? 統合開発環境 EWARM のデバッグ機能が強化されました C-RUN はデバッグ効率アップを目的としたアドオンツールです 単体テスト時の動的解析が簡単 & 安価に可能です 従来の解析ツール 開発プロセスの変更が必要

More information

これさえ知っていれば迷わない -PCI Expressエンドポイント特集- 2006/10 Vol.1

これさえ知っていれば迷わない -PCI Expressエンドポイント特集- 2006/10 Vol.1 これさえ知っていれば迷わない -PCI Express エンドポイント特集 - 2006 年 10 月第 1 回 概要 PALTEK では PCI Express のブリッジ スイッチ エンドポイント 評価ボードなど PCI Express に関係する多くの商品を扱っておりますが ここでは FPGA でエンドポイント (Configuration Header Type00 を実装する I/O 階層の末端デバイス

More information

総合仕様

総合仕様 Dell Inspiron 300/400 仕様 本書には セットアップ ドライバのアップデート およびコンピュータのアップデートの際に必要となる可能性がある基本情報が記載されています メモ : 提供される内容は地域により異なる場合があります コンピュータの設定に関する詳細については スタートとサポートをクリックし お使いのコンピュータに関する情報を表示するためのオプションを選択してください ヘルプ

More information

Industrial shields brochure_JP

Industrial shields brochure_JP 信頼性の高いオープンソースハードウェア 供給電圧 I/O デジタルアナログリレー オープンソースハードウェア オープンソース PLC およびパネル PC ついに実現! オープンソースハードウェアで プロトタイプから製品化まで対応 自由自在に革新的な開発が可能 オープンソース PLC ラインアップ (Arduino 搭載 ) の概要 リレーアナログデジタル アナログデジタル アナログ リレー I/O

More information

U4611A/B USB 2.0/3.0プロトコル・アナライザ バージョン3.7.x(MegaZoomテクノロジー採用)

U4611A/B USB 2.0/3.0プロトコル・アナライザ バージョン3.7.x(MegaZoomテクノロジー採用) Keysight Technologies U4611A/B USB 2.0/3.0 3.7.x MegaZoom Data Sheet SuperSpeed USB 02 Keysight U4611A/B USB 2.0/3.0 プロトコル アナライザ - Data Sheet LTSSM 18 GB GUI 03 Keysight U4611A/B USB 2.0/3.0 プロトコル アナライザ

More information

CELSIUSカタログ(2012年7月版)

CELSIUSカタログ(2012年7月版) CELSIUS PC "MADE IN JAPAN" 2012.7 W520 ハイエンドの過酷な要求に応えるパワフルなデュアルと高信頼を搭載 RAID構成 選択可能 富士通がお勧めする Windows 7. ミニタワーエントリーモデル より速く より強力に 最新の技術をフル投入 スピードとパワー 安定性を提供 RAID構成 選択可能 Windows 7 Professional 32bit版 正規版

More information

IBIS

IBIS IBISBuilder IBISIndicator R1.2 リリースノート Dec. 2009 IBISBuilder IBISIndicator 1 IBISBuilder IBISIndicator は サイバネットシステム株式会社の登録商標です その他 本書に記載の会社名 商品名は当該各社に帰属する商標または登録商標です 発行者 : サイバネットシステム株式会社 東京本社 : 101-0022

More information

Microsoft Word _最終.doc

Microsoft Word _最終.doc 添付資料 : ProCurve Switch 5400zl および 3500yl 製品概要 ProCurve Switch 5400zl/3500ylシリーズは ProCurve Networking 製品ラインの最新のインテリジェント エッジ スイッチで構成されています 5400zlには 6スロットおよび12スロットの2つのタイプのシャーシがあり 関連するzlモジュールやバンドル製品が用意されています

More information

Smarter Vision のための最もスマートな選択

Smarter Vision のための最もスマートな選択 Zynq All Programmable SOC : Smarter Vision Audi Kinect Xbox 360 Smarter Vision Smarter Vision Smarter Vision 10 ( ) Smarter Vision Smarter Vision Intuitive Surgical Smarter Vision Xilinx All Programmable

More information

ミッシュインターナショナルでは バラエティに富んだ 皆様のご要望にお応えできるよう ボードを取り揃えております アナログ デジタルの入出力に対応 アナログ入出力では 1ch ~ 32ch 8bit ~ 24bit 10MHz ~ 10GHz サンプリングに対応した製品をご用意 デジタル入出力では 最

ミッシュインターナショナルでは バラエティに富んだ 皆様のご要望にお応えできるよう ボードを取り揃えております アナログ デジタルの入出力に対応 アナログ入出力では 1ch ~ 32ch 8bit ~ 24bit 10MHz ~ 10GHz サンプリングに対応した製品をご用意 デジタル入出力では 最 組込みシステム向け ボードカタログ サポート Xilinx : Virtex-6 Kintex-7 Virtex-7 Zynq7000 サポートバス規格 OpenVPX VME/VXS CompactPCI PMC/XMC ATCA/AMC PCI Express 403102 C MISH International Co., Ltd. MISH International Co., Ltd. ミッシュインターナショナルでは

More information

ネットワークシミュレーション

ネットワークシミュレーション ネットワークシミュレーション 無線 衛星 移動体のネットワークシミュレーション 概要 OPNET Modeler Wirelessはネットワークシミュレーションツールです 通信ネットワーク デバイス プロトコル アプリケーションの設計と解析が可能です Modelerは 1987 年に業界初の商用ネットワークシミュレーションツールとして登場したデファクトスタンダードツールです 現在 世界中の研究開発に携わる多くのお客様に使用されています

More information

Microsoft Word - Dolphin Expressによる10Gbpソケット通信.docx

Microsoft Word - Dolphin Expressによる10Gbpソケット通信.docx Dolphin Express による 10Gbps ソケット通信 Dolphin Express は 標準的な低価格のサーバを用いて 強力なクラスタリングシステムが構築できる ハードウェアとソフトウェアによる通信用アーキテクチャです 本資料では Dolphin Express 製品の概要と 実際にどの程度の性能が出るのか市販 PC での実験結果をご紹介します Dolphin Express 製品体系

More information

スライド 1

スライド 1 IBM ホスト アクセスのためのツールを集めたソリューション パッケージ Solution Package for Host Access Solution Package for Host Access は 以下の IBM 製品を使用した IBM ホスト システムへのアクセスやホストと PC クライアントとの連携をサポートするソリューションを提供します Host Access Client Package

More information

Slide 1

Slide 1 MSP430 : 革新的な新技術 この資料は 次世代マイコン活用セミナー (2012) から FRAM 部分を抜粋したものです Ferroelectric RAM (FRAM) 1 FRAM 次世代 MCU メモリ 不揮発性 電源が切れてもデータを保持 EEPROM の代替え品として利用可能 高速書き込み / アップデート SRAM のようなパフォーマンスアクセスタイム : ~ 50ns/ バイト

More information

PCI-Express ハード IP を使用した DMA の実現 for Cyclone V GT FPGA 開発キット(ソフトウェア編)

PCI-Express ハード IP を使用した DMA の実現 for Cyclone V GT FPGA 開発キット(ソフトウェア編) ALTIMA Corp. PCI-Express ハード IP を使用した DMA の実現 for Cyclone V GT FPGA 開発キット ( ソフトウェア編 ) ver.1 2015 年 4 月 Rev.1 ELSENA,Inc. PCI-Express ハード IP を使用した DMA の実現 for Cyclone V GT FPGA 開発キット ( ソフトウェア編 ) 目次 1. はじめに...3

More information

038_h01.pdf

038_h01.pdf 04 12Gb/ & PCIe Gen3 RAID P.09 P.16 P.12 P.13 P.10 P.14 P.12 P.12 P.16 P.08 P.09 P.10 P.14 P.16 P.09 12Gb/ & PCIe Gen3 RAID 05 12Gb/秒 & PCIe Gen3 6Gb/秒 & PCIe Gen3 6Gb/秒 & PCIe Gen3 Adaptec 7シリーズRAIDアダプタファミリ

More information

Intel Integrated Performance Premitives 4.1 Linux

Intel Integrated Performance Premitives 4.1 Linux インテル インテグレーテッド パフォーマンス プリミティブ 4.1 ( インテル IPP) Linux* 版 インストール ガイド 重要 製品をインストールするには 有効なライセンス ファイルが必要です 製品をインストールする前に 本書を必ずお読みいただき 有効なライセンス ファイルを入手してください 詳しくは 1 ページの インストールの前に 製品の登録が必要です をご参照ください エクセルソフト株式会社

More information

TopSE並行システム はじめに

TopSE並行システム はじめに はじめに 平成 23 年 9 月 1 日 トップエスイープロジェクト 磯部祥尚 ( 産業技術総合研究所 ) 2 本講座の背景と目標 背景 : マルチコア CPU やクラウドコンピューティング等 並列 / 分散処理環境が身近なものになっている 複数のプロセス ( プログラム ) を同時に実行可能 通信等により複数のプロセスが協調可能 並行システムの構築 並行システム 通信 Proc2 プロセス ( プログラム

More information

LANカード(PG-2871) 取扱説明書

LANカード(PG-2871) 取扱説明書 B7FY-2821-01 Z0-00 PG-2871 はじめに このたびは 弊社の LAN カード (PG-2871) をお買い上げいただき 誠にありがとうございます 本書は LAN カード ( 以降 本製品 ) の仕様について説明します LAN ドライバの詳細設定については 最新の LAN ドライバのマニュアルを参照してください 2010 年 8 月 目次 1 LANカードの仕様........................................

More information

??

?? Real-time Remote Control & Monitoring System EDUNET HYBRID EDITION 製品紹介 創造デザイン http://sozodg.com Real-time Remote Control & Monitoring System 1. 概要 1) EduNet Hybrid System は設備 PC の CPU リソースを使用せずに Full

More information

CELSIUSカタログ(2012年5月版)

CELSIUSカタログ(2012年5月版) CELSIUS PC "MADE IN JAPAN" 2012.5 New W520 ハイエンドの過酷な要求に応えるパワフルなデュアルと高信頼を搭載 トを搭載 RAID構成 選択可能 New グラフィックス/GPUカード 500GB 1TB 500GB 2 RAID1 Quadro 5000 Quadro 4000 Quadro 2000 Quadro 600 4 Quadro 4000 TeslaTM

More information

Telechips社(韓国)製プロセッサ(ARM9、ARM11)の開発ツールを

Telechips社(韓国)製プロセッサ(ARM9、ARM11)の開発ツールを Telechips 社 ( 韓国 ) 製マルチメディア プロセッサ (ARM9 ARM11) の開発ツールを 特別バンドル価格にて期間限定販売 2010 年 05 月 10 日 報道資料 株式会社アックス アックスは Telechips 社製マルチメディア プロセッサの評価に 最適な開発キットの特別バンドル価格キャンペーンを開始致しました この度 株式会社アックス ( 本社 : 京都市中京区 代表取締役社長

More information

ARM Cortex-A9×2!ZynqでワンチップLinux on FPGA

ARM Cortex-A9×2!ZynqでワンチップLinux on FPGA 見本 ソフトもハードもプログラミング! ARM Cortex-A9 搭載 FPGA Zynq 1.1 ています. Zynq の概要実際に Zynq 搭載評価ボードを動作させてみた感じ 単なる ARM コア内蔵 FPGA ではない Xilinx 社が提供する新しいデバイス Zynq ( ジンクと発音 ) は,ARM Cortex-A9 のデュアルコア プロセッサとFPGAを搭載した新しいタイプの SoC(System

More information

Microsoft Word - PCOMM V6.0_FAQ.doc

Microsoft Word - PCOMM V6.0_FAQ.doc 日本 IBM システムズ エンジニアリング メインフレーム サーバー部 2012 年 3 月 目次 1 サポートされる環境について... 3 1.1 接続先ホスト (System z, IBM i) の OS のバージョンに制約がありますか?... 3 1.2 PCOMM を導入する PC のスペックの推奨はありますか?... 3 1.3 PCOMM は Windows 7 に対応していますか?...

More information

Embedded Security Product Guide

Embedded Security Product Guide 2 nd Edition EMBEDDED SECURITY Product Guide TFT 3 PCI PTS3.1 4 PINSoC 5 6 7 DeepCover Maxim Integrated DeepCover Maxim DeepCover 3 DeepCover DeepCover ICIP DeepCover / DeepCover 2 Maxim Integrated DeepCover

More information

新技術説明会 様式例

新技術説明会 様式例 1 ロボットへの FPGA 導入を 容易化する コンポーネント技術 宇都宮大学大学院工学研究科情報システム科学専攻助教大川猛 2 従来技術とその問題点 FPGA(Field Programmable Gate Array) は 任意のディジタル論理回路をプログラム可能な LSI ソフトウェアでは時間がかかる画像認識処理等を ハードウェア化して 高速化 低消費電力化可能 問題点 FPGA 上の回路設計が難しい

More information

UCB User's Manual

UCB User's Manual UCB-21489 ユーザーズマニュアル 第 1 版 金子システム株式会社 1 ご注意 1. 本資料に記載されている内容は本資料発行時点のものであり 予告なく変更することがあります 当社製品のご購入およびご使用にあたりましては 当社ホームページを通じて公開される情報を参照ください 2. 当社から提供する情報の正確性と信頼性には万全を尽くしていますが 誤りがないことを保証するものではありません 当社はその使用に対する責任を一切負いません

More information

ModelSim-Altera - RTL シミュレーションの方法

ModelSim-Altera - RTL シミュレーションの方法 ALTIMA Corp. ModelSim-Altera RTL シミュレーションの方法 ver.15.1 2016 年 5 月 Rev.1 ELSENA,Inc. 目次 1. 2. 3. はじめに...3 RTL シミュレーションの手順...4 RTL シミュレーションの実施...5 3-1. 3-2. 新規プロジェクトの作成... 5 ファイルの作成と登録... 7 3-2-1. 新規ファイルの作成...

More information

2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事

2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事 2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事 豊山 祐一 Hitachi ULSI Systems Co., Ltd. 2015. All rights

More information

HD View Single Windowsセットアップガイド

HD View Single Windowsセットアップガイド Smart-telecaster HD View Single Windows セットアップガイド Smart-telecaster HD View single Rev2.0 Smart-telecaster HD View Single とは Smart-telecaster HD View Single( 以下 HD View Single) は Windows パソコンにインストールして使用するアプリケーションです

More information

_AV1_FrontCover_Base

_AV1_FrontCover_Base 超小型 高性能 D MOS カメラ Mako シリーズ 解像度 29 万画素から 500 万画素 フルフレーム最大 14fps~550fps 近赤外線モデルあり PoE(Power Over Ethernet) 64MB FIFO メモリ AOI( 部分読み取り ) ビニング(Mako G-125B) 画像補正機能:LUT/ AG/ AE 外部トリガー 外部シンクモード データ転送: バンド幅調整

More information

NEC 製PC サーバ『Express5800 R120f-1E』とSanDisk『ioMemory SX /SX 』検証報告書

NEC 製PC サーバ『Express5800 R120f-1E』とSanDisk『ioMemory SX /SX 』検証報告書 NEC 製 PC サーバ Express5800 R120f-1E と SanDisk iomemory SX300-1600/SX350-1600 検証報告書 Windows Server 2012 R2 Standard 2015/08/07 文書名称 NEC 製 PC サーバ Express5800 R120f-1E と SanDisk iomemory-sx300-1600/sx350-1600

More information

Microsoft PowerPoint - Session4古賀様.ppt

Microsoft PowerPoint - Session4古賀様.ppt Windows Embedded CE の テスト環境と活用 マイクロソフト Windows Embedded Partner ( 株 ) サムシングプレシャス代表取締役社長古賀信哉 普段の開発の立ち位置 はじめに ミドルウェア層の開発が主 (DLNA 関連など ) 必要に応じてデバイスドライバ ( カーネルモジュール ) 概要 特定ターゲット向けの BSP も 開発環境及び開発環境を用いた動作確認

More information

ACR38T-D1 技術仕様書 V1.08

ACR38T-D1 技術仕様書 V1.08 ACR38T-D1 スマートカードリーダー 技術仕様書 V1.08 事前に告知なく変更される場合がございます カタログ 1.0. 紹介... 3 1.1. スマートカードリーダー... 3 1.2. 簡単導入... 3 2.0. 特性... 4 3.0. サポートしているカードタイプ... 5 3.1. MCU カード... 5 3.2. メモリカード... 5 4.0. アプリケーション... 6

More information

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続 CMOS リニアイメージセンサ用駆動回路 C13015-01 CMOS リニアイメージセンサ S11639-01 等用 C13015-01は当社製 CMOSリニアイメージセンサ S11639-01 等用に開発された駆動回路です USB 2.0インターフェースを用いて C13015-01と PCを接続することにより PCからC13015-01 を制御して センサのアナログビデオ信号を 16-bitデジタル出力に変換した数値データを

More information

サーバプラットフォーム「BladeSymphony」、「HA8000シリーズ」の新モデルを販売開始

サーバプラットフォーム「BladeSymphony」、「HA8000シリーズ」の新モデルを販売開始 006 年 6 月 6 日 サーバプラットフォーム BladeSymphony シリーズ の新モデルを販売開始 最新のデュアルコアプロセッサーを採用 同時に シリーズ ではラインアップを一新 /70W /30W BladeSymphony BS30 日立製作所情報 通信グループ ( グループ長 &CEO: 篠本学 以下 日立 ) は 統合サービスプラットフォーム BladeSymphony およびアドバンストサーバ

More information

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc 東芝 CMOS デジタル集積回路シリコンモノリシック TC4011BP,TC4011BF,TC4011BFT TC4011BP/TC4011BF/TC4011BFT Quad 2 Input NAND Gate は 2 入力の正論理 NAND ゲートです これらのゲートの出力は すべてインバータによるバッファが付加されているため 入出力特性が改善され 負荷容量の増加による伝達時間の変動が最小限に抑えられます

More information

Microsoft Visual Studio 2010 Professional Data Sheet

Microsoft Visual Studio 2010 Professional Data Sheet Microsoft Visual Studio 2010 Professional はビジネスの要件やユーザ ーのニーズに最適なアプリケーションを選択し それを構築するために必須の機能を提供します RIA ベースのリッチな Web アプリケーション SharePoint ベースの高度な Web ポータル Windows Azure ベースのクラウドアプリケーションなど 最新テクノロジに対応したアプリケーションを既存の知識や経験を活かして開発することができます

More information

AKI-PIC16F877A開発キット (Ver1

AKI-PIC16F877A開発キット (Ver1 STM32F101C8T6 STM32F103CxT6 マイコンキット仕様書 (Ver2012.05.11) この文書の情報は事前の通知なく変更されることがあります 本開発キットを使用したことによる 損害 損失については一切の責任を負いかねます 製造上の不良がございましたら 良品とお取替えいたします それ以外の責についてご容赦ください 変更履歴 Version Ver2012.05.08 新規 Ver2012.05.11

More information

MPPC 用電源 C 高精度温度補償機能を内蔵した MPPC 用バイアス電源 C は MPPC (Multi-Pixel Photon Counter) を駆動するために最適化された高電圧電源です 最大で90 Vを出力することができます 温度変化を伴う環境においても M

MPPC 用電源 C 高精度温度補償機能を内蔵した MPPC 用バイアス電源 C は MPPC (Multi-Pixel Photon Counter) を駆動するために最適化された高電圧電源です 最大で90 Vを出力することができます 温度変化を伴う環境においても M MPPC 用電源 C1104-0 高精度温度補償機能を内蔵した MPPC 用バイアス電源 C1104-0は MPPC (Multi-Pixel Photon Counter) を駆動するために最適化された高電圧電源です 最大で90 Vを出力することができます 温度変化を伴う環境においても MPPCを常に最適動作させるために温度補償機能を内蔵しています ( アナログ温度センサの外付けが必要 ) また

More information

HMS Industrial Networks HMS INDUSTRIAL NETWORKS AB Anybus X-gatewayX のご紹介 HMS FA ネットワーク対応組込インターフェースでのリーディングカンパニー FA ネットワーク対応組込 I/F の製造 販売に特化した世界で唯一のサプ

HMS Industrial Networks HMS INDUSTRIAL NETWORKS AB Anybus X-gatewayX のご紹介 HMS FA ネットワーク対応組込インターフェースでのリーディングカンパニー FA ネットワーク対応組込 I/F の製造 販売に特化した世界で唯一のサプ HMS INDUSTRIAL NETWORKS AB Anybus X-gatewayX のご紹介 HMS FA ネットワーク対応組込インターフェースでのリーディングカンパニー FA ネットワーク対応組込 I/F の製造 販売に特化した世界で唯一のサプライヤー 本国スエーデンでは過去 10 年来で唯一 8 年連続で 50% 以上の売上増加を記録 商標 AnyBus は世界の FA 業界に浸透中 製品群

More information

リファレンスアプリケーション RefApp7

リファレンスアプリケーション RefApp7 リファレンスアプリケーション RefApp7 導入ガイド 概要 RefApp7.exe リファレンス制御アプリケーションは Windows 7 以降の 32bit 版と 64bit 版の両方の環境で動作します RefApp7 を運用する場合には マイクロソフト社提供の WinUSB 汎用デバイス ドライバが必要です このため 従来の制御ソフトウエア RefApp2 や RefApp3 が動作する環境でそのまま実行できません

More information

Microsoft Office Visioによる 施設管理について

Microsoft Office Visioによる 施設管理について VEDA(Visio Extension of Database Assisting) による施設情報管理について 2017 年 10 月 株式会社マイスター VEDA( ヴェーダ ) とは 機能概要 Visio 標準機能との比較 製品価格 サービスメニュー システム構成例 VEDA とは VEDA( ヴェーダ ) とは VEDA は Microsoft 社が開発 販売するビジネスグラフィックスツール

More information

組込関連サービス

組込関連サービス プロダクトインフォメーション 目次 ベクターの技術コンサルティング 製品 エンジニアリングサービス... 3 特長... 4 応用分野... 4 AUTOSAR のトレーニング... 4 MICROSAR 入門 (Getting Started) パッケージ によるインストールとサポート... 5 MICROSAR V2G 入門 (V2G Getting Started) パッケージ によるインストールとサポート...

More information

インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美

インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美 インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美 インテル アーキテクチャ プロセッサロードマップ 2000 年第 4 四半期 2001 年上半期 サーバ / インテル Pentium III インテル Itanium ワークステーション Xeon プロセッサプロセッサ パフォーマンスインテル

More information

Microsoft PowerPoint - EMPro_ADS_co_design_draft.ppt [互換モード]

Microsoft PowerPoint - EMPro_ADS_co_design_draft.ppt [互換モード] 3 次元電磁界シミュレータ (EMPro) と 回路シミュレータ (ADS) との効率的な協調解析事例のご紹介 Page 1 EMPro 2010 3 次元電磁界解析専用プラットフォーム 3 次元形状入力に特化した操作性 Windows & Linux 対応 多くの 3D CAD フォーマットの Import をサポート Fastest, t Highest Capacity 3 次元フルウェーブ電磁界シミュレーション

More information

Microsoft PowerPoint - RL78G1E_スタータキットデモ手順_2012_1119修正版.pptx

Microsoft PowerPoint - RL78G1E_スタータキットデモ手順_2012_1119修正版.pptx Smart Analog Stick をはじめて動かす RL78G1E STARTER KIT を始めて使う方のために インストールから基本的な使い方を体験する部分を順番にまとめました この順番で動かせば とりあえず体験できるという内容で作成してあります 2 度目からお使いの場合には Stick ボードを USB に接続した状態で 3 から始めてください 詳細な機能説明は ユーザーズマニュアルやオンラインヘルプを参考にしてください

More information

HPE Integrity NonStop NS2300 サーバー

HPE Integrity NonStop NS2300 サーバー HPE Integrity NonStop サーバー HPE Integrity NonStop NS2300 サーバー 製品の画像は 実際の製品と異なることがあります 概要 HPE Integrity NonStop NS2300 サーバーは J シリーズ OS を稼働する 番新しいエントリークラスのサーバーです このサーバーは HPE Integrity NonStop 製品ファミリーに新たに加わり

More information

情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePr

情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePr 情報解禁日時 :12 月 20 日 ( 木 )11:00 以降 株式会社マウスコンピューター News Release MousePro 第 9 世代インテル CPU 搭載ビジネス向けデスクトップパソコンを 12 月 20 日 ( 木 ) 販売開始! ビジネス向けデスクトップパソコン MousePro T310 シリーズ 画像はイメージです 液晶ディスプレイはオプションです 株式会社マウスコンピューター

More information

CCD リニアイメージセンサ用駆動回路 C CCD リニアイメージセンサ (S11155/S ) 用 C は 当社製 CCDリニアイメージセンサ S11155/S 用に開発された駆動回路です S11155/S11156-

CCD リニアイメージセンサ用駆動回路 C CCD リニアイメージセンサ (S11155/S ) 用 C は 当社製 CCDリニアイメージセンサ S11155/S 用に開発された駆動回路です S11155/S11156- CCD リニアイメージセンサ用駆動回路 C11165-02 CCD リニアイメージセンサ (S11155/S11156-2048-02) 用 C11165-02は 当社製 CCDリニアイメージセンサ S11155/S11156-2048-02 用に開発された駆動回路です S11155/S11156-2048-02と組み合わせることにより分光器に使用できます C11165-02 は CCD 駆動回路

More information

(Microsoft Word - Avira\216j\217\343\215\305\221\254\202\314\214\237\217o\203G\203\223\203W\203\223\202\360\223\213\215\332\201I\201uAvira Free Antivi

(Microsoft Word - Avira\216j\217\343\215\305\221\254\202\314\214\237\217o\203G\203\223\203W\203\223\202\360\223\213\215\332\201I\201uAvira Free Antivi A vira 史上最速の検出検出エンジンエンジンを搭載! Avira Free A ntivirus Avira Antivirus Pro Avira Internet Sec urity Suite 日本語版を公式公式リリース 2 0 1 4 年 7 月 4 日 Avira 日本販売代理店 / 株式会社エクサゴンは セキュリティ対策ソフトウェアの大手 Avira 社が新バージョンの Avira

More information

Oracle Business Rules

Oracle Business Rules Oracle Business Rules Manoj Das(manoj.das@oracle.com) Product Management, Oracle Integration 3 Oracle Business Rules について Oracle Business Rules とはビジネスの重要な決定と方針 ビジネスの方針 実行方針 承認基盤など 制約 有効な設定 規制要件など 計算 割引

More information

PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Cir

PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Cir PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Circuit Serial Programmming 原則論を解説 PIC の種類によって多少異なる 1

More information

Microsoft PowerPoint - 3.3タイミング制御.pptx

Microsoft PowerPoint - 3.3タイミング制御.pptx 3.3 タイミング制御 ハザードの回避 同期式回路と非同期式回路 1. 同期式回路 : 回路全体で共通なクロックに合わせてデータの受け渡しをする 通信における例 :I 2 C(1 対 N 通信 ) 2. 非同期式回路 : 同一のクロックを使用せず データを受け渡す回路間の制御信号を用いてデータの受け渡しをす 通信における例 :UART(1 対 1 通信 ) 2 3.3.1 ハザード 3 1 出力回路のハザード

More information

Source Insight

Source Insight ソースインサイト プログラムエディタ Source Insight のご紹介 ソースを理解しながら 効率の良いコーディング エクセルソフト株式会社営業部 エクセルソフト株式会社 Copyright 2008 XLsoft K.K. All Rights Reserved. - 1 - 目次 プログラムエディタ Source Insight のご紹介 ソースを理解しながら 効率の良いコーディング 目次

More information

Microsoft PowerPoint - TPS2011_配布用_11Feb2011.pptx

Microsoft PowerPoint - TPS2011_配布用_11Feb2011.pptx TED プログラマブルソリューション 2011 DMP グラフィックス IP ソリューション 2011 年 2 月 16 日 株式会社ディジタルメディアプロフェッショナル 横関亘 Page 0 DMP 概要 会社名 : ( 株 ) ディジタルメディアプロフェッショナル ( 略称 DMP) 事業内容 : 1. グラフィックスIPコアのライセンス 2. グラフィックスプロセッサーの開発 販売 3. グラフィックス関連ソフトウエア製品の開発

More information

FPGA向けPower Solution

FPGA向けPower Solution FPGA 向け Power Solution 株式会社 PALTEK Engineering Group Proprietary to PALTEK CORPORATION AGENDA FPGA の電源について Bellnix 製品紹介 National Semiconductor 製品紹介 FPGA の電源について Proprietary to PALTEK CORPORATION The World

More information

ヤマハDante機器と他社AES67機器の接続ガイド

ヤマハDante機器と他社AES67機器の接続ガイド はじめに AES67 は 高性能なデジタル IP ネットワークの相互接続を実現するための標準規格です AES67 は や Ravenna Q-LAN Livewire WheatNet などの異なるネットワーク規格で構築されたシステム間で オーディオ信号を送受信する手段を提供します ヤマハも 機器のアップデートにより順次 AES67 への対応を開始し 第一弾としてデジタルミキシングコンソール CL/QL

More information

CodeRecorderでカバレッジ

CodeRecorderでカバレッジ 株式会社コンピューテックス Copyright 2016 Computex Co.,Ltd. 2017.11 カバレッジ と 単体テスト カバレッジとは プログラムがどれだけ実行されているかを示す指標です プログラム全体に対して実行された比率をカバレッジ率で表します カバレッジの基準として 一般的にC0 C1が使われております C0カバレッジは 全体のうち何 % が実行されたかで求めます C1カバレッジは

More information

TIA in the Digital Enterprise

TIA in the Digital Enterprise TIA ポータルの互換性 2019/2 www.siemens.com/jp/tia-portal 目次 1 TIA ポータルバージョンの互換性とアップグレード 2 PLC ファームウェアとの互換性 3 TIA ポータル型番の読み方 4 OS 環境 5 FAQ 6 関連リンク TIA ポータル V15.1 までの互換性プロジェクトのアップグレード TIA ポータル V13 SP1/SP2 TIAポータルV14

More information

CMOS リニアイメージセンサ用駆動回路 C10808 シリーズ 蓄積時間の可変機能付き 高精度駆動回路 C10808 シリーズは 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です セン

CMOS リニアイメージセンサ用駆動回路 C10808 シリーズ 蓄積時間の可変機能付き 高精度駆動回路 C10808 シリーズは 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です セン 蓄積時間の可変機能付き 高精度駆動回路 は 電流出力タイプ CMOS リニアイメージセンサ S10111~S10114 シリーズ S10121~S10124 シリーズ (-01) 用に設計された駆動回路です センサの駆動に必要な各種タイミング信号を供給し センサからのアナログビデオ信号 を低ノイズで信号処理します 2 種類の外部制御信号 ( スタート クロック ) と 2 種類の電源 (±15 )

More information

elm73xxxxxxa_jp.indd

elm73xxxxxxa_jp.indd 概要 ELM73xxxxxxAは 遅延機能付きの CMOS 電圧検出器 ICであり 遅延時間は外付けコンデンサで調整可能です また 非常に低い消費電流 (Tpy.26nA) で動作します ELM73xxxBxxAシリーズはマニュアルリセット機能付きタイプで いつでも手動でリセットすることができます 出力スタイルは N-chオープンドレイン出力と CMOS 出力の 2つがあります 電源電圧 ddは検出電圧以下に低下したとき

More information

QuartusII SOPC_Builderで利用できるGPIF-AVALONブリッジとは?

QuartusII SOPC_Builderで利用できるGPIF-AVALONブリッジとは? レジスタ アクセスの拡張機能 1. レジスタ アクセスの概要 Smart-USB Plus 製品で利用できるレジスタ アクセスとは FPGA 内にハードウエア レジスタを実装し ホスト PC の制御ソフトウエアから USB 経由でそれらのレジスタに値を設定したり レジスタの設定値を読み出すことができる機能です このレジスタ アクセス制御には USB バス仕様に基づく コントロール転送 を利用しています

More information

TC74HC00AP/AF

TC74HC00AP/AF 東芝 CMOS デジタル集積回路シリコンモノリシック TC74HC00AP,TC74HC00AF Quad 2-Input NAND Gate TC74HC00A は シリコンゲート CMOS 技術を用いた高速 CMOS 2 入力 NAND ゲートです CMOS の特長である低い消費電力で LSTTL に匹敵する高速動作を実現できます 内部回路はバッファ付きの 3 段構成であり 高い雑音余裕度と安定な出力が得られます

More information

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています なお 本製品の評価キットを用意しています 詳細については 当社 営業までお問い合わせください 特長 高速応答 増倍率 2 段階切替機能 (Low ゲイン : シングル出力, High

More information

Microsoft Word - 02_PCIe特集_ボード設計.doc

Microsoft Word - 02_PCIe特集_ボード設計.doc PCI Express ボード設計特集 - ボードを検討されている方必見!- 2006 年 11 月第 2 回 目次 PCI Express ボード設計特集 -ボードを設計されている方必見!-... 2 1 PALTEK PCI Express 評価ボード -PTKB -... 2 1.1 PALTEK PCI Express 評価ボードのコンセプト... 2 1.2 多くのメリット... 2 1.3

More information

(Microsoft Word - DDR\203\215\203W\203A\203i\215\\\220\254-ver0619.doc)

(Microsoft Word - DDR\203\215\203W\203A\203i\215\\\220\254-ver0619.doc) DDR1/DDR2 ロジックアナライザ ソリューション構成ガイド Ver June/19/2006 機能と特徴 : Agilent 16900ロジックアナライザを使用して DDR1 および DDR2 システムのロジックロジック検証検証を行います 実際にシステムを組み上げた時に想定通りに動作しない場合 信号間のタイミングやコマンドの確認をします ロジックアナライザのEyeScan 機能を用いると信号品質を素早く把握することも出来ます

More information

Microsoft Word - TA79L05_06_08_09_10_12_15_18_20_24F_J_P11_070219_.doc

Microsoft Word - TA79L05_06_08_09_10_12_15_18_20_24F_J_P11_070219_.doc 東芝バイポーラ形リニア集積回路シリコンモノリシック TA79L05F,TA79L06F,TA79L08F,TA79L09F,TA79L10F, TA79L12F,TA79L15F,TA79L18F,TA79L20F,TA79L24F 5, 6, 8, 9, 10, 12, 15, 18, 20, 24 三端子負出力固定定電圧電源 特長 TTL C 2 MOS の電源に最適です 外付け部品は不要です

More information

[DS50-N A] BIOS マニュアル BIOS セットアップユーティリティとは BIOS セットアップユーティリティとは BIOS の設定を確認 変更するためのツールです セットアップユーティリティは 本体に内蔵されているマザーボード上のフラッシュメモリーに格納されています このユ

[DS50-N A] BIOS マニュアル BIOS セットアップユーティリティとは BIOS セットアップユーティリティとは BIOS の設定を確認 変更するためのツールです セットアップユーティリティは 本体に内蔵されているマザーボード上のフラッシュメモリーに格納されています このユ BIOS マニュアル BIOS セットアップユーティリティとは BIOS セットアップユーティリティとは BIOS の設定を確認 変更するためのツールです セットアップユーティリティは 本体に内蔵されているマザーボード上のフラッシュメモリーに格納されています このユーティリティで定義される設定情報は チップセット上の CMOS RAM と呼ばれる特殊な領域に格納 されます この設定情報は マザーボードに搭載されているバックアップ電池により保存されます

More information

システムソリューションのご紹介

システムソリューションのご紹介 HP 2 C 製品 :VXPRO/VXSMP サーバ 製品アップデート 製品アップデート VXPRO と VXSMP での製品オプションの追加 8 ポート InfiniBand スイッチ Netlist HyperCloud メモリ VXPRO R2284 GPU サーバ 製品アップデート 8 ポート InfiniBand スイッチ IS5022 8 ポート 40G InfiniBand スイッチ

More information

「電子政府推奨暗号の実装」評価報告書

「電子政府推奨暗号の実装」評価報告書 2011 情財第 399 号 情報セキュリティ対策基盤整備事業 電子政府推奨暗号の実装 評価報告書 平成 24 年 12 月 [ 改訂履歴 ] 日付改訂内容 2012 年 12 月 11 日評価報告書初版発行 2012 年 12 月 21 日 2. 評価結果 内のデータを修正 ( 表 1-1 表 1-2 表 2-1 表 2-2 表 3-1 表 3-2 表 4-1 表 4-2 表 5-1 表 5-2

More information