TOUMRI TOUMRI.Sch P [0..] IO[0..] VNPOUT TOUINT 改定履歴 ()M(0) 信号を追加 0 年 0 月 日 ()R,は未実装 0 年 0 月 日 ()R0は未実装 0 年 0 月 日 ()VSYNOUT をVNPOUT に変更 0 年 0 月 日 PUIPOWR PUIPOWR.Sch () P M [0..] IO[0..] VNPOUT TOUINT LONO SRMI SRMI.Sch P M MQ MQ0 MQ MQ MQ MQ MQ MQ MQ MQ MQ MQ0 LI LI.Sch LONO MQ P MQ0 MQ MQ MQ MQ MQ MQ MQ MQ MQ MQ0 KSLTWVI VLUTION OR 回路図 承認 確認 作成 ( 有 ) ケニックシステム古南卓治
0 0 0 0 WIT R S K RQ 0 0 0 N X-- 0 0 0 0 0 N X-0 +V S +V 作成確認承認 ( 有 ) ケニックシステム古南卓治太田研一太田研一 PU&ROM I 部回路図 0 P 0(00) 0(00) 0 0 0 0 0 0 (0) () () () () () () () () () (0) () () () () () () () () () (0) () () (MRS) 0 0 0 0 S S R S R R 0K WIT K RQ () (0) () () () () () (NMI) (K) () (L) VNPOUT P L-- P L-- P L-- 0 0 0 0 0 0 S R R 0K S [0..] [0..] TOUINT TOUINT TOUINT SPISN LK SI LK S SPISN + 0u/.VT R0L-0 PVIN PVIN VIN N SS S P 0 P P SW SW SNS N() N() N() U LMM-. 0 0 00p P は I 裏の放熱パッドです L.u +V N -X-(L)(SN) V 入力 R 0() TPP L-- TPP L-- TPP L-- P 0(00) 0(00) 0(00) 0(00) 0 0(00) 0(00) 0(00) 0(00) 0(00) P 0(00) LONO LONO R.K R.K R.K R.K 0 0 R.K S S R R.K WIT K RQ R.K S R.K LK R.K SI R.K VNPOUT VNPOUT VNPOUT IO[0..] IO IO IO SW S-000 0 0 0 W# # WP#/ RY/Y# 0 NU VIO 0 0 # O# Q0 Q Q Q Q Q0 0 Q Q Q Q Q Q Q Q Q 0 Q/- U SL0S0TI0 0 0 0 W# # WP#/ RY/Y# 0 NU VIO 0 0 # O# Q0 Q Q Q Q Q0 0 Q Q Q Q Q Q Q Q Q 0 Q/- U SL0S0TI0 J [YT#] J [YT#] R.K 抵抗 R は未実装 () () () (0) () () () () () R.K R0.K IO R.K IO R.K IO R.K SPISN 0 P 0 P 0 P 0 0 P ~0 は P の 隅 ( 端子,,T,T) 近傍に配置してください M M () () () P P R# N0 M M L R R P K# N M L0 P IO K N # M0 ROMS# P0 P N M P N IO K L RY# P P N M L P NK R R R R R ROMS# R0 WIT# R R R R T T T 0 T T T 0 T T S# T0 # T RQ# T T T IO N IO N 0 T U KS-LTWV-I 0 N K K0 T T J J L L M M N N P P R R U KS-LTWV-I SW は未実装電源回路は未実装 R は実装
P P N は穴系 φ.0 のランドを.mm ピッチで配置してください 0 X O/ST V OUT S00J-M-PS スワッピング不可 0 SL VSYN WN RRST RLK 0 カメラ N 0 0 N0XP I/ S O OV0+IO モジュール ( 日昇テクノロジー ) ピンアサイン : : :SL_S :S_S :VSYN :R :WN :N/XLK* :RRST 0:O/S :RLK/WR : :0 : : : : : : 0: は U- 番ピンに出来るだけ近づける U RST# LK T0 T T T T T T T RLK O# RRST# WN VSYN# S SL LN TPV PT PLK VNP# # 0 IO IO IO IO NK KS-LTWV-I J J J J J J K K K K K K L L L L L M M M N N N P P R 0 J0 M LN TPV PT PLK 0 P L-- VNPOUT 0(00) P P P P P P0 0 RLK O RRST WN VSYN L-- L-- L-- S SL P 0(00) 0(00) L-- L-- L-- P L-- P L-- P L-- () 0(00) S SL R0 K IO IO IO 0 R K R WN.K R RRST.K R O.K ()R0 は未実装 ()R, は未実装 R.K R.K R.K R Rは未実装.K R,, は未実装 Q TXU N S-X-(L)(SN) N -0.V~V を入力 L L L L N L バックライト電源へ [0..] IO[0..] VNPOUT VNPOUT () R 0 L SML-0T R.K U TWU(L) 0 TOUINT X 0Mz 抵抗アレイ R の信号はスワッピング可 XOUT YOUT U TWU(L) T TXU N -0 TPRS MO R.K 0 R TPRS MO.K MOがIのとき 実行モード MOがLOWのときブートモード 0 0 0 0 JP: アナログデータの X 反転 JP: アナログデータの Y 反転 U XIN/P- P-/TIN/INT/SSI/MP-0 P-/SS/MP- P-/SSK/MP- P-/NTR0/S /VR P-/INT0 / J [X] J [Y] XOUT/P- P-0/KI0/N/MP0-0 P-/KI/N/MP0- MO P-/KI/N0/MP0- P-/KI/N/TZOUT P-/TX0 P-/RX0/NTR0/INT P-/LK0 P-/NTR00/INT0 RSP#U0 R 0k R 0K 0 0 X Y R 0K R 0K U0 0 YIN XIN XL YU U TWU(L) U 0 0 U0 0 U0 U0 TWU(L) U0 R0 0K R 0K YL YU XL XR N -0 PU&ROM I 部回路図 承認確認作成 ( 有 ) ケニックシステム太田研一太田研一古南卓治
P P U KS-LTWV-I MQ MQ MQ0 TLK- T+ T- INITN MQ MQ MQ MQ MQ0 TLK+ PRORMN T+ T- MQ MQ MQ T- T+ ON MQ R/L SPR U/ JTN TMS TK TI TO NK0 0 0 0 0 0 0 0(00) MQ MQ MQ0 MQ MQ MQ MQ MQ0 MQ MQ MQ MQ P L-- P 0(00) 0(00) U/ 0 R.K R 0K スワッピング不可 0(00) R 0K R.K R 0K R.K R.K R.K R.K LONO N :TMS :TI :TO :TK : : -X-(L)(SN) 0 0 P ONI 赤ラインの配線は LVS 用配線のため下記注意が必要 部品面配線 U-N 間は等長配線 U-N 間は出来るだけ短く LVS 配線パターンの周辺は ガードパターン LVS 下の内層 パターンは分割スリットは入れない 差動ペア間の配線間隔は最小 各ペア間の配線間隔は上記間隔の 倍以上 LVS と MOS,TTL 配線の間隔は上記の 倍以上 U VIN VIN ON TPS IMON の SM_PORT 設定において PRORMN_ON_INITN とする VOUT L 信号ラインが赤色のライン (LVS 信号 ) は LVS 信号同士であればペアでスワッピングは可プルアップ抵抗の信号はスワッピング不可 N は未実装 J [U/] J [] RXIN0N RXIN0P RXINN RXINP RXINN RXINP LKN LKP U/ J [V/Q] L L 以上 以上 LVS ペア LVS ペア MOS 信号 N 0 0 : : : : :RXIN0- :RXIN0+ : :RXIN- :RXIN+ 0: :RXIN- :RXIN+ : :LK- :LK+ : :N :N : 0: -0P-(IROS) 0 0 0 J [V/Q] N0 0 0 0 LK sync Vsync R0 R R R R R 0 0 N R/L U/() N(V/Q) 0-0-0-0-00+ L TT の液晶へ L I 部回路図 承認 確認 差動ラインの配線長誤差について各ペア (P/N) は誤差 0mm LKP(N): 基準 デンシトロンのVは 番ピンを につなぐ J, は使用する液晶によって どちらかをショートする 両方ともオープンの場合もある その他の差動信号 LKP(N) を基準に +mm 以内 N0 は未実装 作成 ( 有 ) ケニックシステム古南卓治
作成確認承認 ( 有 ) ケニックシステム古南卓治太田研一太田研一 SRM I 部回路図 P 0(00) P 0(00) P 0(00) 0(00) MQML MQM MS# MLK MRS# MK MS# M0 M M M M M M M M M M0 M M0 M P P L-- MQ0 MQ MQ MQ MQ MQ MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ P P L-- P L-- V Q0 VQ Q Q Q Q Q VQ Q 0 Q Q Q V QML W S RS S 0 0 0 0 V 0 N K LK QM N 0 Q VQ Q Q0 Q Q Q VQ Q 0 Q Q Q U ISS00-TLI 0 0 0 0 0 0 MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ MQ MQ MQ MQ MQ0 MQ MQML MQM MS# MLK MRS# MK MS# M0 M M M M M M M M M M0 M M0 M 0 配線は下記注意が必要 出来る限り部品面配線 U-U, 間は等長配線 U-U, 間は出来るだけ短く V Q0 VQ Q Q Q Q Q VQ Q 0 Q Q Q V QML W S RS S 0 0 0 0 V 0 N K LK QM N 0 Q VQ Q Q0 Q Q Q VQ Q 0 Q Q Q U ISS00-TLI 0 0 0 0 0 0 MQ0 MQ MQ MQ MQ MQ MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ MQMLL MQML MS# MLK MRS# MK MS# M0 M M M M M M M M M M0 M M0 M 0 フレームバッファメモリ上位 ビットフレームバッファメモリ下位 ビット MQML MQMLL MQ MQ MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ0 MQ MQ MQ MQ MQ MQ0 MQ MQ MQ MQ R0.K R.K MS# R.K MRS# R.K MS# P(U) SRM(U) SRM(U) 等長配線 MLK MLK MLK MLK:U-U=U-U MLK: 誤差 0mm その他の信号 : MLK を基準に誤差 +0mm 以内 M () MQ MQ MQ0 MQ MQ MQ MQ IO MQ MQ MQ MQ MQ MQ0 MQ OSLK NK MQ MQ U KS-LTWV-I MRS# K MQM J MLK J MQML K MS# J MQ IO J J MQML J MQ MS# K MQMLL M K MQ MQ NK IO J U KS-LTWV-I M P M M M0 L K 0 R M M M L IO M M N M0 M M N M L M P M0 L M N M L MK K NK U KS-LTWV-I U( 上位側の SRM) とそのパスコンは未実装 M