untitled
|
|
|
- まれあ みつだ
- 9 years ago
- Views:
Transcription
1 FPGA SATA AE/
2 AVNET, INC. : 1921 : 1955 / : 1960 NYSE - AVT ( Sector : Technology ) CEO: Roy Vallee ( : : : 11,000 : KPMG LLP : 6 30 Fortune 500 ( ) InformationWeek 500 ( ) Fortune Top50 Fastest Growing Companies ( 2002 )
3 AVNET JAPAN ( ) IP
4 SATA HDD SATA HDD SATA PC SATA 4 PC 3Gbps 1 PC esata 2m PC PC HDD/PC PC SATA
5 SATA SATA SATA SATA FPGA FPGA SATA /
6 SATA
7 ATA SATA ATA ATA SATA FIS Frame Information Structure FIS FIS ATA
8 FIS Register Host to Device (Reg HD) FIS 27h
9 FIS Register Device to Host (Reg DH) FIS 34h
10 FIS Data FIS 46h
11 SATA IDENTIFY DEVICE ATA Device/Head ECh 1 SATA RegHD FIS Device Command Ech PIOSU FIS RegDH DataDH FIS 1
12 RegHD FIS PIOSU FIS DataDH FIS
13 SATA
14
15 8b/10b 10b/8b 8b/10b 8bit 10bit 3Gbps 300MB/s H L DC 8bit 10b K 8bit 1bit 10bit 5bit 3bit Dxx.x Kxx.x D16.2 K K16.2
16 SATA 4 K
17 ALIGN - 256DWORD SOF, EOF FIS SOF EOF R_OK, R_ERR R_OK CRC R_ERR HOLD, HOLDA FIFO / HOLD HOLD 20DWORD HOLDA 2m 1Dword
18 CRC/ CRC CRC FIS EMI Liner Feedback Shift Register (LFSR) XOR
19 SATA
20 Out-of-Band (OOB) P N / / ns 106.7ns ALIGN ALIGN ALIGN ALIGN ALIGN ALIGN ALIGN ALIGN ALIGN ALIGN 320ns COMRESET/COMINIT 106.7ns COMWAKE
21
22 OOB
23 FPGA SATA
24 FPGA SATA GTP/GTX SATA FPGA SATA GTP/GTX FPGA IP SATA Gen2 SATA Gen 1/2 XAPP870 GTP
25 DesignGateway SATA IP Virtex-5 LXT SATA IP ML505 Xilinx Virtex5 Microblaze SATA-II Host IP BRAM Interface Host I/F Transport Layer Link Layer Peripherals MPMC2 Memory Controller PIM I/F DMA Table FIS I/F FIFO FIFO CRC Descrambler Scrambler FIFO SATA-II PHY I/F RocketIO GTP SATA-II HDD Memory Mapped I/O Host Clock 75MHz SATA FIS I/F 150MHz 150MHz
26 8b/10b,,CRC CPU esata HOLDp HOLDAp 18DWords 2m 1Dword 20Dwors 50cm SATA
27 /
28 / FPGA FIS FIS CPU CPU DMA SATA IP DMA DMA Data FIS FIS DMA CPU
29 FPGA ATA Avnet Web HDD RAID FPGA SATA Viretx-5 ML505/ML506
SerialATA ATA Embedded Clocking 8B10B coding 2 pair Hot Plug ATA ATA (150MB/s ) 10 roadmap 2004/2/17 SATA Overview Page 2
2004.2.17 [email protected] SerialATA ATA Embedded Clocking 8B10B coding 2 pair Hot Plug ATA ATA (150MB/s ) 10 roadmap 2004/2/17 SATA Overview Page 2 SATA PC JBOD 2004/2/17 SATA Overview Page 3
Microsoft Word - dg_sata_ip_refdesign_host_jp.doc
SATA-IP ホスト向けリファレンス デザイン説明書 Rev1.4 2009/06/05 このドキュメントは Xilinx 製 ML506/505 評価ボードで動作する SATA-IP ホスト向けのリファレンス デザインに関して説明したものです 1. SATA についてシリアル ATA (SATA) は従来のパラレル ATA(PATA) に替わる革新的なストレージ インターフェイスです また 最新の
Microsoft PowerPoint - DG_ETセミナ資料.ppt
IP コアを使った SATA ストレージ システムの FPGA 実装 Ver1.0 2010/12/7 Design Gateway Page 1 アジェンダ SATA 概略 SATAストレージ概略 SATA 規格概略 SATA-IP 紹介 SATA-IP 概要 評価 / 開発環境 SSD の動向 HDDとの比較と動向 SSDの課題と対策 2010/12/7 Design Gateway Page
untitled
2005 6 8 LJDN-PT-GE-0220-0001 Application Presentation Session Transport Network Data Physical LeCroy Japan Corp. May 2005 Page 2 LeCroy Japan Corp. May 2005 Page 3 LeCroy Japan Corp. May 2005 Page 4 1100001100101010101011101010010001011001
Microsoft Word - dg_sata_ip_data_sheet_7series_jp.doc
型番 : SATA-IP IP-KT7 (Kintex-7 向け Xilinx 7/UltraScale SATA-IP IP-ZQ7 (Zynq-7000 向け ) SATA IP トランスポート SATA-IP IP-AT7 (Artix-7 向け ) SATA-IP IP-VT7 (Virtex-7 向け ) SATA-IP IP-KU (Kintex UltraScale 向け ) 2017/01/06
XAPP858 - High-Performance DDR2 SDRAM Interface In Virtex-5 Devices
XAPP858 (v1.1) 2007 1 9 : Virtex-5 FPGA Virtex-5 DDR2 SDRAM : Karthi Palanisamy Maria George (v1.1) DDR2 SDRAM Virtex -5 I/O ISERDES (Input Serializer/Deserializer) ODDR (Output Double Data Rate) DDR2
Serial ATAテクノロジーとSerial Attached SCSIテクノロジー
HP industry standard servers 2003 6 Serial ATA Serial Attached SCSI TC030605TB...2...2 HDD...2 ATA... 2 SCSI... 4... 5 LVD...5...6 8b/10b...6 Serial ATA...7 SATA 1.0... 7...7 SATA II... 9...9...9 SATA...
非圧縮の1080p60ビデオをサポートする3Gbps SDIコネクティビティ・ソリューション
LMH0340,LMH0341 Literature Number: JAJA432 SIGNAL PATH designer Tips, tricks, and techniques from the analog signal-path experts No. 113... 1-5...4... 7 1080p60 3Gbps SDI Mark Sauerwald, SDI Applications
Microsoft Word - dg_sata_ip_appnote1_jp.doc
[SATA-IP アプリケーション ノート 1] SSD パフォーマンス レポート Rev 1.2 2009 年 3 月 23 日 本 ドキュメントは SATA-IP を 最 新 の 高 速 SSD ドライブと 接 続 し 転 送 パフォーマンスを 実 測 した 結 果 レポートです 1. 概 要 近 年 のストレージ デバイスの 大 容 量 化 と 低 価 格 化 に 伴 い FPGA を 使 った
untitled
16 4 1 17 1 50 -1- -2- -3- -4- -5- -6- -7- 1 2-8- -9- -10- -11- Web -12- (1) (2)(1) (3) (4) (1)()(2) (3)(4) -13- -14- -15- -16- -17- -18- -19- -20- -21- -22- -23- (2)(1) (3) -24- -25- -26- -27- -28- -29-
untitled
LVDS 1 ( LVDS) / 50% 2 ( LVDS) / 50% 3 USB2.0 480Mbps Serial ATA Gen1 1.5Gbps PCI Express Gen1 2.5Gbps 4 Host Data Device Clock 5 Data Skew Host Data Device Clock Setup Hold Data Skew 6 Host Data Device
Nios® II HAL API を使用したソフトウェア・サンプル集 「Modular Scatter-Gather DMA Core」
ALTIMA Company, MACNICA, Inc Nios II HAL API Modular Scatter-Gather DMA Core Ver.17.1 2018 8 Rev.1 Nios II HAL API Modular Scatter-Gather DMA Core...3...3...4... 4... 5 3-2-1. msgdma... 6 3-2-2. On-Chip
02_Matrox Frame Grabbers_1612
Matrox - - Frame Grabbers MatroxRadient ev-cxp Equalizer Equalizer Equalizer Equalizer 6.25 Gbps 20 Mbps Stream channel Control channel Stream channel Control channel Stream channel Control channel Stream
ProLiant ML110 Generation 4 システム構成図
HP ProLiant ML110 Generation 5 2010 4 16 1 OVERVIEW ProLiant ML110 Generation 5 ProLiant ML110 Generation 5 1, 2 LED LED ( ) ( ) ( ) Lights-Out 100c ( ) 2 3 6 USB SATA ML110 G5 ProLiant ML110 G5 SATA /
ProLiant ML115 Generation 1 システム構成図
HP ProLiant ML115 Generation 5 2010 4 16 1 OVERVIEW ProLiant ML115 Generation 5 ProLiant ML115 Generation 5 1 USB 2 3 6 SATA LED LED () Lights-Out 100c () 365W ML115 G5 ProLiant ML115 G5 SATA / AMD Athlon
Microsoft PowerPoint - SAS_SATA_InFusion_セミナ資料_A 2005_Sep01
LeCroy Technical Seminar SAS/SATA プロトコルの概要と解析の実演 2005 年 9 月 1 日 ( 木 ) 13:30 ~16:30 レクロイ ジャパン株式会社 LJDN-ST-CA-0242-0001 セミナの予定 - SAS/SATAプロトコルの概要 - SAS/SATAプロトコルの市場 業界動向 - レクロイのプロトコル関連製品の概略 < 小休止 > - SAS/SATAプロトコル解析の実演
5988_7780JA.qxd
PCI Express PCI Express PCI /OS PCI Express 1. PCI Express 1000 PCI PCI-X CPU 10 GHz PCI Express PCI PCI Express PCI ExpressPCI/PCI-X33/133 MHz 2.5 Gbps PCI Express32 80 Gbps PCI Express Point-to- Point
strtok-count.eps
IoT FPGA 2016/12/1 IoT FPGA 200MHz 32 ASCII PCI Express FPGA OpenCL (Volvox) Volvox CPU 10 1 IoT (Internet of Things) 2020 208 [1] IoT IoT HTTP JSON ( Python Ruby) IoT IoT IoT (Hadoop [2] ) AI (Artificial
Microsoft Word - dg_sata_achi_ip_data_sheet_jp.doc
SATA A AHCI IP コアデータシート 2017/01/09 Product Specification Rev1.4J Design Gateway Co.,Ltd 本社 : 184-0012 東京都小金井市中町 3-23-17 電話 /FAX: 050-3588-7915 E-mail: [email protected] URL: www.dgway.com 特長 Core Facts 提供ドキュメント
matrox0
Image processing products Hardware/Software Software Hardware INDEX 4 3 2 12 13 15 18 14 11 10 21 26 20 9 8 7 6 5 Hardware 2 MatroxRadient 3 MatroxSolios MatroxMorphis MatroxVio 10 MatroxOrionHD 11 MatroxConcord
PowerPoint プレゼンテーション
LSI Web Copyright 2005 e-trees.japan, Inc. all rights reserved. 2000 Web Web 300 Copyright 2005 e-trees.japan, Inc. all rights reserved. 2 LSI LSI ASIC Application Specific IC LSI 1 FPGA Field Programmable
DVI
DVI December 2003 December 2003 ? December 2003 Page 3 Host Data Device Clock December 2003 Page 4 Data Skew Host Data Device Clock Setup Hold Data Skew December 2003 Page 5 Host Data Device Clock Setup
Keysight Technologies U3051B BusXpert Microシリーズ SAS/SATAプロトコル・アナライザ
Keysight Technologies U3051B BusXpert Micro SAS/SATA Data Sheet PCI Express SAS SATA PHY Rx/Tx 2ns 18GB 12 02 Keysight U3051B BusXpert Micro SAS/SATA - Data Sheet High Performance Hardware Platform SAS
Microsoft Word - dg_sataahciip_refdesign_jp.doc
SATA AHCI-IP コア リファレンス デザイン説明書 Rev1.3J 2017/03/22 本ドキュメントは AHCI-IP コア実機デモ システムのリファレンス デザインを説明したものです SATA-IP コアの上位に AHCI-IP コアを実装することで アプリケーション レイヤのドライバを介して Linux 等の OS から接続 SATA デバイスを直接ドライブとして認識でき ファイル
プロセッサ・アーキテクチャ
2. NII51002-8.0.0 Nios II Nios II Nios II 2-3 2-4 2-4 2-6 2-7 2-9 I/O 2-18 JTAG Nios II ISA ISA Nios II Nios II Nios II 2 1 Nios II Altera Corporation 2 1 2 1. Nios II Nios II Processor Core JTAG interface
IBM PureData
IBM Software Information Management IBM PureData System for Analytics 2 IBM PureData System for Analytics 2 2 3 2 5 - S-Blade 6 S-Blade - IBM FAST 7 7 8 10 11 11 IBM PureData System for Analytics 11 IBM
HP ProLiant ML110 Generation 5 システム構成図
HP ProLiant ML110 Generation 5 Storage Server 2009 12 10 OVERVIEW (SATA ) 1 () 2 USB 3 6 3.5 SATA NH () DVD-ROM LED LED Smart E200/128 BBWC Lights-Out 100c ( ) 1TB-SATA x64 WSS2003R2 2TB-SATA x64 WSS2003R2
ProLiant ML115 Generation 1 システム構成図
HP ProLiant ML115 2008 7 17 5 19 7 31 HP ProLiant ML100 ProLiant Web http://www.hp.com/jp/mega_proliant OVERVIEW ProLiant ML115 ProLiant ML115 1 2 USB LED LED 4 Lights-Out 100c 3 6 SATA ProLiant ML115
「FPGAを用いたプロセッサ検証システムの製作」
FPGA 2210010149-5 2005 2 21 RISC Verilog-HDL FPGA (celoxica RC100 ) LSI LSI HDL CAD HDL 3 HDL FPGA MPU i 1. 1 2. 3 2.1 HDL FPGA 3 2.2 5 2.3 6 2.3.1 FPGA 6 2.3.2 Flash Memory 6 2.3.3 Flash Memory 7 2.3.4
DS_Brochure_a10_J.pdf
www.advantech.co 3IoT IoT1 WiFi 3G LTE FHD/UHD 2 6 WebWebAccess/ IMM WISE-PaaS/RMM 24365 OPS Intel Core i emenu Intel Open Pluggable 1920 x 1080 (FHD) 3840 x 2160 (UHD) 4096 x 2160 (True 4K) 4096x 2160
ProLiant ML110 Generation 4 システム構成図
HP ProLiant ML110 Generation 4 2008 1 24 OVERVIEW ProLiant ML110 Generation 4 ProLiant ML110 Generation 4 1 2 SCSI USB 3 6 SATA SAS LED LED 4 Lights-Out 100c ( ) ProLiant ML110 G4 SATA / SAS ( ) Celeron
PCI PCI 5V/32bit 3.3V/32bit 5V/64bit 3.3V/64bit PCI I/O HBA 3.3V 5V I/O 3 3V 5V PCI v2 1 5V 3.3V PCI v2 2 3.3V 5V PCI v2 3 3 3v 5V
PCI PCI 5V/32bit 3.3V/32bit 5V/64bit 3.3V/64bit PCI I/O HBA 3.3V 5V I/O 3 3V 5V PCI v2 1 5V 3.3V PCI v2 2 3.3V 5V PCI v2 3 3 3v 5V 5V 3.3V HBA HBA 5V 3.3V HBA 5V HBA 3.3V HBA 5V 3.3V HBA PCI 1.91 0.05
JIIAセミナー
Digital Interface IIDC URL teli.co.jp/ E-Mail http://www.toshiba-teli.co.jp teli.co.jp/ [email protected] EIA,NTSC EIA,NTSC 4-5 JIIA JIIA - / Digital Interface Digital Interface IEEE1394
消火まえがき.qxd
119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 1100 1200 1300 1400 1500 1600 1700 1800 1900 2000 2100 1032MHz 1489MHz 1895MHz 2150MHz 142 143 144 145 146 147
Stratix IIIデバイスの外部メモリ・インタフェース
8. Stratix III SIII51008-1.1 Stratix III I/O R3 SRAM R2 SRAM R SRAM RII+ SRAM RII SRAM RLRAM II 400 MHz R Stratix III I/O On-Chip Termination OCT / HR 4 36 R ouble ata RateStratix III FPGA Stratix III
取扱説明書 [d-01H]
d-01h 1 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 1 2 19 3 1 2 4 3 20 4 21 1 2 3 4 22 1 2 1 2 1 23 1 1 2 24 25 26 1 1 1 2 27 1 2 3 28 29 1 2 1 2 3 30 1 2 3 4 5 1 2 3 31 1 2 3 4 32 33 34 1 35 1 36 37
ProLiant DL165 G6 システム構成図
P ProLiant DL165 Generation 6 2010 9 9 1 OVERVIEW ProLiant DL165 Generation 6 ProLiant DL165 G6 A () PC2-6400 REG ECC DDR2 SDRAM 3 4 8 USB2.0 2 1 4 SATA AMD Opteron 2400 ( 2 ) LED PCI Express x4 /SATA
2
2 485 1300 1 6 17 18 3 18 18 3 17 () 6 1 2 3 4 1 18 11 27 10001200 705 2 18 12 27 10001230 705 3 19 2 5 10001140 302 5 () 6 280 2 7 ACCESS WEB 8 9 10 11 12 13 14 3 A B C D E 1 Data 13 12 Data 15 9 18 2
untitled
1 211022 2 11150 211022384 3 1000 23% 77% 10% 10% 5% 20% 15% 40% 5% 3% 8% 16% 15% 42% 5% 6% 4 =1000 = 66 5 =1000 = 59 6 52%(42% 1000 7 56% 41% 40% 97% 3% 11%, 2% 3%, 41 7% 49% 30%, 18%, 40%, 83% =1000
デザインパフォーマンス向上のためのHDLコーディング法
WP231 (1.1) 2006 1 6 HDL FPGA TL TL 100MHz 400MHz HDL FPGA FPGA 2005 2006 Xilinx, Inc. All rights reserved. XILINX, the Xilinx logo, and other designated brands included herein are trademarks of Xilinx,
PPTフォーム(white)
Spartan-6 概要 株式会社 PALTEK Engineering Group Proprietary to PALTEK CORPORATION 1 アジェンダ Spartan-6 導入 概要 Spartan-6 アーキテクチャ CLB ブロック RAM SelectIO クロック DSP メモリコントローラブロック (MCB) GTP 2 概要 ( ファミリ ) Virtex-6 LXT
Product Guide
Product Guide Digilent Inc. Digilent Inc. National Instruments 2000 Digilent Inc. Xilinx, AnalogDevices and Imagination Technology 70 1,000 Digilent Inc. Digilent Inc. Avnet EM Avnet EM Digilent Inc. ZedBoard,
ProLiant ML110 システム構成図
HP ProLiant ML150 Generation 2 2006 9 12 1 OVERVIEW ProLiant ML150 Generation 2 ProLiant ML150 (SATA ) A B B C 3.5 1 6 3.5 SATA H () 4 SATA PCI (PCI-X PCI Express) 1 3.5 48 IDE CD-ROM Xeon ( ) ProLiant
(Microsoft PowerPoint - E6x5C SDXC Demo Seminar [\214\335\212\267\203\202\201[\203h])
Atom プロセッサ E6x5C の紹介と FPGA IP Core 活 例の紹介 アイウェーブ ジャパン株式会社 神奈川県横浜市中区住吉町 3 丁目 29 番住吉関内ビル8 階 B Tel: 045-227-7626 Fax: 045-227-7646 Mail: [email protected] Web: www.iwavejapan.co.jp 2011/5/30 1 iwave Japan,
目 次
1 2 3 t 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 IP 169 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67
3 SIMPLE ver 3.2: SIMPLE (SIxteen-bit MicroProcessor for Laboratory Experiment) 1 16 SIMPLE SIMPLE 2 SIMPLE 2.1 SIMPLE (main memo
3 SIMPLE ver 3.2: 20190404 1 3 SIMPLE (SIxteen-bit MicroProcessor for Laboratory Experiment) 1 16 SIMPLE SIMPLE 2 SIMPLE 2.1 SIMPLE 1 16 16 (main memory) 16 64KW a (C )*(a) (register) 8 r[0], r[1],...,
Keysight E4887A HDMI TMDS 信号発生器プラットフォーム
Keysight E4887A HDMI TMDS Data Sheet Version 2.1 02 Keysight E4887A HDMI TMDS - Data Sheet HDMI 1.3 HDMI High-Definition Multimedia Interface HDMI HDMIHDMI HDMI DSO80000 HDMI N5399A E5971C TDR 86100C DCA-J
102
5 102 5 103 q w 104 e r t y 5 u 105 q w e r t y u i 106 o!0 io!1 io q w e r t y 5 u 107 i o 108 q w e q w e r 5 109 q w 110 e r t 5 y 111 q w e r t y u 112 i q w e r 5 113 q w e 114 r t 5 115 q w e 116
Express5800/110Ee Pentium 1. Express5800/110Ee N N Express5800/110Ee Express5800/110Ee ( /800EB(256)) ( /800EB(256) 20W) CPU L1 L2 CD-
Express5800/110Ee Pentium 1. Express5800/110Ee N8500-654 N8500-655 Express5800/110Ee Express5800/110Ee ( /800EB(256)) ( /800EB(256) 20W) CPU L1 L2 CD-ROM LAN Windows NT Server 4.0 Pentium 800EBMHz 1 (
[公開OK][空閑さん資料]kuga-ovs-fpga.pptx
FPGA を使って Open vswitch の データプレーンを作る 慶應義塾 大学空閑洋平, 松 谷健史 SDN Japan 2012/12/7 Open vswitch を使った DIY 設計スイッチの発表です 5000 円前後の FPGA を想定 1000BASE- T マルチポート NIC Offloading 機能 CPU+SW 部と転送 HW 部の分離離
ATLAS 2011/3/25-26
ATLAS 2011/3/25-26 2 LHC (Large Hadron Collider)/ATLAS LHC - CERN - s=7 TeV ATLAS - LHC 1 Higgs 44 m 44m 22m 7000t 22 m 3 SCT( ) SCT(SemiConductor Tracker) - - 100 fb -1 SCT 3 SCT( ) R eta=1.0 eta=1.5
セキュアVMの アーキテクチャ概要
2008 年 11 月 18 日 ( 火 ) セキュア VM ワークショップ ( 公開用修正版 ) 筑波大学講師品川高廣 セキュア VM BitVisor の アーキテクチャ概要 背景と目的 情報漏洩事件の増加 PC USBメモリ等の紛失 盗難 インターネット経由 ウィルスやファイル交換ソフトなど 仮想マシンモニタ (VMM) による安全性向上 暗号化 認証を VMM で強制する ストレージ及びネットワークの暗号化
2014-11.key
2014-11 1 2 3 4 5 7 8 9 10 11 12 PC 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 45 46 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68
「東京こどもネット・ケータイヘルプデスク(こたエール)」平成22年度相談実績の概要
734, 35% 62, 11% 84, 16% 530, 26% 235, 11% PC) 396, 73% 579, 28% ) (21 ) 2 3 4 5 6 7 8 9 10 11 12 13 200 150 100 22 182 200 150 100 22 50 54 PC 49 52 PC 50 41 14 17 1 1 4 16 3 6 14 180 250 200 150 235
6 30 2005 10 1 65 2,682 00 21.9 481 1 2,776 21.0 15 1,740 00 5.8 107 13.6 40 2025 24.2-0 - -1 - -2 - -3 - -4 - -5 - -6 - -7 - -8- -9 - - 10 - -11 - - 12 - - 13-10 11 59 4 59 3 10 17 - 14 - - 15 - - 16
190603_Dell_20p_v2
Cuskit 7920 7820 5820 7920R 3930R 3630 3430 3.5 [575-BBRY] [575-BBRX] [575-BBTP] [400-BBSH] [400-BBSG] [575-BBWY] P.12 P.13 P.15 2.5 [575-BBTQ] [400-BBSI] [400-BBSF] [575-BBWX] [575-BBVQ] +[470-ACJR] P.4
日立評論2008年1月号 : 基盤技術製品
Infrastructure Technology / Products HIGHLIGHTS 2008 HDD 2.5 HDD3.5 HDD 1 Deskstar 7K1000 HDD Hard Disk Drive 2006 5 PC 2.5 HDD HDD 3.5 HDD1 1 2007 3Deskstar 7K1000 3.5 HDD 1149 Deskstar 7K500 2 GMR Giant
, 360ml P , 360ml P , 360ml P , 40, 720ml P , 14, 2
3-1 3-1 20 2600, 20, 360ml P.35 3-2 3-2 16 2700, 16, 280ml P.35 3-3 3-3 20 2600, 20, 360ml P.35 3-4 3-4 19 2600, 19, 340ml P.35 3-5 3-5 20 2900, 20, 360ml P.35 3-6 3-6 18 3000, 18, 320ml P.35 3-7 3-7 18
