SH2A-DUALコア搭載製品SH7265のご紹介

Size: px
Start display at page:

Download "SH2A-DUALコア搭載製品SH7265のご紹介"

Transcription

1 SH2A-DUAL コア搭載製品 SH7265 のご紹介 システムソリューション統括本部システムソリューション製品技術部 1

2 ルネサスのマルチコア化取組み (1) 業界動向 ニーズ : 機器のさらなる性能向上 高機能化 対応策 : 微細化による大規模集積化 高速化 消費電力問題 解の 1 つとして マルチコア化の流れ (2) ルネサスのマルチコア化取組み状況適用分野別のマルチコア製品を開発中 1 マルチメディア処理向けマイクロプロセッサ (SH-4A) 2 機器制御向けマイクロコントローラ (SH-2A) (3) 今回のご紹介製品 SH2A-DUAL コア搭載製品 : SH7265 業界初の汎用マルチコア マイクロコントローラ製品 2

3 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 利用方法 まとめ 今後 3

4 背景処理の増大と消費電力 動向 : ユビキタス社会に向け 機器のさらなる高機能化 高性能化 安全化を追求この結果 組込み機器の処理内容の高度化 大規模化が急速に進展中 要求 : マイコンに対し より一層の高処理性能化 大規模集積化 2. 対応策 従来は微細化で対応 しかし 近年は微細化だけでは対応しきれず 理由 :CPU コアが 1 つでは 非常に高い動作周波数を必要とし 消費電力が増大 1 つの解 : マルチコア化 (1 チップに CPU コアを複数搭載し 処理性能を向上 ) 商用化例 1. サーバ 2.PC 用プロセッサ 3. 専用 SoC( 用途限定 ) 汎用の組込み用途向けではなし 4 大シングルコア消小 1. 市場の動向と要求費電力低 2 CPU コア 処理性能 マルチコア 4 CPUコア 高 消費電力低減低減

5 お客さまのニーズ マイクロコンピュータを使っているけれどもそれを更に 制御処理能力の向上 開発コストの抑制 信号処理能力を DSP 並みに向上 グラフィックス表示能力の高度化 ネットワーク通信機能等の容易な付加 部品点数 部品コストの抑制 消費電力の抑制 リアルタイム性の確保 汎用マイコンとして製品化 SH-2A デュアルコア マイコン 5

6 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 利用方法 まとめ 今後 6

7 組込み向け汎用マルチコア製品開発のコンセプト 組込み向け汎用マイコンの要件を保持 低消費電力重視 リアルタイム性の確保 汎用性の確保 開発ツールの整備 既存システムからの移行容易性を考慮 7

8 組込み機器分野での要件 (1) ーリアルタイム性の確保 - アプリケーションの高性能化 複雑化による課題 制御処理の対象数増加し リアルタイム性が必要な制御処理に影響 シングルコア処理が阻害され トラブル発生 システムコントロール 処理 1 CPU 処理 2 音切れなどが発生 処理 3 CD デッキ制御 CD デッキ 課題へのルネサスの対応 音切れなし マルチコアリアルタイム性が必要な処理を分離これにより 他の処理に影響されず システムコントロール 処理 1 処理 3 CPU0 処理 2 CPU1 CD デッキ制御 CD デッキ 8

9 組込み用途 信号処理 機器制御など応用が広範囲 専用 SoC マルチコア構成例 :CPU( 機器制御 )+ 音声処理または画像処理用プロセッサ 音声や画像の処理性能は高いが 用途が限定 システムコントロール 組込み機器分野での要件 (2) ー汎用性の確保 - 処理 1 処理 3 CPU マルチコア 処理 2 専用 DSP 音楽再生 音楽再生処理 システムコントロール 処理 1 処理 3 CPU 処理 2 専用ク ラフィックスフ ロセッサ 画像処理 画像表示 9

10 課題へのルネサスの対応ー汎用性の確保 - 音声処理や画像処理が可能な高性能 CPU コアを複数搭載 同じ CPU で音声や画像の処理を行え 多様な応用に対応可能 マルチコア システムコントロール CPU0 FPU 内蔵汎用コア CPU1 FPU 内蔵汎用コア 音楽再生処理 FPU により 信号処理や画像処理を高速実行 画像表示 10

11 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 利用方法 まとめ 今後 11

12 マルチコア技術の概要 (1) リアルタイム制御性能に優れた SH2A-FPU CPU コア 音声や画像処理も可能な高性能 CPU コアを採用 (2) 高転送効率の 4 層マルチレイヤバス構造 高速かつ安定した処理性能を確保 (3) CPU 間の連携処理を実現する CPU 間通信機能 ハードウェアおよびソフトウェアのサポートにより CPU 間での互いの処理状況の把握 処理の同期およびデータの受け渡しが可能 (4) マルチコア用プログラム開発を支援する開発環境 エミュレータ コンパイラおよびデュアルコア用 OS を準備 12

13 成長続ける SuperH コア SuperH のコアは MMU 搭載の SH-4A と 組込み用途に特化した SH-2A に集約しました SH-4 SH-4 プロセッサ系 SH-4A 産業 ネットワーク 携帯電話 カーナビ デジタル AV 向け組み込みプロセッサ MMU 有り汎用 OS サポート (LINUX 等 ) 可能 SH-2 SH-2 SH-3 SH-3 SH2-DSP SH3-DSP コントローラ系 SH-2A 産業 自動車 民生等 汎用組み込みコントローラ SH-1 SH-1 MMU 無し μitron 中心にサポート

14 SH2A FPU コアの特長 1. 高性能組込み機器向け CPU レジスタバンクによる高速な割込み応答速度 高コード効率 2. 浮動小数点演算ユニット (FPU) 画像処理 信号処理等に幅広く適用可能 3.FPU を含めたスーパスカラ演算方式 特定の領域では DSP を凌ぐ性能 4. 処理の応答サイクルを保障し かつ高速な応答 リアルタイム性を必要とするプログラムを内蔵 RAM 領域に格納 14

15 SH2A-DUAL プラットフォームは AMP 型のマルチコアプラットフォームです ヘテロジニアス構成 OS 1 OS 2 AMP (Asymmetrical Multi Processor: 同一 CPU) OS 1 OS 2 SMP (Symmetrical Multi Processor: 同一 CPU) Single OS Instance CPU A CPU B CPU A CPU A CPU A CPU A コア IO ピンおよびバスを別々に搭載し 完全に IO バスを分離 異なる LSI をワンチップに実装したイメージ 同種もしくは異種の CPU コアを複数個搭載 IO バスを CPU 間で共有 各 CPU ごとに 同種もしくは異種 OS 上で 異なるタスクを処理する 同じ種類の CPU コアを複数個搭載 一つの OS により 各 CPU に動的にタスクを分散して処理する リアルタイム性に優れる ソフトウェア記述性に優れる 15

16 基本アーキテクチャ 1. 汎用の SH2A-FPU コアを 2 個搭載 SH2A-FPU CPU0 FPU0 RAM0 Cache0 SH2A-FPU CPU1 FPU1 RAM1 Cache1 DMAC 2.4 層式のマルチレイヤバス構造 SH2A-FPU コア毎に独立したバスアクセスを確保 内部バス ( マルチレイヤバス構造 ) 周辺モジュール 外付け RAM 内蔵 RAM と DMAC を組み合わせて処理の応答サイクルを保障 16

17 CPU 間の通信方式 CPU0 CPU1 SH2A-FPU CPU0 URAM0 FPU0 INT CPU 間割込み SH2A-FPU CPU1 INT FPU1 URAM1 CPU 間割込み ( 専用ハードウェア ) 一方の CPU からもう一方の CPU へ割込み パラメータ受け渡しなどの通知を行う パラメータ通信 通信用メモリ領域 パラメータ通信 通信用メモリ領域を介したコピーによるパラメータ送受信 CPU 間通信の機能により CPU0 と CPU1 との間で処理の連携が可能 17

18 組込み用マルチコア対応 OS (SH2A-DUAL 用 μitron ) 外部 周辺割込み タスク 割込みハンドラ CPU 間割込み機能 (ITRON) CPU 間通信 ( 双方向 ) CPU 間割込み機能 (ITRON) 割込みハンドラ タスク ITRON カーネル アクセス CPU#0 物理メモリ CPU#0のみ使用 CPU#1のみ使用共有 ( 通信用メモリ領域 ) ITRON カーネル CPU#1 アクセス タスクの割り当ては プログラム開発時にあらかじめ決めておきます この OS の利用によって 旧来の ITRON から大幅に変わることなく SH2A-DUAL をご利用いただけます 18

19 SH2A-DUAL(SH7265/SH7205) 用開発ツール μitron 仕様 OS HI7200/MP (SH-2A マルチコアデバイス用 AMP 型 ) 新製品 オンチップデバッギングエミュレータ E10A-USB ( マルチコアデバイス用 型名 :HS0005KCU04H) 新製品 C/C++ コンパイラ SuperH ファミリ用 C/C++ コンパイラ ( 推奨バージョン Ver.9) コンパイラ アセンブラは既存の SH-2A 用ツールが使用できます 評価ボード R0K572650D000BR SH7265 評価ボード R0K572650D000BR 開発中 ( 特別出荷中 ) SH7205CPU ボード M3A-HS50G50 開発中 ( 特別出荷中 ) M3A-HS50G50 19

20 High-performance Embedded Workshop CPUID#1 ワークスペース Build ELF/DWARF CPUID#2 ワークスペース Build ELF/DWARF S-Type S-Type ターゲットボード E10A-USB 20

21 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 SH2A-FPU コアを 2 個搭載する製品 SH2A-DUAL として展開最初の製品 : SH7205 SH7265 利用方法 まとめ 今後 21

22 SH7205 概要 適用分野 : 産業機器 一般機器 豊富な周辺機能 1. 各種ストレージをサポート (ATAPI/NANDフラッシュ/USB 2.0) 2.2Dエンジン搭載 ( デジタル動画入力 アナログRGB 出力 ) 3. 多機能タイマ内蔵モータ制御可能 SH-2A (200MHz) SH-2A (200MHz) BSC ROM,SRAM, SDRAM MTU2 5ch INTC FPU FPU DMAC SSI 6ch I Cache 8kB I Cache 8kB URAM 32KB ATAPI D Cache 8kB D Cache 8kB URAM 64KB CAN 2ch パッケージ :272 ピン BGA (Ball Grid Array) ADC 10bit 8ch RTC WDT SSU 2ch NAND Flash IF 2D Graphics USB2.0 HOST/ FUNC (HS) 2port SCIF 6ch I2C 22

23 SH7265 概要 適用分野 デジタルカーエンターテイメント機器等 SH7205 に下記機能を付加 1.SDカードインタフェース 2.IE Bus 3. 圧縮音楽ファイル (AAC 形式 ) エンコード アクセラレータ 車載品質対応 (-40~85 ) パッケージ :272 ピン BGA (Ball Grid Array) SH-2A (200MHz) SH-2A (200MHz) BSC ROM,SRAM, SDRAM MTU2 5ch ADC 10bit 8ch INTC WDT FPU FPU DMAC SSI 6ch NAND Flash IF I Cache 8kB I Cache 8kB URAM 32KB SCIF 6ch D Cache 8kB D Cache 8kB URAM 64KB CAN 2ch USB2.0 HOST/FUNC (HS) 2port SD Card IF I2C RTC SSU 2ch 2D Graphics AAC Enc. ATAPI IE Bus 23

24 SH7265/SH7205 の特長 - 電源電圧 : Vcc 1.2V, PVcc 3.3V - パッケージ : BGA (0.8mmピッチ ) - 温度 : -20~85 (SH7205) -40~85 (SH7265) - WS: NOW 24

25 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 利用方法 まとめ 今後 25

26 ソフトウェア構成 Application #0 uitron SH2A-FPU CPU0 FPU0 RAM0 Cache0 Application #1 SH2A-FPU CPU1 FPU1 uitron RAM1 Cache1 デュアル OS 構成 < メリット > シングルコアの uitron プログラムを SH2A-DUAL 用 uitron を用いてデュアルコア用プログラムに流用可 uitron の Remote Procedure Call 機能および Remote Service Call 機能を活用 RAM 周辺 26

27 インバータ制御に必要な PWM 波形の発生 SH7205 を用いた産業 / 計測機器応用例 SH-2A (200MHz) SH-2A (200MHz) BSC ROM,SRAM, SDRAM FPU FPU DMAC I Cache 8kB I Cache 8kB URAM 32KB D Cache 8kB D Cache 8kB URAM 64KB (1) CPU0 で制御 : FPU を使用した座標計算モータ制御に適した MTU2 内蔵 (PWM 波形出力,2 相エンコーダ機能 etc.) (2) CPU1 で制御 : 表示制御 CAN/USB 等等通信制御 (3) FPU MTU CAN 等の強力な周辺機能 MTU2 5ch INTC SSIF 6ch ATAPI CAN 2ch ネットワーク TR/RV PC ADC 10bit 8ch WDT NAND Flash IF 2D Graphics (Vin / Vout) 各種コントロールホストからの指示 USB2.0 HOST/ FUNC (HS) 2port RTC SSU 2ch I2C SCIF 6ch アナログ RGB 表示 27

28 目次 製品化の背景 開発コンセプト マルチコア技術の概要 マルチコア製品第一弾の概要 利用方法 まとめ 今後 28

29 SH2A-DUAL プラットフォームのまとめ AMP( 非対称型マルチプロセサ ) レイテンシ重視型のマルチレヤーバス (MLB) を採用 2 つのバスマスタ DMA 用の合わせて 4 系統の独立バス構造 この 2 つのバスマスタに 2 個の CPU を搭載 SOC 用標準バスとして多くの実績あり CPU は 組込み制御に適した SH2A-FPU(200MHz) を搭載する FPU は 産業 音楽などの信号処理 数値計算に適する URAM を併用することで高い実効性能を引き出せる レジスタバンクを持ち高い応答性を持つ 内蔵フラッシュメモリ時にも対応できる構造を保有 SH2A-DUAL 対応 μitron, デバッガを整備 今後も性能向上 電力低減の継続的な努力を行います 29

30 SH2A 系製品は DUALコア以降も 組込みCPU の性能向上を継続します SH-2/2E 104 MIPS FPU MAC ~80MHz SH-1 26 MIPS SH-2A Super Scalar(2 Issues ) Harvard architecture Parallel Flash access(128bit+rom Cache) New Instruction SH2-DSP 78 MIPS DSP ~100MHz Embedded Core SH-2A Dual/Multi Function Improved Dual/Multi Core Individual high speed Local-ROM/RAM High speed internal bus(i. e. 400MB/s 4) SH-2A 480MIPS ~200MHz Multi Core 化 SH-2A Dual 960MIPS Planning SH-2A Multi 1GIPS~ ~20MHz

31 2006. Renesas Technology Corp., All rights reserved.

特集新世代マイクロプロセッサアーキテクチャ ( 後編 ) 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部

特集新世代マイクロプロセッサアーキテクチャ ( 後編 ) 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部システムコア技術統括部 * 1 shimizu.toru@renesas.com * 2 hasegawa.atsushi@renesas.com * 3 hattori.toshihiro@renesas.com

More information

(Microsoft PowerPoint - E6x5C SDXC Demo Seminar [\214\335\212\267\203\202\201[\203h])

(Microsoft PowerPoint - E6x5C SDXC Demo Seminar [\214\335\212\267\203\202\201[\203h]) Atom プロセッサ E6x5C の紹介と FPGA IP Core 活 例の紹介 アイウェーブ ジャパン株式会社 神奈川県横浜市中区住吉町 3 丁目 29 番住吉関内ビル8 階 B Tel: 045-227-7626 Fax: 045-227-7646 Mail: info@iwavejapan.co.jp Web: www.iwavejapan.co.jp 2011/5/30 1 iwave Japan,

More information

完成版_セミナー発表資料110928

完成版_セミナー発表資料110928 PROFINET オープンセミナー ASIC を使用した開発 開発セミナー 目次 2 PROFINET の実装 ASIC という選択 PROFINET 機器開発における課題 ASIC による課題の解決 ASIC の特徴ターゲットアプリケーション適用例ラインアップ ASIC 製品紹介 1 PROFINET の実装 3 PROFINET の実装手法 Ethernet ポート付きマイコン FPGA PROFINET

More information

富士通セミコンダクター株式会社発表資料

富士通セミコンダクター株式会社発表資料 安心 安全を実現する安全を実現する FM3 マイコン 2012 年 6 月富士通セミコンダクター株式会社マイコンソリューション事業本部五十嵐稔行 Copyright 2010 FUJITSU LIMITED 目次 FM3 ロードマップ 安心 安全への取り組み安全への取り組み 1 Copyright 2010 FUJITSU LIMITED CPUロードマップとITRON系RTOS製品 T-Kernel/μT-Kernel

More information

富士通セミコンダクタープレスリリース 2009/05/19

富士通セミコンダクタープレスリリース 2009/05/19 [ デバイス ] 2009 年 5 月 19 日富士通マイクロエレクトロニクス株式会社 世界初!125 動作の SiP 向け低消費電力メモリを新発売 ~ メモリの耐熱性向上により 消費電力の大きな高性能デジタル家電に最適 ~ 富士通マイクロエレクトロニクス株式会社 ( 注 1) は DDR SDRAM インターフェースを持つメモリでは世界で初めて動作温度範囲を 125 まで拡張したコンシューマ FCRAM(

More information

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ

モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサ モータ HILS の概要 1 はじめに モータ HILS の需要 自動車の電子化及び 電気自動車やハイブリッド車の実用化に伴い モータの使用数が増大しています 従来行われていた駆動用モータ単体のシミュレーション レシプロエンジンとモータの駆動力分配制御シミュレーションの利用に加え パワーウインドやサンルーフなどのボディー系 電動パワーステアリングやそのアシスト機能など 高度な制御 大電流の制御などが要求されています

More information

2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事

2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事 2015 TRON Symposium セッション 組込み機器のための機能安全対応 TRON Safe Kernel TRON Safe Kernel の紹介 2015/12/10 株式会社日立超 LSIシステムズ製品ソリューション設計部トロンフォーラム TRON Safe Kernel WG 幹事 豊山 祐一 Hitachi ULSI Systems Co., Ltd. 2015. All rights

More information

ルネサス半導体セミナースケジュール

ルネサス半導体セミナースケジュール 1 3ページ 2018 年 7 12 4 6ページ 2018 年 1 6 2018/6/25 ルネサス半導体トレーニングセンター 2018 年 7 12 セミナースケジュール 製品セミナー RL78 RX RZ Renesas Synergy 7 8 9 10 11 12 RL78 1day 速習 動かしてみよう編 コース 8/7 9/26 12/11 1 間 ( 無料 ) 8/23 12/20 RL78

More information

SpeC記述のC記述への変換 (SpecCによるソフトウェア記述の実装記述への変換)

SpeC記述のC記述への変換 (SpecCによるソフトウェア記述の実装記述への変換) TOPPERS プロジェクトプレス発表 2009 年 4 月 23 日 TOPPERS/FMP カーネル TraceLogVisualizer(TLV) 本田晋也 名古屋大学大学院情報科学研究科附属組込みシステム研究センター (NCES) 助教 honda@ertl.jp 1 TOPPERS/FMP カーネル 2 組込みシステムにおけるマルチプロセッサの利用 大きく二つの理由により利用が進んでいる

More information

RXファミリ搭載マイコン評価ボード

RXファミリ搭載マイコン評価ボード RX ファミリ搭載マイコン評価ボード一覧 1 200 シリーズ (210, 21A, 220) RX210/ RX220 64pin HSBRX210/220-100B (RX210/220-) RX210/ RX220 64pin HSBRX210/220-64B (RX210/220-64pin) RX21A アナログ信号源サーミスタ アナログ切断検出模擬回路 アナログ信号源サーミスタ アナログ切断検出模擬回路

More information

ルネサスの産業ネットワーク製品 EtherCAT 対応製品を拡充 Single Protocol Controller Multi Protocol Controller EtherCAT Master EC-1 新製品!! EtherCAT 専用スレーブコントローラ Cortex-R4 Proce

ルネサスの産業ネットワーク製品 EtherCAT 対応製品を拡充 Single Protocol Controller Multi Protocol Controller EtherCAT Master EC-1 新製品!! EtherCAT 専用スレーブコントローラ Cortex-R4 Proce EC-1 製品のご紹介 2016 年 8 月 10 日ルネサスエレクトロニクス株式会社第二ソリューション事業本部インダストリ ソリューション事業部産業ネットワークソリューション部 2016 Renesas Electronics Corporation. All rights reserved. ルネサスの産業ネットワーク製品 EtherCAT 対応製品を拡充 Single Protocol Controller

More information

車載マイコンの動向

車載マイコンの動向 車載マイコンの現状について ~2008 年度サーベイ ~ 2008 年 11 月 28 日 ( 財 ) 九州先端科学技術研究所 車のエレクトロニクス化 トヨタ自動車 (1996 - *1936) 燃費 : 7 km/l トヨタ自動車 (Prius HEV 2006) 燃費 :35.5 km/l センサー : 無 ECUs: 無 センサー : 約 100 ECUs: 約 70 ECU: Electronic

More information

ハード・ソフト協調検証サービス

ハード・ソフト協調検証サービス ハード ソフトのトータルサービス 富士通エレクトロニクス株式会社株式会社富士通ソフトウェアテクノロジーズ 目次 モデル概要 モデル 特徴 このサービス利用のメリット サービスメニュー 1 企画から開発 量産までトータルでサポート 富士通エレクトロニクスと富士通ソフトウェアテクノロジーズはお客様の製品開発を 企画段階から開発 量産までサポートします 製品開発をサポートする検証 認定作業のご提供 製品要求仕様の作成をコンサルティング

More information

-2 外からみたプロセッサ GND VCC CLK A0 A1 A2 A3 A4 A A6 A7 A8 A9 A10 A11 A12 A13 A14 A1 A16 A17 A18 A19 D0 D1 D2 D3 D4 D D6 D7 D8 D9 D10 D11 D12 D13 D14 D1 MEMR

-2 外からみたプロセッサ GND VCC CLK A0 A1 A2 A3 A4 A A6 A7 A8 A9 A10 A11 A12 A13 A14 A1 A16 A17 A18 A19 D0 D1 D2 D3 D4 D D6 D7 D8 D9 D10 D11 D12 D13 D14 D1 MEMR 第 回マイクロプロセッサのしくみ マイクロプロセッサの基本的なしくみについて解説する. -1 マイクロプロセッサと周辺回路の接続 制御バス プロセッサ データ バス アドレス バス メモリ 周辺インタフェース バスの基本構成 Fig.-1 バスによる相互接続は, 現在のコンピュータシステムのハードウェアを特徴づけている. バス (Bus): 複数のユニットで共有される信号線システム内の データの通り道

More information

VXPRO R1400® ご提案資料

VXPRO R1400® ご提案資料 Intel Core i7 プロセッサ 920 Preliminary Performance Report ノード性能評価 ノード性能の評価 NAS Parallel Benchmark Class B OpenMP 版での性能評価 実行スレッド数を 4 で固定 ( デュアルソケットでは各プロセッサに 2 スレッド ) 全て 2.66GHz のコアとなるため コアあたりのピーク性能は同じ 評価システム

More information

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx

Microsoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx MATLAB/Simulink を使用したモータ制御アプリのモデルベース開発事例 ルネサスエレクトロニクス株式会社 第二ソリューション事業本部産業第一事業部家電ソリューション部 Rev. 1.00 2014 Renesas Electronics Corporation. All rights reserved. IAAS-AA-14-0202-1 目次 1. はじめに 1.1 モデルベース開発とは?

More information

RL78開発環境移行ガイド R8C/M16C, H8S/H8SXからRL78への移行(統合開発環境編)(High-performance Embedded Workshop→CS+)

RL78開発環境移行ガイド R8C/M16C, H8S/H8SXからRL78への移行(統合開発環境編)(High-performance Embedded Workshop→CS+) RL78 開発環境移行ガイド R8C/M16C, H8S/H8SXからRL78への移行 ( 統合開発環境編 ) (High-performance Embedded Workshop CS+) 2017/4/7 R20UT2087JJ0103 ソフトウェア事業部ソフトウエア技術部ルネサスシステムデザイン株式会社 はじめに 本資料は 統合開発環境 High-performance Embedded Workshop

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション Oracle GRID Center Flash SSD + 最新ストレージと Oracle Database で実現するデータベース統合の新しい形 2011 年 2 月 23 日日本オラクル Grid Center エンジニア岩本知博 進化し続けるストレージ関連技術 高速ストレージネットワークの多様化 低価格化 10GbE FCoE 8Gb FC ディスクドライブの多様化および大容量 / 低価格化

More information

PCI マルチファンクションデータ収集カードおよび 6U CompactPCI 高速デジタイザのシステム構成例 PCI バスを使用してデータ収集 PCI バスを持った PC + Acqiris 社高速デジタイザまたは Advantech 社マルチファンクションデータ収集カード PCIバスを拡張してデ

PCI マルチファンクションデータ収集カードおよび 6U CompactPCI 高速デジタイザのシステム構成例 PCI バスを使用してデータ収集 PCI バスを持った PC + Acqiris 社高速デジタイザまたは Advantech 社マルチファンクションデータ収集カード PCIバスを拡張してデ PCI マルチファンクションデータ収集カードおよび 6U CompactPCI 高速デジタイザのシステム構成例 PCI バスを使用してデータ収集 PCI バスを持った PC + Acqiris 社高速デジタイザまたは Advantech 社マルチファンクションデータ収集カード PCIバスを拡張してデータ収集インタフェース社 PCI-CompactPCI バスブリッジインタフェース PCIバスを持った

More information

テストコスト抑制のための技術課題-DFTとATEの観点から

テストコスト抑制のための技術課題-DFTとATEの観点から 2 -at -talk -talk -drop 3 4 5 6 7 Year of Production 2003 2004 2005 2006 2007 2008 Embedded Cores Standardization of core Standard format Standard format Standard format Extension to Extension to test

More information

ComputerArchitecture.ppt

ComputerArchitecture.ppt 1 人間とコンピュータの違い コンピュータ 複雑な科学計算や膨大な量のデータの処理, さまざまな装置の制御, 通信などを定められた手順に従って間違いなく高速に実行する 人間 誰かに命令されなくても自発的に処理したり, 条件が変化しても臨機応変に対処できる 多くの問題解決を経験することで, より高度な問題解決法を考え出す 数値では表しにくい情報の処理ができる 2 コンピュータの構成要素 構成要素 ハードウェア

More information

OS

OS Operatig Systems カーネルとデバイスドライバ 2019-03 1 OS の構成要素 シェル ワープロ ブラウザ さまざまなソフトウェア ] ^ _ Z ` a b c d e ` f Y Z [ \ プロセス管理通信制御ファイルシステム メモリ管理割込み制御タイマ管理 デバイスドライバ 管理プログラム 基本ライブラリ デバイスドライバ CPU メモリ ストレージ さまざまなハードウェア

More information

Industrial shields brochure_JP

Industrial shields brochure_JP 信頼性の高いオープンソースハードウェア 供給電圧 I/O デジタルアナログリレー オープンソースハードウェア オープンソース PLC およびパネル PC ついに実現! オープンソースハードウェアで プロトタイプから製品化まで対応 自由自在に革新的な開発が可能 オープンソース PLC ラインアップ (Arduino 搭載 ) の概要 リレーアナログデジタル アナログデジタル アナログ リレー I/O

More information

SafeG 高信頼組込みシステム向けデュアル OS モニタ Daniel Sangorrín, 本田晋也, 高田広章 名古屋大学 2010 年 12 月 3 日 この研究の一部は文部科学省のサポート受けて実施しています Daniel Sangorrín ( 名古屋大学 ) ET 横浜 2

SafeG 高信頼組込みシステム向けデュアル OS モニタ Daniel Sangorrín, 本田晋也, 高田広章 名古屋大学 2010 年 12 月 3 日 この研究の一部は文部科学省のサポート受けて実施しています Daniel Sangorrín ( 名古屋大学 ) ET 横浜 2 SafeG 高信頼組込みシステム向けデュアル OS モニタ Daniel Sangorrín, 本田晋也, 高田広章 名古屋大学 2010 年 12 月 3 日 この研究の一部は文部科学省のサポート受けて実施しています Daniel Sangorrín ( 名古屋大学 ) ET2010 - 横浜 2010 年 12 月 3 日 1 / 25 目次 1 Introduction 2 SafeG 3 Evaluation

More information

Monthly Research / セキュアハードウェアの登場とその分析

Monthly Research / セキュアハードウェアの登場とその分析 Monthly Research セキュアハードウェアの登場とその分析 株式会社フォティーンフォティ技術研究所 http://www.fourteenforty.jp Ver2.00.02 1 セキュアハードウェア ハードウェアレベルでのセキュリティ拡張や それを実装したハードウェアが提案されている 通常のマイクロプロセッサを拡張することで柔軟性を確保する試みもある 今回は主に ARM TrustZone

More information

ACR38T-D1 技術仕様書 V1.08

ACR38T-D1 技術仕様書 V1.08 ACR38T-D1 スマートカードリーダー 技術仕様書 V1.08 事前に告知なく変更される場合がございます カタログ 1.0. 紹介... 3 1.1. スマートカードリーダー... 3 1.2. 簡単導入... 3 2.0. 特性... 4 3.0. サポートしているカードタイプ... 5 3.1. MCU カード... 5 3.2. メモリカード... 5 4.0. アプリケーション... 6

More information

IntroductionForGR-PEACH.pptx

IntroductionForGR-PEACH.pptx 1 Arduino,mbed,TOPPERS を全部試せる! GR-PEACH 向けソフトウェアプラットフォームのご紹介 松原豊 (Yutaka MATSUBARA) 名古屋 学 学院情報科学研究科助教 TOPPERS プロジェクト運営委員 / 開発者会議実 委員 E-mail: yutaka@ertl.jp Web: http://www.ertl.jp/~yutaka 2 GR-PEACH とは?

More information

<57696E F92B28DB85F974490E F E786C73>

<57696E F92B28DB85F974490E F E786C73> 1 / 6 Express5800/50シリーズ本体装置 N80006502Y Express5800/Y55Xa(W764/2.5) N80006501Y Express5800/Y55Xa(W732/2.5) N80006402Y Express5800/Y55Xa(W764/3.5) N80006401Y Express5800/Y55Xa(W732/3.5) N80006502 Express5800/55Xa(W764/2.5)

More information

HDLトレーナーサンプルプログラム説明書

HDLトレーナーサンプルプログラム説明書 H8-BASE2 拡張キット説明書 June 10,2007 株式会社ソリトンウェーブ 目次 本製品の付属品について...3 本製品に付属するサンプルプログラムについて...4 サンプルソースの説明...5 1.TimerATest...5 2.LcdTest...5 3.AdcTest...5 4.AdcTest2...5 5.ComTest...5 6.PS2Test...6 7.FanTest...6

More information

タッチパネル式表示ユニットの装着や システム組み込みにも対応した次世代データ収録器 誕生 各種ユニットを着脱可能 アンプユニットは最大10ユニットまで混在装着可能 1 最大で10台のアンプユニットが取付けでき 本体ユニット1台で最大112chの多チャネル測定が可能です 表示ユニットは本体ユニットへの

タッチパネル式表示ユニットの装着や システム組み込みにも対応した次世代データ収録器 誕生 各種ユニットを着脱可能 アンプユニットは最大10ユニットまで混在装着可能 1 最大で10台のアンプユニットが取付けでき 本体ユニット1台で最大112chの多チャネル測定が可能です 表示ユニットは本体ユニットへの www.graphtec.co.jp タッチパネル式表示ユニットの装着や システム組み込みにも対応した次世代データ収録器 誕生 各種ユニットを着脱可能 アンプユニットは最大10ユニットまで混在装着可能 1 最大で10台のアンプユニットが取付けでき 本体ユニット1台で最大112chの多チャネル測定が可能です 表示ユニットは本体ユニットへの装着や 本体ユニットと離して装置等へ組み込む事が可能です また

More information

インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美

インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美 インテル アーキテクチャプラットフォーム リーダーシップ 2000 年 12 月 21 日 第 14 回数値流体力学シンポジウム インテル株式会社 ia 技術本部本部長坂野勝美 インテル アーキテクチャ プロセッサロードマップ 2000 年第 4 四半期 2001 年上半期 サーバ / インテル Pentium III インテル Itanium ワークステーション Xeon プロセッサプロセッサ パフォーマンスインテル

More information

新技術説明会 様式例

新技術説明会 様式例 1 ロボットへの FPGA 導入を 容易化する コンポーネント技術 宇都宮大学大学院工学研究科情報システム科学専攻助教大川猛 2 従来技術とその問題点 FPGA(Field Programmable Gate Array) は 任意のディジタル論理回路をプログラム可能な LSI ソフトウェアでは時間がかかる画像認識処理等を ハードウェア化して 高速化 低消費電力化可能 問題点 FPGA 上の回路設計が難しい

More information

Microsoft Word - 03_PCIe特集_PCIe実現方法.doc

Microsoft Word - 03_PCIe特集_PCIe実現方法.doc でもやっぱり難しそう そう感じる貴方の為の 簡単 PCI Express 実現方法 2006 年 12 月第 3 回 目次 でもやっぱり難しそう そう感じる貴方の為の簡単 PCI Express 実現方法... 2 1 PCI Express に時間もコストも掛けたくない! そんな方へ PCI Express Bridge がお勧め!... 2 2 PCI Express Bridge とは?...

More information

UCB User's Manual

UCB User's Manual UCB-21489 ユーザーズマニュアル 第 1 版 金子システム株式会社 1 ご注意 1. 本資料に記載されている内容は本資料発行時点のものであり 予告なく変更することがあります 当社製品のご購入およびご使用にあたりましては 当社ホームページを通じて公開される情報を参照ください 2. 当社から提供する情報の正確性と信頼性には万全を尽くしていますが 誤りがないことを保証するものではありません 当社はその使用に対する責任を一切負いません

More information

HPE Integrity NonStop NS2300 サーバー

HPE Integrity NonStop NS2300 サーバー HPE Integrity NonStop サーバー HPE Integrity NonStop NS2300 サーバー 製品の画像は 実際の製品と異なることがあります 概要 HPE Integrity NonStop NS2300 サーバーは J シリーズ OS を稼働する 番新しいエントリークラスのサーバーです このサーバーは HPE Integrity NonStop 製品ファミリーに新たに加わり

More information

HA17458シリーズ データシート

HA17458シリーズ データシート お客様各位 カタログ等資料中の旧社名の扱いについて 1 年 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

Microsoft Word - Si Multi Digitalカード.docx

Microsoft Word - Si Multi Digitalカード.docx Si Multi Digital カード クイックスタートガイド Si Multi Digital カード 主な特徴 Si Multi Digital card は Soundcraft のデジタルミキサー Si Performer Si Expression 用のオプションカードで 背面の拡張スロットに装着して使用します FireWire(IEEE1394) 端子を備えた Mac PC または FireWire(IEEE1394

More information

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています なお 本製品の評価キットを用意しています 詳細については 当社 営業までお問い合わせください 特長 高速応答 増倍率 2 段階切替機能 (Low ゲイン : シングル出力, High

More information

計算機アーキテクチャ

計算機アーキテクチャ 計算機アーキテクチャ 第 11 回命令実行の流れ 2014 年 6 月 20 日 電気情報工学科 田島孝治 1 授業スケジュール ( 前期 ) 2 回日付タイトル 1 4/7 コンピュータ技術の歴史と コンピュータアーキテクチャ 2 4/14 ノイマン型コンピュータ 3 4/21 コンピュータのハードウェア 4 4/28 数と文字の表現 5 5/12 固定小数点数と浮動小数点表現 6 5/19 計算アーキテクチャ

More information

Microsoft PowerPoint - 01_Vengineer.ppt

Microsoft PowerPoint - 01_Vengineer.ppt Software Driven Verification テストプログラムは C 言語で! SystemVerilog DPI-C を使えば こんなに便利に! 2011 年 9 月 30 日 コントローラ開発本部コントローラプラットフォーム第五開発部 宮下晴信 この資料で使用するシステム名 製品名等は一般にメーカーや 団体の登録商標などになっているものもあります なお この資料の中では トレードマーク

More information

UPS管理システムSAN GUARD IV

UPS管理システムSAN GUARD IV 1 / 5 SANYO DENKI TECHNICAL REPORT No.7 May-1999 特集 瀬在哲夫 Tetsuo Sezai 中島忠久 Tadahisa Nakajima 三浦博文 Hirofumi Miura 1. まえがき 情報化社会をささえるコンピュータは 万が一の電源トラブルに備えて無停電電源装置 ( 以下 UPS という ) でバックアップされている しかし 長時間の停電に対してはUPSのバックアップ時間内にコンピュータにシャットダウン処理をさせてデータの損失を防ぐ必要がある

More information

SoundStation IP7000 ネットワークインターフェイス イーサネット10/100BaseT (PoE 内蔵 ) ピクセルバックライト付グラフィカルディスプレイカーディオイドマイク ( 3) 200~7,000Hz マイク集音域 : 約 6m 周波数特性 : 160~22,

SoundStation IP7000 ネットワークインターフェイス イーサネット10/100BaseT (PoE 内蔵 ) ピクセルバックライト付グラフィカルディスプレイカーディオイドマイク ( 3) 200~7,000Hz マイク集音域 : 約 6m 周波数特性 : 160~22, SoundStation Duo ネットワークインターフェイス 2 線式 RJ-11 アナログPBX またはPSTNインターフェイス イーサネット10/100BaseT 248 68ピクセルバックライト付グラフィカルディスプレイカーディオイドマイク ( 3) 200~7,000Hz マイク集音域 : 約 3m 周波数特性 : 200~7,000Hz 入出力インターフェイス 音声出力 (RCAモノラル)

More information

Microsoft Word - Dolphin Expressによる10Gbpソケット通信.docx

Microsoft Word - Dolphin Expressによる10Gbpソケット通信.docx Dolphin Express による 10Gbps ソケット通信 Dolphin Express は 標準的な低価格のサーバを用いて 強力なクラスタリングシステムが構築できる ハードウェアとソフトウェアによる通信用アーキテクチャです 本資料では Dolphin Express 製品の概要と 実際にどの程度の性能が出るのか市販 PC での実験結果をご紹介します Dolphin Express 製品体系

More information

Slide 1

Slide 1 MSP430 : 革新的な新技術 この資料は 次世代マイコン活用セミナー (2012) から FRAM 部分を抜粋したものです Ferroelectric RAM (FRAM) 1 FRAM 次世代 MCU メモリ 不揮発性 電源が切れてもデータを保持 EEPROM の代替え品として利用可能 高速書き込み / アップデート SRAM のようなパフォーマンスアクセスタイム : ~ 50ns/ バイト

More information

CommCheckerManual_Ver.1.0_.doc

CommCheckerManual_Ver.1.0_.doc 通信チェックツール (CommChecker) 取扱説明書 (Ver.1.0) 2009 ESPEC Corp. 目次 1. 使用条件 4 2. ダウンロード & インストール 5 3. 環境設定 6 3-1.RS-485 通信 6 3-2.RS-232C 通信 7 3-3.GPIB 通信 8 4. ソフトウェアの使用方法 9 4-1. 起動 9 4-2. 通信設定 10 (1)RS485 通信 10

More information

??

?? Real-time Remote Control & Monitoring System EDUNET HYBRID EDITION 製品紹介 創造デザイン http://sozodg.com Real-time Remote Control & Monitoring System 1. 概要 1) EduNet Hybrid System は設備 PC の CPU リソースを使用せずに Full

More information

科学技術振興調整費 中間成果報告書 若手任期付研究員支援 組込みアーキテクチャ協調型実時間 OS 研究期間 : 平成 13 年度 ~ 平成 15 年 6 月 北陸先端科学技術大学院大学田中清史

科学技術振興調整費 中間成果報告書 若手任期付研究員支援 組込みアーキテクチャ協調型実時間 OS 研究期間 : 平成 13 年度 ~ 平成 15 年 6 月 北陸先端科学技術大学院大学田中清史 科学技術振興調整費 中間成果報告書 若手任期付研究員支援 研究期間 : 平成 13 年度 ~ 平成 15 年 6 月 北陸先端科学技術大学院大学田中清史 研究計画の概要 p.1 研究成果の概要 p.3 研究成果の詳細報告 1. 動的スケジューリング方式に関する研究 p.5 2. μitron 仕様の API の実装 p.7 3. 試作 LSI における OS 機能の検証 p.9 引用文献 成果の発表

More information

目次 1 はじめに 登録商標 商標 注意事項 免債事項 SR-IOV の機能概要 性能検証事例 測定環境 測定結果 各方式による共有 NIC 性能比較 ( ポートあ

目次 1 はじめに 登録商標 商標 注意事項 免債事項 SR-IOV の機能概要 性能検証事例 測定環境 測定結果 各方式による共有 NIC 性能比較 ( ポートあ ホワイトペーパー BladeSymphony Virtage SR-IOV のご紹介 2014 年 7 月発行 株式会社日立製作所 1 / 8 Copyright 2014 Hitachi, Ltd. All rights reserved 目次 1 はじめに... 3 1.1 登録商標 商標... 3 1.2 注意事項... 3 1.3 免債事項... 3 2 SR-IOV の機能概要... 4

More information

WHITE PAPER

WHITE PAPER あらゆる音源を再生可能! 高音質の要求に応える ハイレゾ対応オーディオ SoC はじめに 音楽を楽しむシーンは 時代を経て技術の進化とともに多様化が進んでいる 最近の約 20 年を振り返ってみると 音楽メディアは フラッシュメモリの開発により CD に代わって USB メモリや SD カードなどのメモリ媒体への保存が可能になり その大容量化が進んでいる また CPU の高集積化 携帯電話の高機能化が進み

More information

スライド 1

スライド 1 Java を活用するユーザー企業の最新事例ご紹介 株式会社アットマークテクノ http://www.atmark-techno.com/ 2014 年 5 月 22 日 アジェンダ アットマークテクノ Armadillo のご紹介 Java を採用するメリット 他のソフトウェアプラットフォームとの比較 Java SE Embedded 8 の JRE ESEC2014 で ECHONET Lite

More information

NCB564個別00版

NCB564個別00版 HES-M00 シリーズの新機能 脱調レス / 脱調検出 1 1. 概要 EtherCAT モーションコントロール機能内蔵 2 相マイクロステップモータドライバ HES-M00 シリーズにエンコーダ入力が追加され, 脱調検出 / 脱調レス等の機能が付加されました 2. 仕様 項目 仕様 備考 制御軸数 1 ボードで 1 軸制御 最大 枚 ( 軸制御 ) までスタック可能 電源電圧 ( モータ駆動電圧

More information

CANapeを用いたラピッドコントロールプロトタイピングのバイパス手法による制御モデル開発

CANapeを用いたラピッドコントロールプロトタイピングのバイパス手法による制御モデル開発 ape を用いたラピッドコントロールプロトタイピングのバイパス手法による制御モデル開発 近年 自動車のソフトウェア開発において 開発期間の短縮やコスト削減の面からモデルベース開発が注目されています アイシン エィ ダブリュ株式会社は ラピッドコントロールプロトタイピングのバイパス手法による制御モデル開発にベクターの測定 / キャリブレーションツール ape ( キャナピー ) を導入しました 本稿では

More information

NSW キャリア採用募集職種一覧 2018/8/16 現在 求人番号 職種対象業務必要とするスキル 経験 資格等勤務地 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 渋谷 2 プロジェクトマネー

NSW キャリア採用募集職種一覧 2018/8/16 現在 求人番号 職種対象業務必要とするスキル 経験 資格等勤務地 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 渋谷 2 プロジェクトマネー NSW キャリア採用募集職種一覧 2018/8/16 現在 1 営業スペシャリスト金融 ( 損保 生保 クレジット ) 業でのソリューション営業 IT 業界での営業経験 金融業界 IT 業界での人脈がある方尚可 2 プロジェクトマネージャシステム開発またはインフラ構築のプロジェクトマネージャ プロジェクトマネージャ経験 PMP の資格保有者 高度情報処理試験資格保有者尚可 3 プロジェクトマネージャ生保または損保システム開発のプロジェクトマネージャ

More information

Microsoft PowerPoint - RL78G1E_スタータキットデモ手順_2012_1119修正版.pptx

Microsoft PowerPoint - RL78G1E_スタータキットデモ手順_2012_1119修正版.pptx Smart Analog Stick をはじめて動かす RL78G1E STARTER KIT を始めて使う方のために インストールから基本的な使い方を体験する部分を順番にまとめました この順番で動かせば とりあえず体験できるという内容で作成してあります 2 度目からお使いの場合には Stick ボードを USB に接続した状態で 3 から始めてください 詳細な機能説明は ユーザーズマニュアルやオンラインヘルプを参考にしてください

More information

White Paper 高速部分画像検索キット(FPGA アクセラレーション)

White Paper 高速部分画像検索キット(FPGA アクセラレーション) White Paper 高速部分画像検索キット (FPGA アクセラレーション ) White Paper 高速部分画像検索キット (FPGA アクセラレーション ) Page 1 of 7 http://www.fujitsu.com/primergy Content はじめに 3 部分画像検索とは 4 高速部分画像検索システム 5 高速部分画像検索の適用時の改善効果 6 検索結果 ( 一例 )

More information

CELSIUSカタログ(2012年7月版)

CELSIUSカタログ(2012年7月版) CELSIUS PC "MADE IN JAPAN" 2012.7 W520 ハイエンドの過酷な要求に応えるパワフルなデュアルと高信頼を搭載 RAID構成 選択可能 富士通がお勧めする Windows 7. ミニタワーエントリーモデル より速く より強力に 最新の技術をフル投入 スピードとパワー 安定性を提供 RAID構成 選択可能 Windows 7 Professional 32bit版 正規版

More information

目次 1. はじめに SSL 通信を使用する上での課題 SSL アクセラレーターによる解決 SSL アクセラレーターの導入例 SSL アクセラレーターの効果... 6 富士通の SSL アクセラレーター装置のラインナップ... 8

目次 1. はじめに SSL 通信を使用する上での課題 SSL アクセラレーターによる解決 SSL アクセラレーターの導入例 SSL アクセラレーターの効果... 6 富士通の SSL アクセラレーター装置のラインナップ... 8 IPCOM 目次 1. はじめに... 1 2.SSL 通信を使用する上での課題... 2 3.SSL アクセラレーターによる解決... 3 4.SSL アクセラレーターの導入例... 4 5.SSL アクセラレーターの効果... 6 富士通の SSL アクセラレーター装置のラインナップ... 8 1. はじめに SSL は インターネット上で最も良く使われている暗号技術です SSL は 通信内容を暗号化して盗聴を防ぐ機能のほかに

More information

CCD リニアイメージセンサ用駆動回路 C CCD リニアイメージセンサ (S11155/S ) 用 C は 当社製 CCDリニアイメージセンサ S11155/S 用に開発された駆動回路です S11155/S11156-

CCD リニアイメージセンサ用駆動回路 C CCD リニアイメージセンサ (S11155/S ) 用 C は 当社製 CCDリニアイメージセンサ S11155/S 用に開発された駆動回路です S11155/S11156- CCD リニアイメージセンサ用駆動回路 C11165-02 CCD リニアイメージセンサ (S11155/S11156-2048-02) 用 C11165-02は 当社製 CCDリニアイメージセンサ S11155/S11156-2048-02 用に開発された駆動回路です S11155/S11156-2048-02と組み合わせることにより分光器に使用できます C11165-02 は CCD 駆動回路

More information

TRQerS - Introduction

TRQerS - Introduction TRQerS 導入概要 横河ディジタルコンピュータ株式会社エンベデッドソリューション事業本部サポート部 (ESC-APN-035-02 Dec,25,2015) 1 システムマクロトレースの特徴 製品構成と導入フロー 2 システムマクロトレースの特徴 システムマクロトレース printf ログ出力の発展形 (printf より高速 文字列 / タグ情報 / タスク遷移 / 関数遷移 ) ハードウェアインターフェース

More information

Embedded Security Product Guide

Embedded Security Product Guide 2 nd Edition EMBEDDED SECURITY Product Guide TFT 3 PCI PTS3.1 4 PINSoC 5 6 7 DeepCover Maxim Integrated DeepCover Maxim DeepCover 3 DeepCover DeepCover ICIP DeepCover / DeepCover 2 Maxim Integrated DeepCover

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション vsmp Foundation スケーラブル SMP システム スケーラブル SMP システム 製品コンセプト 2U サイズの 8 ソケット SMP サーバ コンパクトな筐体に多くのコアとメモリを実装し SMP システムとして利用可能 スイッチなし構成でのシステム構築によりラックスペースを無駄にしない構成 将来的な拡張性を保証 8 ソケット以上への拡張も可能 2 システム構成例 ベースシステム 2U

More information

コンテンツセントリックネットワーク技術を用いた ストリームデータ配信システムの設計と実装

コンテンツセントリックネットワーク技術を用いた ストリームデータ配信システムの設計と実装 コンテンツセントリックネットワークにおけるストリームデータ配信機構の実装 川崎賢弥, 阿多信吾, 村田正幸 大阪大学大学院情報科学研究科 大阪市立大学大学院工学研究科 2 発表内容 研究背景 研究目的 ストリームデータ配信機構の設計 ストリームデータのモデル化 コンテンツの名前構造 ストリームデータの要求とフロー制御 ストリームデータ配信機構の実装 動作デモンストレーション 3 コンテンツセントリックネットワーク

More information

AKI-PIC16F877A開発キット (Ver1

AKI-PIC16F877A開発キット (Ver1 STM32F101C8T6 STM32F103CxT6 マイコンキット仕様書 (Ver2012.05.11) この文書の情報は事前の通知なく変更されることがあります 本開発キットを使用したことによる 損害 損失については一切の責任を負いかねます 製造上の不良がございましたら 良品とお取替えいたします それ以外の責についてご容赦ください 変更履歴 Version Ver2012.05.08 新規 Ver2012.05.11

More information

TopSE並行システム はじめに

TopSE並行システム はじめに はじめに 平成 23 年 9 月 1 日 トップエスイープロジェクト 磯部祥尚 ( 産業技術総合研究所 ) 2 本講座の背景と目標 背景 : マルチコア CPU やクラウドコンピューティング等 並列 / 分散処理環境が身近なものになっている 複数のプロセス ( プログラム ) を同時に実行可能 通信等により複数のプロセスが協調可能 並行システムの構築 並行システム 通信 Proc2 プロセス ( プログラム

More information

A Responsive Processor for Parallel/Distributed Real-time Processing

A Responsive Processor for Parallel/Distributed Real-time Processing E-mail: yamasaki@{ics.keio.ac.jp, etl.go.jp} http://www.ny.ics.keio.ac.jp etc. CPU) I/O I/O or Home Automation, Factory Automation, (SPARC) (SDRAM I/F, DMAC, PCI, USB, Timers/Counters, SIO, PIO, )

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション Foundation アプライアンス スケーラブルシステムズ株式会社 サーバ クラスタの課題 複数のシステムを一つの だけで容易に管理することは出来ないだろうか? アプリケーションがより多くのメモリを必要とするのだけど ハードウエアの増設なしで対応出来ないだろうか? 現在の利用環境のまま 利用できるコア数やメモリサイズの増強を図ることは出来ないだろうか? 短時間で導入可能で また 必要に応じて 柔軟にシステム構成の変更が可能なソリューションは無いだろうか?...

More information

LDR-PME8U2LW V01

LDR-PME8U2LW V01 メディア 対応速度 メディア 対応速度 DVD-RAM 5 倍速書き換え DVD- RW 6 倍速書き換え 2 層 DVD+ R 6 倍速書き込み CD- R 24 倍速書き込み 1 層 DVD+ R 8 倍速書き込み CD- RW 24 倍速書き換え DVD+ RW 8 倍速書き換え DVD- ROM 最大 8 倍速読み込み 2 層 DVD- R 6 倍速書き込み CD- ROM 最大 24 倍速読み込み

More information

組込みLinuxシステムに関する調査研究

組込みLinuxシステムに関する調査研究 組込み Linux システムに関する調査研究 中川晋輔 組込みシステムの要素技術は幅広い分野の産業を支える重要な技術である 本研究では 組込み Linuxシステムの開発手順および開発環境構築方法について調査を行い その応用例として温湿度測定システムの試作を行った キーワード : 組込み Linux オープンソースソフトウェア TCP/IP 1. はじめに 3. 組込みLinuxシステムの試作組込みシステムとは

More information

組込み Linux の起動高速化 株式会社富士通コンピュータテクノロジーズ 亀山英司 1218ka01 Copyright 2013 FUJITSU COMPUTER TECHNOLOGIES LIMITED

組込み Linux の起動高速化 株式会社富士通コンピュータテクノロジーズ 亀山英司 1218ka01 Copyright 2013 FUJITSU COMPUTER TECHNOLOGIES LIMITED 組込み Linux の起動高速化 株式会社富士通コンピュータテクノロジーズ 亀山英司 1218ka01 組込み Linux における起動高速化 組込み Linux の起動時間短縮について依頼あり スペック CPU : Cortex-A9 ( 800MB - single) RAM: 500MB 程度 要件 起動時間 画出し 5 秒 音出し 3 秒 終了時間 数 ms で電源断 1 課題と対策 問題点

More information

PNopenseminar_2011_開発stack

PNopenseminar_2011_開発stack PROFINET Open Seminar 開発セミナー Software Stack FPGA IP core PROFINET 対応製品の開発 2 ユーザ要求要求は多種多様 複雑な規格の仕様を一から勉強するのはちょっと.. できるだけ短期間で 柔軟なスケジュールで進めたい既存のハードウェアを変更することなく PN を対応させたい将来的な仕様拡張に対してシームレスに統合したい同じハードウェアで複数の

More information

N 型番名称詳細対応可否留意事項 ( 制限事項 ) Express5800/50 シリーズ本体装置 Express5800/Y55Xa N Y N Y N Y N Y N Y N Y Express580

N 型番名称詳細対応可否留意事項 ( 制限事項 ) Express5800/50 シリーズ本体装置 Express5800/Y55Xa N Y N Y N Y N Y N Y N Y Express580 Express5800/50 シリーズ本体装置 Express5800/Y55Xa N80006505Y N80006504Y N80006503Y N80006405Y N80006404Y N80006403Y Express5800/55Xa Express5800/Y55Xa(W864/2.5) Express5800/Y55Xa(W764D/2.5) Express5800/Y55Xa(W732D/2.5)

More information

Presentation Title

Presentation Title コード生成製品の普及と最新の技術動向 MathWorks Japan パイロットエンジニアリング部 東達也 2014 The MathWorks, Inc. 1 MBD 概要 MATLABおよびSimulinkを使用したモデルベース デザイン ( モデルベース開発 ) 紹介ビデオ 2 MBD による制御開発フローとコード生成製品の活用 制御設計の最適化で性能改善 設計図ですぐに挙動確認 MILS:

More information

本文ALL.indd

本文ALL.indd Intel Xeon プロセッサにおける Cache Coherency 時間の性能測定方法河辺峻田口成美古谷英祐 Intel Xeon プロセッサにおける Cache Coherency 時間の性能測定方法 Performance Measurement Method of Cache Coherency Effects on an Intel Xeon Processor System 河辺峻田口成美古谷英祐

More information

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続 CMOS リニアイメージセンサ用駆動回路 C13015-01 CMOS リニアイメージセンサ S11639-01 等用 C13015-01は当社製 CMOSリニアイメージセンサ S11639-01 等用に開発された駆動回路です USB 2.0インターフェースを用いて C13015-01と PCを接続することにより PCからC13015-01 を制御して センサのアナログビデオ信号を 16-bitデジタル出力に変換した数値データを

More information

スライド 1

スライド 1 NetApp 2009 年 9 月 新製品情報 スライド内で 予定 となっている情報は未確定情報のため 参考としてください 2009/09/15 マーケティング 1 部 SBG NetApp 担当 目次 1. FAS2040 ~NEW ストレージ筐体 ~ 2. DS4243 ~NEW ディスクシェルフ ~ 3. PAMⅡ ~NEW パフォーマンス UP 用モジュール ~ 2 1. FAS2040 2009

More information

CELSIUSカタログ(2012年5月版)

CELSIUSカタログ(2012年5月版) CELSIUS PC "MADE IN JAPAN" 2012.5 New W520 ハイエンドの過酷な要求に応えるパワフルなデュアルと高信頼を搭載 トを搭載 RAID構成 選択可能 New グラフィックス/GPUカード 500GB 1TB 500GB 2 RAID1 Quadro 5000 Quadro 4000 Quadro 2000 Quadro 600 4 Quadro 4000 TeslaTM

More information

デジタルカメラ用ISP:Milbeaut

デジタルカメラ用ISP:Milbeaut ISP Milbeaut Image Signal Processor: Milbeaut あらまし MilbeautISP Image Signal Processor 20 Mpixel Milbeaut6 MB91696AM MB91696AM Abstract Milbeaut is an image signal processor (ISP) that realizes a digital

More information

457.ai

457.ai 位置制御ユニットの概要 24/2 48 Watt まで DC モータ ブラシレス EC モータに対応 2 x デジタル出力 モジュール ハウジング詳細は 458-460 ページ 小型装置 ドライブ テクノロジー 24/2 380264, 390003 390438, 530239 Module 36/2 72 Watt まで DC モータ ブラシレス EC モータに対応 3 x デジタル出力 オープン基板

More information

スライド 1

スライド 1 RL78/G13 周辺機能紹介安全機能 ルネサスエレクトロニクス株式会社 ルネサス半導体トレーニングセンター 2013/08/02 Rev. 0.00 00000-A コンテンツ 安全機能の概要 フラッシュ メモリ CRC 演算機能 RAM パリティ エラー検出機能 データの保護機能 RAM ガード機能 SFR ガード機能 不正メモリ アクセス機能 周辺機能を使用した安全機能 周波数検出機能 A/D

More information

Microsoft Word - TC74HCT245AP_AF_J_P8_060201_.doc

Microsoft Word - TC74HCT245AP_AF_J_P8_060201_.doc 東芝 CMOS デジタル集積回路シリコンモノリシック TC74HCT245AP,TC74HCT245AF Octal Bus Transceiver TC74HCT245A は シリコンゲート CMOS 技術を用いた高速 CMOS 8 回路入り双方向性バスバッファです CMOS の特長である低い消費電力で LSTTL に匹敵する高速動作を実現できます 入力は TTL レべルですので TTL レベルのバスに直結可能です

More information

Microsoft Word - Quadro Mシリーズ_テクニカルガイド_R1-2.doc

Microsoft Word - Quadro Mシリーズ_テクニカルガイド_R1-2.doc (2016/01/28) グラフィックス アクセラレータ Quadro M シリーズ - 1 - 1. 機能仕様 Quadro M5000/M4000 型名 N8005-FS61/122 N8005- FS60/121 製品名 Quadro M5000 Quadro M4000 GPU NVIDIA Quadro M5000 NVIDIA Quadro M4000 メモリ 8GB 256bit GDDR5

More information

組込みシステムにおける UMLモデルカタログの実践研究

組込みシステムにおける UMLモデルカタログの実践研究 Modeling Forum 2015 組込みシステムの設計実装への モデルカタログの活用 仙台高等専門学校 情報システム工学科 力武克彰, 新村祐太 ( 豊橋技科大 ), 菊池雄太郎 ( 仙台高専 ) 概要 組込み分野のための UML モデルカタログ (*) のモデルを実装してみました (* 以下 モデルカタログと呼びます ) 2 概要 モデルカタログ : 目標制御モデル モデルカタログより引用

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション ボード開発から支える Open IoT シマフジ電機株式会社犬尾 inuo@shimafuji.co.jp 2018/12/18 発表内容 シマフジ電機のご紹介 シマフジ電機で開発した 2 種類の IoT-Engine をご紹介 シマフジ電機のご紹介 シマフジ電機は ボード開発をメインとして HW と SW を最適な形で組み合わせた装置をご提供する 組み込み機器メーカです ソリューション / 製品企画

More information

(Microsoft PowerPoint - \221g\202\335\215\236\202\335\203\\\203t\203g\203E\203F\203A\215H\212w No03\201i\224z\225z\227p\201j.pptx)

(Microsoft PowerPoint - \221g\202\335\215\236\202\335\203\\\203t\203g\203E\203F\203A\215H\212w No03\201i\224z\225z\227p\201j.pptx) 前回の講義のおさらい 組み込みソフトウェア工学 第 3 回組み込みシステムアーキテクチャ 開発プロセス 製品を開発する上での必要なプロセス 何を作るか ( 要求, 戦略 ) どうやって作るか ( 開発プロセス ) 開発で必要な要因 ( 人物金情報 ) スケジュールと仕様書 本日の内容 組み込みシステムアーキテクチャ 組み込みシステムにおけるソフトウェアを作成する上で必要な構成要素をどのように考えるかについて理解する

More information

SH7216 グループ USB ファンクションモジュール USB コミュニケーションクラス アプリケーションノート

SH7216 グループ USB ファンクションモジュール USB コミュニケーションクラス アプリケーションノート SH7216 USB USB SH7216 USB USB USB SH7216 R01AN2201JJ0100 Rev.1.00 1.... 2 2.... 3 3. USB... 19 4.... 25 R01AN2201JJ0100 Rev.1.00 Page 1 of 26 SH7216 USB USB 1. SH7216 USB USB USB 1.1 INTC PFC USB USB SCI

More information

CheckPoint Endpoint Security メトロリリース製品について

CheckPoint Endpoint Security メトロリリース製品について CheckPoint Endpoint Security メトロリリース製品について 株式会社メトロ 2017 年 7 月 14 日 製品ラインナップについて リリースするバージョンと機能について バージョン表記タイプ利用可能機能 Endpoint Security E80.70 (R77.30 サーバ ) E80.70 クライアントサーバ FDE ME Remote Access Anti-Malware

More information

共通マイクロアーキテクチャ 富士通はプロセッサー設計に共通マイクロアーキテクチャを導入し メインフレーム UNIX サーバーおよびスーパーコンピューターそれぞれの要件を満たすプロセッサーの継続的かつ効率的な開発を容易にしている また この取り組みにより それぞれの固有要件を共通機能として取り込むこと

共通マイクロアーキテクチャ 富士通はプロセッサー設計に共通マイクロアーキテクチャを導入し メインフレーム UNIX サーバーおよびスーパーコンピューターそれぞれの要件を満たすプロセッサーの継続的かつ効率的な開発を容易にしている また この取り組みにより それぞれの固有要件を共通機能として取り込むこと IDC ホワイトペーパー : メインフレーム UNIX サーバー スーパーコンピューターを統合開発 : 共通マイクロプロセッサーアーキテクチャ 共通マイクロアーキテクチャ 富士通はプロセッサー設計に共通マイクロアーキテクチャを導入し メインフレーム UNIX サーバーおよびスーパーコンピューターそれぞれの要件を満たすプロセッサーの継続的かつ効率的な開発を容易にしている また この取り組みにより それぞれの固有要件を共通機能として取り込むことを可能としている

More information

1 M32R Single-Chip Multiprocessor [2] [3] [4] [5] Linux/M32R UP(Uni-processor) SMP(Symmetric Multi-processor) MMU CPU nommu Linux/M32R Linux/M32R 2. M

1 M32R Single-Chip Multiprocessor [2] [3] [4] [5] Linux/M32R UP(Uni-processor) SMP(Symmetric Multi-processor) MMU CPU nommu Linux/M32R Linux/M32R 2. M M32R Linux SMP a) Implementation of Linux SMP kernel for M32R multiprocessor Hayato FUJIWARA a), Hitoshi YAMAMOTO, Hirokazu TAKATA, Kei SAKAMOTO, Mamoru SAKUGAWA, and Hiroyuki KONDO CPU OS 32 RISC M32R

More information

第一章 LPC2478 ボードの概要...3 第二章 uclinux の初体験 SD カードのテスト USB メモリのテスト USB Devices のテスト network のテスト...6 第三章 uclinux のコンパイル...

第一章 LPC2478 ボードの概要...3 第二章 uclinux の初体験 SD カードのテスト USB メモリのテスト USB Devices のテスト network のテスト...6 第三章 uclinux のコンパイル... 株式会社日新テクニカ株式会社日新テクニカ株式会社日新テクニカ 1 ARM ARM ARM ARM7/TDMI 7/TDMI 7/TDMI 7/TDMI LPC LPC LPC LPC247 247 247 2478-uC uc uc uclinux inux inux inux マニュアルマニュアルマニュアルマニュアル株式会社日新テクニカ株式会社日新テクニカ株式会社日新テクニカ株式会社日新テクニカ

More information

COBOL Enterprise Edition V2 for Linux COBOL Enterprise Edition V2 は以下のソフトウェアによって構成されています COBOL Enterprise Edition Developer V2.0 COBOL Enterprise Edit

COBOL Enterprise Edition V2 for Linux COBOL Enterprise Edition V2 は以下のソフトウェアによって構成されています COBOL Enterprise Edition Developer V2.0 COBOL Enterprise Edit COBOL Enterprise Edition V3 for Windows は以下のソフトウェアによって構成されています COBOL Enterprise Edition Developer V3.0 COBOL Enterprise Edition Compiler V3.0 一式 および COBOL 開発環境 ( アクセスライセンス :5) から構成され 開発時に必要となる製品 COBOL

More information

SimscapeプラントモデルのFPGAアクセラレーション

SimscapeプラントモデルのFPGAアクセラレーション Simscape TM プラントモデルの FPGA アクセラレーション MathWorks Japan アプリケーションエンジニアリング部 松本充史 2018 The MathWorks, Inc. 1 アジェンダ ユーザ事例 HILS とは? Simscape の電気系ライブラリ Simscape モデルを FPGA 実装する 2 つのアプローチ Simscape HDL Workflow Advisor

More information

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している USB 用バススイッチ IC 2 to 1 Bus Switch 概要 は USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用しているため 高密度実装への対応が可能です 本 IC の入力にレベルシフト回路内蔵のため 外付けレベルシフト回路は不要です 特長 入力電圧範囲 :3.0V~3.6V

More information

スライド 1

スライド 1 NetApp 新製品紹介 - FAS2600 シリーズ - 2017/6/16 インフラマーケティング部ストレージソリューション課 NetApp 担当 目次 目次 1.NetApp FAS 製品ラインナップ p.3 2.NetApp FAS 新製品の特徴 p.4 3. FAS2600 シリーズ製品情報 p.5 3-1. ハードウェア概要 p.6 3-2. 特徴 p.9 3-3. 見積パターン p.11

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション マイコンプログラミング演習 I 第 04-05 回 LEDを用いたI/O 制御担当 : 植村 実験の目的 本実験ではマイコンシステムを用いた信号の入出力の制御方法を理解することを目的とし, マイコンのアーキテクチャを理解 実装するとともに, アセンブラによるプログラミング技術の習得を行う. 回路の構成として,PIC16F84A を用いてスイッチを入力とする LED の点灯 / 消灯の出力操作を行う回路ならびにアセンブラプログラムを実装する.

More information

PRONETA

PRONETA PRONETA 操作概要 PROFINET IO デバイスの無償診断ツール シーメンス株式会社デジタルファクトリー事業本部ファクトリーオートメーション部 2015 年 12 月 22 日 目次 ここで紹介している操作は PRONETA バージョン 2.2 を基にしています PRONETA 概要 3 動作環境と起動方法 4 ホーム画面 5 ネットワーク解析画面 6 IOチェック画面 9 設定画面 13

More information

Slides: TimeGraph: GPU Scheduling for Real-Time Multi-Tasking Environments

Slides: TimeGraph: GPU Scheduling for Real-Time Multi-Tasking Environments 計算機アーキテクチャ第 11 回 マルチプロセッサ 本資料は授業用です 無断で転載することを禁じます 名古屋大学 大学院情報科学研究科 准教授加藤真平 デスクトップ ジョブレベル並列性 スーパーコンピュータ 並列処理プログラム プログラムの並列化 for (i = 0; i < N; i++) { x[i] = a[i] + b[i]; } プログラムの並列化 x[0] = a[0] + b[0];

More information

ターゲット項目の設定について

ターゲット項目の設定について Code Debugger CodeStage マニュアル別冊 ターゲット 項目の設定について Rev. 2.8 2018 年 4 月 13 日 BITRAN CORPORATION ご注意 1 本書及びプログラムの内容の一部または 全部を無断で転載することは プログラムのバックアップの場合を除き 禁止されています 2 本書及びプログラムの内容に関しては 将来予告なしに変更することがあります 3 当社の許可なく複製

More information

Microsoft PowerPoint - Android+TPMによるセキュアブート_KDDI研_後日配布用

Microsoft PowerPoint - Android+TPMによるセキュアブート_KDDI研_後日配布用 Android(ARM)+TPM による セキュアブート KDDI 研究所竹森敬祐 (Ph.D) Android OS は 通常利用においてシステム領域の完全性が維持されている 組み込み OS としても利用される Android OS のセキュアブートの意義を考察する 1 背景 : root 権限奪取とシステム改造の流れ 攻撃のシナリオ Step1: root 権限奪取アプリをユーザ領域にインストールし

More information

2014 年 11 月 20 日 ET2014 スペシャルセッション C-2 mruby プログラム言語 Ruby による組込みソト開発 九州工業大学田中和明 軽量 Ruby フォーラム Ruby アソシエーション

2014 年 11 月 20 日 ET2014 スペシャルセッション C-2 mruby プログラム言語 Ruby による組込みソト開発 九州工業大学田中和明 軽量 Ruby フォーラム Ruby アソシエーション 2014 年 11 月 20 日 ET2014 スペシャルセッション C-2 mruby プログラム言語 Ruby による組込みソト開発 九州工業大学田中和明 軽量 Ruby フォーラム Ruby アソシエーション 講演の内容 mruby 概要紹介 九州工業大学, 田中和明 mruby デバッガ紹介 福岡 CSK, 三牧弘司 NPO 法人軽量 Ruby フォーラムの紹介 NPO 法人軽量 Ruby

More information