MSM56V16160F

Similar documents
MSM51V18165F

MSM514400E/EL

MD56V62160E

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc

MSM51V18165F

Microsoft Word - TC4013BP_BF_J_P9_060601_.doc

Microsoft Word - TC4017BP_BF_J_P10_060601_.doc

Microsoft Word - TC4538BP_BF_J_2002_040917_.doc

R1RW0416DI シリーズ

R1RP0416D シリーズ

R1RW0408D シリーズ

R1LV0416Dシリーズ データシート

R1LV1616H-I シリーズ

HD74HCT564, HD74HCT574

TC74HC00AP/AF

( ) PIN A0~A14 NAME TC59LM814CFT TC59LM806CFT BA0, BA1 0~7 ( 8) 0~15 ( 16) CS FN PD, ( 8) U/L ( 16) V DD V SS V D V SSQ V REF NC 1, NC VD VD 5 N

The DatasheetArchive - Datasheet Search Engine

TC74HC14AP/AF

Microsoft Word - TA79L05_06_08_09_10_12_15_18_20_24F_J_P11_070219_.doc

Microsoft Word - TC74HCT245AP_AF_J_P8_060201_.doc

TC4093BP/BF

TC7WT126FU

HD74LV2GT34A

Microsoft Word - TC74HC245_640AP_AF_P8_060201_.doc

Microsoft Word - TC74HC107AP_AF_J_P9_060201_.doc

TC7SZU04AFS_J_

TC74HC4017AP/AF

HN58V256Aシリーズ/HN58V257Aシリーズ データシート

HN58C256A シリーズ/HN58C257A シリーズ データシート

R1EV5801MBシリーズ データシート

uPC258,4558 DS

TC7SHU04FU_J_

uPC1093 DS

TC74HC109AP/AF

TC74HC112AP/AF

TC74HCT245AP/AF

HD74LV2G74A

The DatasheetArchive - Datasheet Search Engine

RD2.0S~RD150S DS

R1RP0416DIシリーズデータシート

TC7SET08FU_J_

TC4017BP/BF

2SC458, 2SC2308 データシート

uPA2000 Series DS

2SD667. 2SD667A データシート

TC74HC245,640AP/AF

XAPP858 - High-Performance DDR2 SDRAM Interface In Virtex-5 Devices

2SC460, 2SC461 データシート

DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter (jp)

Microsoft PowerPoint - TLP184,185_TLP290,291 比較表 ppt

2SC1213, 2SC1213A データシート

TLP521-1,TLP521-2,TLP521-4 東芝フォトカプラ赤外 LED + フォトトランジスタ TLP521-1,TLP521-2,TLP521-4 電子計算機の I / O インタフェース システム機器や計測器のノイズカット 各種コントローラ 複写機 自動販売機 電位が異なる回路間の信

TC7SET125FU_J_

TC7SZ125FU_J_

DF10G5M4N_J_

2SK2313

TC74HC7266AP/AF 東芝 CMOS デジタル集積回路シリコンモノリシック TC74HC7266AP,TC74HC7266AF Quad Exclusive NOR Gate TC74HC7266A は シリコンゲート CMOS 技術を用いた高速 CMOS エクスクルーシブ NOR ゲート

Products catalog

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している

AC08DSMA, AC08FSMA DS

HD74LS54 データシート

74LCX04FT_J_

TTD1409B_J_

TTD1415B_J_

DF2B29FU_J_

TC74HC4511AP/AF

DF2B6.8FS_J_

S1F77330 シリーズテクニカルマニュアル Rev.2.1

TTB1067B_J_

R1LV0816ASB データシート

TC74LCX245F/FT/FK

RM0002-J01 Real Time Clock Module RTC-4543SA/SB RTC-4543SA RTC-4543SB Q Q

Microsoft Word - AK8133_MS0930_J_05.doc

2SC5200N_J_

AN6591FJM

遠隔表示型ディジタルリニアゲージ

Microsoft Word - 80c08d3be78df73e f4a4e8a8940ab000fdaa2e doc

RNA52A10MM データシート

CR02AM-8 データシート <TO-92>

HN58X2402SFPIAG/HN58X2404SFPIAG

XP233P1501TR-j.pdf

N12866N2P-H.PDF

TTC004B_J_

RMLV0416E Series Datasheet

S-89210/89220シリーズ コンパレータ

TC74VHC595F/FT/FK

Microsoft Word - f203f5da7f8dcb79bcf8f7b2efb0390d406bccf30303b doc

XP231P0201TR-j.pdf

RMLV0816BGBG Datasheet

Microsoft Word - FJDD56V62160MTA-05.doc

HD74AC00 データシート

TC7SP57,58FU

TC74HC4017AP/AF

HD74LS73A データシート

ブロック図 真理値表 入力出力 OUTn (t = n) CLOCK LATCH ENABLE SERIAL-IN OUT 0 OUT 7 OUT 15 SERIAL OUT H L D n D n D n 7 D n 15 D n 15 L L D n No Change D n 15 ( 注 )

R1LP5256E Series Datashet

RNA51xxシリーズ データシート

Untitled

NJW4124 IC ( ) NJW4124 AC-DC 1cell/2cell IC / 1 NJW4124M / Bi-CMOS NJW4124M : DMP20 P-CHG 1 20 Q-CHG NFB 2 19 CS1 TX-SW 3 18 CS2 GND 4 17 VS PC 5 16 V

Microsoft PowerPoint - m54583fp_j.ppt

Transcription:

1 電子デバイス MSM56V16160F 2-Bank 524,288-Word 16-Bit SYNCHRONOUS DYNAMIC RAM 2001 2 2001 1 MSM56V16160F CMOS 2 524,288 16 RAM 3.3V LVTTL 4 CMOS 1 2 524,288 16 3.3V 0.3V LVTTL LVTTL 4096 /64ms Latency 1 2 3 1 2 4 8 CBR 50 400 mil TSOP(II) TSOPII50-P-400-0.80-1K MSM56V16160F-xxTS-K xx t AC2 t AC3 MSM56V16160F-8 125MHz 9ns 6ns MSM56V16160F-10 100MHz 9ns 9ns 1/31

50 TSOP (II) K V CC 1 50 V SS 1 2 49 16 2 3 48 15 V SSQ 4 47 V SSQ 3 5 46 14 4 6 45 13 V CCQ 7 44 V CCQ 5 8 43 12 6 9 42 11 V SSQ 10 41 7 11 40 10 8 12 39 9 V CCQ 13 38 V SSQ V CCQ 14 37 NC 15 36 UM 16 35 17 34 18 33 NC 19 32 A9 20 31 A8 A0 21 30 A7 A1 22 29 A6 A2 23 28 A5 A3 24 27 A4 V CC 25 26 V SS i V CC 3.3V A0 V SS 0V V CC Q 3.3V V SS Q 0V NC : V CC V SS V CC Q V SS Q 2/31

ESS i H UM 1 ROW & COL ROW RA0 10 COL CA0 7 = L = H H UM H 2 H UM H UM 3/31

4/31 Timing Register Column Decoders Sense Amplifiers 1 ~16 A0~ Progra-m ing Register Bank Controlle r Latency & Burst Controller Internal Col. Address Counter I/O Controller Column Address Buffers Internal Row Address Counter Row Address Buffers 8 Row Decoder s Row Decoder s 12 Word Drivers Word Drivers 8Mb Memory Cells 8Mb Memory Cells Read Data Registe r Output Buffers Column Decoders Sense Amplifiers Input Data Registe r Input Buffers UM 8 12 16 16 16 16 16 8

V IN, V OUT 0.5 V CC + 0.5 V V CC, V CC Q 0.5 4.6 V T stg 55 150 C P D * 600 mw I OS 50 ma T opr 0 70 C * Ta = 25 C (Voltages Referenced to V SS =0V) Min. Typ. Max. V CC, V CC Q 3.0 3.3 3.6 V H V IH 2.0 V CC + 0.2 V L V IL 0.3 0.8 V (V BIAS = 1.4V, Ta = 25 C, f = 1MHz) Min. Max. () C 2.5 4 pf (, A0,,,,, ) C IN 2.5 5 pf (1 16) C OUT 4 6.5 pf 5/31

MSM56V16160 F-8 F-10 Min. Max. Min. Max. H V OH I OH = 2.0mA 2.4 2.4 V L V OL I OL = 2.0mA 0.4 0.4 V I LI 10 10 10 10 µa I LO 10 10 10 10 µa ( ) I CC1 1 I CC1D V IH V IH t CC = Min. t RC = Min. No Burst t CC = Min. t RC = Min. t RRD = Min. 80 70 ma 1, 2 115 95 ma 1, 2 No Burst ( ) I CC2 V IH t CC = Min. 35 30 ma 3 () I CC3S V IL t CC = Min. 3 3 ma 2 ( ) I CC3 1 V IH t CC = Min. 40 35 ma 3 () I CC4 V IH t CC = Min. 125 100 ma 1, 2 () I CC5 1 V IH t CC = Min. t RC = Min. 80 70 ma 2 () ( ) I CC6 I CC7 V IL t CC = Min. 2 2 ma V IL t CC = Min. 2 2 ma : 1. 2. 1 1 3. 2 1 6/31

A6 A5 A4 CL A3 BT A2 A1 A0 BT = 0 BT = 1 0 0 0 Reserved 0 Sequential 0 0 0 1 1 0 0 1 1 1 Interleave 0 0 1 2 2 0 1 0 2 0 1 0 4 4 0 1 1 3 0 1 1 8 8 1 0 0 Reserved 1 0 0 Reserved Reserved 1 0 1 Reserved 1 0 1 Reserved Reserved 1 1 0 Reserved 1 1 0 Reserved Reserved 1 1 1 Reserved 1 1 1 Reserved : A7 A8 A9 L MSM56V16160F 2 1 1. NOP 2. V CC NOP 200µs 3. 4. 8 CBR 5. 2 1. NOP 2. V CC NOP 200µs 3. 4. 5. 8 CBR 7/31

1/2 MSM56V16160 1, 2 F-8 F-10 Min. Max. Min. Max. CL = 3 t CC3 8 10 ns CL = 2 t CC2 12 15 ns CL = 1 t CC1 24 30 ns CL = 3 t AC3 6 9 ns 3, 4 CL = 2 t AC2 9 9 ns 3, 4 CL = 1 t AC1 22 27 ns 3, 4 H t CH 3 3 ns 4 L t CL 3 3 ns 4 t SI 2 3 ns t HI 1 1 ns t OLZ 3 3 ns t OHZ 8 8 ns t OH 3 3 ns 3 t RC 70 90 ns t RP 20 30 ns t 48 10 5 60 10 5 ns t RCD 20 30 ns t WR 8 15 ns t RRD 20 20 ns t REF 64 64 ms t PDE t SI +1 t SI +1 ns t T 3 3 ns min. l CCD 1 1 UM UM l 1 1 l DOZ 2 2 l DOD 0 0 8/31

2/2 MSM56V16160 1, 2 F-8 F-10 Min. Max. Min. Max. Min. l DWD 0 0 l ROH CL CL l MRD 2 2 l OWD 2 2 1. t T = 1ns 2. 1.4V 3. Output Z=50Ω 50pF (External Load) 4. 1.4V 5. t T 1ns V IH V IL 9/31

@ Latency=2, Burst Length=4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 t RC t RP t RCD Ra Ca0 Rb Cb0 Ra Rb t OH Qa0 Qa1 Qa2 Qa3 Db0 Db1 Db2 Db3 t AC t OHZ t WR Precharge Command Write Command Precharge Command 10/31

@ Latency=2, Burst Length=4 t CH 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 t CC t CL High t HI t SI t SI t HI I CCD t SI t SI t SI Ra Ca Cb Cc t HI t HI BS BS BS BS BS Ra t AC t HI t OHZ Qa Db Qc t OLZ t SI t OH l OWD t HI t SI Write Command Precharge Command 11/31

*: 1. Low High High UM 2. 0 A 1 B 3. 0 0 A 1 0 A 0 1 B 1 1 B 4. 0 0 A 0 1 B 1 X A B 5. =0 6. UM 1 + t OHZ Hi-Z 12/31

@ Latency=2, Burst Length=4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High Bank A Active I CCD Ca0 Cb0 Cc0 Cd0 Qa0 Qa1 Qb0 Qb1 Dc0 Dc1 Dd0 l OWD t WR 2 1 Write Command Precharge Command Write Command *: 1. 3 3Cycle UM 2. t WR 13/31

@ Burst Length=4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High t RRD Ra Rb Ca Cb Ra Rb Latency=1 Qa0 Qa1 Qa2 Qa3 Db0 Db1 Db2 Db3 Latency=2 A-Bank Precharge Start Qa0 Qa1 Qa2 Qa3 Db0 Db1 Db2 Db3 A-Bank Precharge Start Latency=3 Qa0 Qa1 Qa2 Qa3 Db0 Db1 Db2 Db3 A-Bank Precharge Start t WR A Bank Read with Auto Precharge B Bank Write with Auto Precharge B Bank Precharge Start Point 14/31

@ Latency = 2, Burst Length = 4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High t RC t RRD RAa CAa RBb CBb RAc CAc RAa RBb RAc QAa0 QAa1 QAa2 QAa3 QBb1 QBb2 QBb3 QBb4 QAc0 QAc1 QAc2 QAc3 Precharge Command Precharge Command 15/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High RAa CAa RBb CBb RAc CAc RAa RBb RAc DAa0 DAa1 DAa2 DAa3 DBb0 DBb1 DBb2 DBb3 DAc0 DAc1 Write Command Write Command Precharge Command Write Command Precharge Command Precharge Command 16/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High 1 RAa CAa RBb CBb CAc CBd CAe RAa RBb QAa0 QAa1 QAa2 QAa3 QBb0 QBb1 QBb2 QBb3 QAc0 QAc1 QBd0 QBd1 QAe0 QAe1 I ROH Precharge Command *: 1. High 17/31

@ Latency = 2, Burst Length=4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High RAa CAa RBb CBb CAc CBd RAa RBb DAa0 DAa1 DAa2 DAa3 DBb0 DBb1 DBb2 DBb3 DAc0 DAc1 DBd0 Write Command Write Command Write Command Write Command Precharge Command (Both Bank) 18/31

@ Latency = 2, Burst Length = 4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High RAa CAa RBb CBb RAc CAc RAa RBb RAc QAa0 QAa1 QAa2 QAa3 QBb0 QBb1 QBb2 QBb3 QAc0 QAc1 QAc2 QAc3 Precharge Command Write Command 19/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High CAa0 CBb0 CAc0 QAa0 QAa1 QAa2 QAa3 DBb0 DBb1 DBb2 DBb3 QAc0 QAc1 QAc2 QAc3 Write Command 20/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 1 1 Ra Ca Cb Cc Ra Qa0 Qa1 Qa2 Qb0 Qb1 Dc0 Dc2 2 t OHZ t OHZ 3 CLOCK Suspension Read M Read M Write Write M M Write CLOCK Suspension Command *: 1. 2. UM 2 3. UM 4. High 1 8 5. UM High 9 16 21/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 1 t RCD Ra Ca0 Cb0 Ra Da0 Db0 Db1 Db2 Db3 t WR Precharge Command Write Command *: 1. Latency = 3 [ +1] 3 UM 22/31

@Burst Length=8 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High Ra Ca Ra Latency=1 1 Qa0 Qa1 Qa2 Qa3 Qa4 Qa5 l ROH Latency=2 1 Qa0 Qa1 Qa2 Qa3 Qa4 Qa5 l ROH Latency=3 Qa0 Qa1 1 Qa2 Qa3 Qa4 Qa5 l ROH Precharge Command *: 1. l ROH (= Latency) 23/31

@Burst Length = 8 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 High Ca Cb Latency=1 Qa0 Qa1 Qa2 Qa3 Qa4 Qb0 Qb1 Qb2 Qb3 Qb4 Latency=2 Qa0 Qa1 Qa2 Qa3 Qa4 Qb0 Qb1 Qb2 Qb3 Qb4 Latency=3 Qa0 Qa1 Qa2 Qa3 Qa4 Qb0 Qb1 Qb2 Qb3 Qb4 Burst Stop Command Write Command Burst Stop Command 24/31

@ Latency = 2, Burst Length =4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 t SI 1 t REF (min.) t PDE 2 t SI t SI Ra Ca Ra Qa0 Qa1 Qa2 Power-down Entry Power-down Exit Row Active Clock Suspension Entry Clock Suspension Exit Precharge Command *: 1. Low Low 2. t PDE 25/31

0 1 2 t RC t SI Ra BS Ra Hi-Z Self Refresh Entry Self Refresh Exit 26/31

0 1 2 3 4 5 6 0 1 2 3 4 5 6 7 8 9 10 11 High High l MRD t RC Key Ra Hi - Z Hi - Z MRS New Command Auto Refresh Auto Refresh 27/31

(Table 1) (1/2) 1 BA H X X X X X NOP L H H H X X NOP L H H L BA X ILLEGAL 2 L H L X BA CA ILLEGAL 2 L L H H BA RA L L H L BA NOP 4 L L L H X X 5 L L L L L OP Code H X X X X X NOP L H H X X X NOP L H L H BA CA, L H L L BA CA, L L H H BA RA ILLEGAL 2 L L H L BA L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L X X L H L H BA CA, 3 L H L L BA CA, 3 L L H H BA RA ILLEGAL 2 L L H L BA L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L X X L H L H BA CA, 3 L H L L BA CA, 3 L L H H BA RA ILLEGAL 2 L L H L BA 3 L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L BA X ILLEGAL 2 L H L H BA CA, ILLEGAL 2 L H L L X X ILLEGAL L L H X BA RA, ILLEGAL 2 L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L BA X ILLEGAL 2 L H L H BA CA, ILLEGAL 2 28/31

(Table 1) (2/2) 1 BA L H L L X X ILLEGAL L L H X BA RA, ILLEGAL 2 L L L X X X ILLEGAL H X X X X X NOP --> t RP L H H H X X NOP --> t RP L H H L BA X ILLEGAL 2 L H L X BA CA ILLEGAL 2 L L H H BA RA ILLEGAL 2 L L H L BA NOP 4 L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L BA X ILLEGAL 2 L H L X BA CA ILLEGAL 2 L L H H BA RA ILLEGAL 2 L L H L BA ILLEGAL 2 L L L X X X ILLEGAL H X X X X X NOP --> t RCD L H H H X X NOP --> t RCD L H H L BA X ILLEGAL 2 L H L X BA CA ILLEGAL 2 L L H H BA RA ILLEGAL 2 L L H L BA ILLEGAL 2 L L L X X X ILLEGAL H X X X X X NOP --> t RC L H H X X X NOP --> t RC L H L X X X ILLEGAL L L H X X X ILLEGAL L L L X X X ILLEGAL H X X X X X NOP L H H H X X NOP L H H L X X ILLEGAL L H L X X X ILLEGAL L L X X X X ILLEGAL RA = BA = NOP = CA = AP = *: 1. 1cycle High 2. 3. t CCD t WR 4. BA 5. A B 29/31

() (Table 2) (n) n-1 n 6 6 H X X X X X X INVALID L H H X X X X --> ABI L H L H H H X --> ABI L H L H H L X ILLEGAL L H L H L X X ILLEGAL L H L L X X X ILLEGAL L L X X X X X NOP H X X X X X X INVALID L H H X X X X --> ABI L H L H H H X --> ABI L H L H H L X ILLEGAL L H L H L X X ILLEGAL L H L L X X X ILLEGAL 7 L L X X X X X NOP 7 (ABI) H H X X X X X Refer to Table 1 H L H X X X X H L L H H H X H L L H H L X ILLEGAL H L L H L X X ILLEGAL H L L L H L X ILLEGAL H L L L L H X H L L L L L X ILLEGAL L L X X X X X NOP H H X X X X X Refer to Operations in Table 1 H L X X X X X L H X X X X X L L X X X X X *: 6. L H t PDE cycle 7. 30/31

ご注意 1. 本書に記載された内容は 製品改善及び技術改良等により将来予告なしに変更することがあります したがって ご使用の際には その情報が最新のものであることをご確認ください 2. 本書に記載された動作概要及び応用回路例は 本製品の標準的な動作や使い方を説明するためのものです したがって 実際に本製品を使用される場合には 外部諸条件を考慮のうえ回路 実装設計をしてください 3. 設計に際しましては 最大定格 動作電源電圧範囲 放熱特性など保証範囲内でお使いください 保証値を超えての使用など本製品の誤った使用または不適切な使用等に起因する本製品の具体的な運用結果につきましては 当社は責任を負いかねますのでご了承ください 4. 本製品及び本書に記載された情報や図面等の使用に関して 当社は 第三者の工業所有権 知的所有権及びその他の権利に対する保証または実施権の許諾を行うものではありません したがって その使用に起因する第三者の権利侵害に対し 当社は責任を負いかねますのでご了承ください 5. 当社は品質 信頼性の向上に努めておりますが 部品の性格上 ある確率の欠陥 故障が不可避だと考えられます 当社製品をお使いの場合には この様な故障が生じましても直接人命を脅かしたり 身体または財産に危害を生じさせないよう 装置やシステム上で十分な安全設計をお願いします 6. 本書記載の製品は 一般電子機器 ( 事務機器 通信機器 計測機器 家電製品など ) に使用されることを意図しております 特別な品質 信頼性が要求され その故障や誤動作が直接人命を脅かしたり 身体または財産に危害を及ぼす恐れのある装置やシステム ( 交通機器 安全装置 航空 宇宙機器 原子力制御 生命維持装置を含む医療機器など ) に使用をお考えのお客様は 必ず事前に当社販売窓口までご相談願います 7. 本書に記載された製品には 外国為替及び外国貿易管理法 に基づく戦略物資等に該当するものがあります したがって 該当製品またはその一部を輸出する場合には 同法に基づく日本国政府の輸出許可が必要となりますので その申請手続きをお取りください 9. 本書に記載された内容を 当社に無断で転載または複製することはご遠慮ください Copyright 2001 OKI ELECTRIC INDUSTRY CO., LTD. 14 お問い合せ先 本社別館 108-8551 東京都港区芝浦 4 丁目 10 番 3 号 ( 本社別館 ) 東京 (03)5445-6027 シリコンソリューションカンパニー営業本部 ( ダイヤルイン ) FAX (03)5445-6058 http://www.oki.co.jp/semi/ 東北支社 980-0811 仙台市青葉区一番町 3 丁目 1 番 1 号 ( 仙台富士ビル ) 仙 台 (022)225-6605( 代 ) 松本支店 390-0815 松本市深志 2 丁目 5 番 2 号 ( 松本県信東邦生命ビル ) 松 本 (0263)36-7951( 代 ) 中部支社 460-0003 名古屋市中区錦 1 丁目 11 番 20 号 ( 大永ビル ) 名古屋 (052)201-7008( 代 ) 北陸支社 920-0981 金沢市片町 1 丁目 5 番 20 号 ( 金沢福井ビル ) 金 沢 (0762)22-2600( 代 ) 関西支社 541-0042 大阪市中央区今橋 4 丁目 2 番 1 号 ( 大阪富士ビル ) 大 阪 (06)6226-1325( 代 ) 中国支社 730-0013 広島市中区八丁堀 15 番 10 号 ( セントラルビル ) 広 島 (082)221-2209( 代 ) 松山支店 790-0003 松山市三番町 3 丁目 9 番 4 号 ( 四銀安田ビル ) 松 山 (089)943-3733( 代 ) 九州支社 810-0001 福岡市中央区天神 2 丁目 13 番 7 号 ( 長銀ビル ) 福 岡 (092)771-9116( 代 ) 31/31