Similar documents
2

MAX191 EV J

N12866N2P-H.PDF

LC74735NW

main.dvi

RS5C313 Datasheet

R1LV0416Dシリーズ データシート

MN5B02UC

PIN S 5 K 0 K 1 K 2 K 3 K 4 V DD V 0 V 1 V 2 V SS OSC SEG 32 SEG 31 SEG 30 SEG 29 SEG 28 SEG 27 SEG 26 SEG 25 SEG 24 SEG 23 SEG 22 SEG 21 SEG 20 SEG 1

Express5800/120Lf 1. Express5800/120Lf N N N Express5800/120Lf Express5800/120Lf Express5800/120Lf ( /1BG(256)) ( /1BG(256)) (

SH7670グループ Hi-Speed USB 2.0 基板設計ガイドライン アプリケーションノート

S1D13505F00Aデータシート

S5U1C8F360T1 Manual (S1C8F360 DEMO Board)

QCL_Accse_J.pdf

(Making the electronic circuit with use of micro-processor)

Express5800/120Ra-1

main.dvi

Express5800/120Lc

Express5800/140Hb (2002/01/22)

Express5800/120Rb-1 (2002/01/22)

VNXe3100 ハードウェア情報ガイド

Express5800/120Ed

Express5800/140Ma

S-89210/89220 コンパレータ

(LCC-48P-M03) 2

Express5800/120Rb-2

Express5800/120Le

Express5800/120Rc-2 Workgroup/Department 1. Express5800/120Rc-2 N N N Express5800/120Rc-2 Express5800/120Rc-2 Express5800/120R

Express5800/140Ma

Cyclone IIIデバイスのI/O機能

pin-csp011.xls

A[0..16] A[2..6] TPA74 TPA73 TPA72 D[0..15] TPA16 TPA15 TPA14 TPA13 TPA12 TPA11 TPA10 TPA9 TPA8 TPA7 TPA6 TPA5 TPA4 TPA3 TPA2 TPA1 TPA82 A16 A15 A14 A

d_meterrelay_catalog.pdf

VNXe3300 ハードウェア情報ガイド

EVI-D100/D100P

RMWV3216A Series Datasheet

表 信号端子 端子名 入出力 機能 DTR 出力 COM ポート DTR (Data Terminal Ready Control Output / Handshake Signal) RXD 入力 COM ポート RXD (Receiving Asynchronous Data Input) TX

uPC2711TB,uPC2712TB DS

i

SH7730グループ アプリケーションノート BSC バイト選択付きSRAM設定例

R1RW0416DI シリーズ

SXF 仕 様 実 装 規 約 版 ( 幾 何 検 定 編 ) 新 旧 対 照 表 2013/3/26 文 言 変 更 p.12(1. 基 本 事 項 ) (5)SXF 入 出 力 バージョン Ver.2 形 式 と Ver.3.0 形 式 および Ver.3.1 形 式 の 入 出 力 機 能 を

Express5800/120Mc

51505agj.PDF


縦 計 横 計 をSUM 関 数 で 一 度 に 計 算 する 縦 横 の 合 計 を 表 示 するセルが 計 算 対 象 となる セルと 隣 接 している 場 合 は 一 度 に 合 計 を 求 め ることができます 1 計 算 対 象 となるセル 範 囲 と 合 計 を 表 示 する セル 範

遠隔表示型ディジタルリニアゲージ

入札公告 次 の と お り 一 般 競 争 入 札 に 付 し ま す 平 成 2 5 年 1 1 月 1 3 日 経 理 責 任 者 独 立 行 政 法 人 国 立 病 院 機 構 三 重 中 央 医 療 セ ン タ ー 院 長 森 本 保 調 達 機 関 番 号 所 在 地 番 号

ハイ・パフォーマンス カタログコネクティビティ・ソリューション

1 2

NJU3555 NJU

EmCORE-i6415VL

Express5800/110Rc-1 1. Express5800/110Rc-1 N N Express5800/110Rc-1 Express5800/110Rc-1 ( /1BG(256)) (C/850(128)) CPU Pentium (1BGHz) 1

XAPP858 - High-Performance DDR2 SDRAM Interface In Virtex-5 Devices


Express5800/110Ee (2002/01/22)

R1RW0408D シリーズ

MS104-SH4 ハードウェアマニュアル

Express5800/110Ee Pentium 1. Express5800/110Ee N N Express5800/110Ee Express5800/110Ee ( /800EB(256)) ( /800EB(256) 20W) CPU L1 L2 CD-

HN58V256Aシリーズ/HN58V257Aシリーズ データシート

橡EN1165.PDF

R1RP0416D シリーズ

HN58C256A シリーズ/HN58C257A シリーズ データシート

Inductance(μH) チョークコイル 用 素 材 の 材 質 特 性 素 材 名 成 分 初 透 磁 率 (μi) 直 流 重 畳 特 性 コアロス シリーズ 名 鉄 ダスト e(100) 33 ~ 120 I,IM センダスト e(84.5),l(8.5),si(7.0) 60 ~ 125

MSM514400E/EL

パソコン活用マニュアル

1. 業 務 概 要 貨 物 情 報 登 録 済 の 貨 物 に 対 して システムを 介 さずに 行 われた 税 関 手 続 きについて 税 関 が 許 可 承 認 等 を 行 った 旨 を 登 録 する また システムで 行 われた 以 下 の 税 関 手 続 き( 以 下 輸 出 申 告 等

1.システム 構 成 1.1 ハードウェア 及 ぶ 基 本 ソフトウェア (1) システム 構 成 の 基 本 方 針 システム 構 成 のコンセンプトについて 2 頁 以 内 で 記 述 してください 1ハードウェア 構 成 のコンセプト


R1LV1616H-I シリーズ

untitled

DIY説明書0613.xlsx

1 1 Abstract 7 2 Pin Assignment 9 3 Instruction

OAKS16-FullKit

島津電子天びん取扱説明書UW/UXシリーズ

bid_ pdf

MS104-SH4ハードウェアマニュアル.PDF

KINGSOFT Office 2016 動 作 環 境 対 応 日 本 語 版 版 共 通 利 用 上 記 動 作 以 上 以 上 空 容 量 以 上 他 接 続 環 境 推 奨 必 要 2

入札公告 次 の と お り 一 般 競 争 入 札 に 付 し ま す 平 成 2 4 年 3 月 2 1 日 経 理 責 任 者 独 立 行 政 法 人 国 立 病 院 機 構 東 京 医 療 セ ン タ ー 院 長 松 本 純 夫 調 達 機 関 番 号 所 在 地 番 号 1 3

( ) PIN A0~A14 NAME TC59LM814CFT TC59LM806CFT BA0, BA1 0~7 ( 8) 0~15 ( 16) CS FN PD, ( 8) U/L ( 16) V DD V SS V D V SSQ V REF NC 1, NC VD VD 5 N

untitled

Microsݯft Word - 91 forܠ2009November.docx

R1LV0816ASB データシート

Taro-官報 入札公告【埼玉病院】

<4D F736F F D2095CA8E A90DA91B18C9F93A289F1939A8F D8288B3816A5F E646F63>

Microsoft PowerPoint - 医用工学概論実習1203.ppt [互換モード]

?????????UART

DELPHINUS EQUULEUS 2019 NASA SLS FPGA ( ) DELPHINUS 2

c t WC 1 2: SRAM 1.2 DRAM DRAM DRAM DRAM 3 4M 1 DRAM 22 1 A0 A10 11 DRAM 22 DIN DOUT 1 DRAM

中.indd

Taro-入札公告官報掲載(あきた清

oaks32r_m32102

液晶プロジェクター CP-S317J/X327J 取扱説明書

EVI-D70/D70P

uPC2745TB,uPC2746TB DS

パソコンで楽チン、電力管理3169編

Taro-①入札公告

入札公告 機動装備センター

(6) Qualification for participating in the tendering procedu

DM-24 SM

Transcription:

端 子 図 (BOTTOM View) 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 U GND GND HLDAK# HLDRQ# FIRDIN# RTCRST# IRDOUT# POWERON VDD3 GNT0# REQ0# REQ2# PAR CBE0 CBE2 GND GND U T GND TXD RXD JTMS LEDOUT# JTCK JTDI/RMODE MPOWER FIRCLK BIGENDIAN REQ1# CLKRUN FRAME# CBE1 CBE3 RST# GND T R RTS# DTR# CTS# DRTS# DDIN BATTINH IRDIN BKTGIO# POWER LOCK# GNT1# STOP# DEVSEL# IRDY# AD02 AD01 AD00 R P DSR# GPIO15 JTRST# GPIO13 DCTS# DDOUT RSTSW# GND GND SERR# GNT2# PERR# TRDY# AD06 AD05 AD04 AD03 P N GPIO12 GPIO11 GPIO10 GPIO09 GND VDD3 VDDF GND VDD1 GND VDDF VDD3 GND AD10 AD09 AD08 AD07 N M GPIO08 GPIO07 GPIO06 GPIO05 VDD3 VDD3 AD14 AD13 AD12 AD11 M L GPIO04 GPIO03 GPIO02 GPIO01 GND GND AD18 AD17 AD16 AD15 L K GPIO00 SIN SOUT SECLK VDD1 VDD1 F_WP# AD21 AD20 AD19 K J VDD3 IORDY IOCS1# IOCS0# GND GND F_RDY AD23 AD22 VDD3 J H SPOWER ROMCS1# ROMCS0# NC VDD1 VDD1 AD27 AD26 AD25 AD24 H G NC FlashCS# SDRAMCS# CS3# GND GND AD31 AD30 AD29 AD28 G F CS2# CS1# CS0# CKE1 VDD3 VDD3 ADD24 ADD23 PCLK RTCX2 F E DQM1 DQM2 DQM3 CKE0 GND VDD3 VDD3 GND VDD1 GND VDD3 VDD3 GND ADD22 ADD21 ADD20 RTCX1 E D DQM0 CAS RAS WR# D27 D24 ADD05 D19 D16 D14 ADD10 D09 D06 ADD19 ADD18 ADD17 CLKX2 D C SWR# SCLK RD# D29 D26 ADD04 D21 D18 ADD08 ADD09 D11 D08 ADD13 ADD14 ADD15 ADD16 CLKX1 C B GND D31 D30 D28 ADD03 D23 D20 ADD07 D15 D13 D10 ADD12 D05 D03 D01 CLKO GND B A GND GND ADD01 ADD02 D25 D22 ADD06 D17 VDD3 D12 ADD11 D07 D04 D02 D00 GND GND A 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 NC: オープンにして 下 さい G1, H4 FROM 専 用 端 子 SDRAM 専 用 端 子 FROM SDRAM 専 用 端 子 説 明 (その 他 端 子 はVR4131ドキュメント 参 照 ) 端 子 番 号 信 号 名 説 明 G2 FlashCS# FROMのチップセレクト 信 号 (/CE)です J14 F_RDY FROMのレディ 信 号 (RY)です K14 F_WP# FROMのライト プロテクト 信 号 (/WP)です G3 SDRAMCS# SDRAMのチップセレクト 信 号 (CS)です

TB0225 端 子 処 理 2002.02.20 接 続 先 TB0225 VR4131 端 子 (224 pin BGA) SDRAM(L) SDRAM(H) 64M 品 FROM(L) 64M 品 FROM(H) 32M 品 FROM(L) 32M 品 FROM(H) PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O PIN 端 子 名 I/O R17 AD00 I/O D14 AD00 I/O R16 AD01 I/O B14 AD01 I/O R15 AD02 I/O A15 AD02 I/O P17 AD03 I/O C14 AD03 I/O P16 AD04 I/O D13 AD04 I/O P15 AD05 I/O B13 AD05 I/O P14 AD06 I/O A14 AD06 I/O N17 AD07 I/O C13 AD07 I/O N16 AD08 I/O D12 AD08 I/O N15 AD09 I/O B12 AD09 I/O N14 AD10 I/O A13 AD10 I/O M17 AD11 I/O C12 AD11 I/O M16 AD12 I/O A12 AD12 I/O M15 AD13 I/O A11 AD13 I/O M14 AD14 I/O B10 AD14 I/O L17 AD15 I/O D10 AD15 I/O L16 AD16 I/O A10 AD16 I/O L15 AD17 I/O B9 AD17 I/O L14 AD18 I/O C10 AD18 I/O K17 AD19 I/O A9 AD19 I/O K16 AD20 I/O D9 AD20 I/O K15 AD21 I/O C9 AD21 I/O J16 AD22 I/O B8 AD22 I/O J15 AD23 I/O A8 AD23 I/O H17 AD24 I/O D8 AD24 I/O H16 AD25 I/O B7 AD25 I/O H15 AD26 I/O C8 AD26 I/O H14 AD27 I/O C4 AD27 I/O G17 AD28 I/O A7 AD28 I/O G16 AD29 I/O D7 AD29 I/O G15 AD30 I/O B6 AD30 I/O G14 AD31 I/O C7 AD31 I/O A3 ADD01 O U5 ADD01 O A4 ADD02 O U4 ADD02 O G3 A0 I G3 A0 I G2 A0 I G2 A0 I B5 ADD03 O U3 ADD03 O F3 A1 I F3 A1 I F2 A1 I F2 A1 I C6 ADD04 O T3 ADD04 O E3 A2 I E3 A2 I E2 A2 I E2 A2 I D7 ADD05 O R2 ADD05 O C3 A3 I C3 A3 I C2 A3 I C2 A3 I A7 ADD06 O N3 ADD06 O D3 A4 I D3 A4 I D2 A4 I D2 A4 I B8 ADD07 O N1 ADD07 O F4 A5 I F4 A5 I F3 A5 I F3 A5 I C9 ADD08 O M4 ADD08 O E4 A6 I E4 A6 I E3 A6 I E3 A6 I C10 ADD09 O L4 ADD09 O C4 A7 I C4 A7 I C3 A7 I C3 A7 I D11 ADD10 O K3 ADD10 O H7 A0 I H7 A0 I D7 A8 I D7 A8 I D6 A8 I D6 A8 I A11 ADD11 O J3 ADD11 O H8 A1 I H8 A1 I C7 A9 I C7 A9 I C6 A9 I C6 A9 I B12 ADD12 O J4 ADD12 O J8 A2 I J8 A2 I E7 A10 I E7 A10 I E6 A10 I E6 A10 I C13 ADD13 O H3 ADD13 O J7 A3 I J7 A3 I F7 A11 I F7 A11 I F6 A11 I F6 A11 I C14 ADD14 O G2 ADD14 O J3 A4 I J3 A4 I D8 A12 I D8 A12 I D7 A12 I D7 A12 I C15 ADD15 O E1 ADD15 O J2 A5 I J2 A5 I C8 A13 I C8 A13 I C7 A13 I C7 A13 I C16 ADD16 O E3 ADD16 O H3 A6 I H3 A6 I E8 A14 I E8 A14 I E7 A14 I E7 A14 I D16 ADD17 O D1 ADD17 O H2 A7 I H2 A7 I F8 A15 I F8 A15 I F7 A15 I F7 A15 I D15 ADD18 O E2 ADD18 O H1 A8 I H1 A8 I G8 A16 I G8 A16 I G7 A16 I G7 A16 I D14 ADD19 O E4 ADD19 O G3 A9 I G3 A9 I D4 A17 I D4 A17 I D3 A17 I D3 A17 I E16 ADD20 O C1 ADD20 O H9 A10 I H9 A10 I E5 A18 I E5 A18 I E4 A18 I E4 A18 I E15 ADD21 O D2 ADD21 O G2 A11 I G2 A11 I F6 A19 I F6 A19 I F5 A19 I F5 A19 I E14 ADD22 O D3 ADD22 O G1 NC I G1 NC I F5 A20 I F5 A20 I F4 A20 I F4 A20 I F15 ADD23 O B1 ADD23 O G7 BA0 I G7 BA0 I E6 A21 I E6 A21 I E5 NC I E5 NC I F14 ADD24 O C2 ADD24 O G8 BA1 I G8 BA1 I R6 BATTINH I R15 BATTINH_BATTINT I T10 BIGENDIAN I G17 BIGENDIAN I R8 BKTGIO# I/O H17 BKTGIO# I/O D2 CAS O T6 CAS O F7 CAS I F7 CAS I U14 CBE0 I/O B16 CBE0 I/O T14 CBE1 I/O A17 CBE1 I/O U15 CBE2 I/O C15 CBE2 I/O T15 CBE3 I/O B15 CBE3 I/O E4 CKE0 O T8 CKE0 O F3 CKE I F3 CKE I F4 CKE1 O V8 CKE1 O B16 CLKO O A1 CLKOUT O T12 CLKRUN I/O E18 CLKRUN I/O C17 CLKX1 I A4 CLKX1 I D17 CLKX2 O A5 CLKX2 O F3 CS0# O U9 CSB0 O F2 CS1# O R9 CSB1 O F1 CS2# O V9 CSB2_ROMCSB2 O G4 CS3# O U10 CSB3_ROMCSB3 O R3 CTS# I R17 CTSB I A15 D00 I/O F4 DATA00 I/O A8 DQ0 I/O G4 I/O0 I/O G3 I/O0 I/O B15 D01 I/O F2 DATA01 I/O B9 DQ1 I/O K4 I/O1 I/O K3 I/O1 I/O A14 D02 I/O F3 DATA02 I/O B8 DQ2 I/O G5 I/O2 I/O G4 I/O2 I/O B14 D03 I/O G4 DATA03 I/O C9 DQ3 I/O K5 I/O3 I/O K4 I/O3 I/O A13 D04 I/O H2 DATA04 I/O C8 DQ4 I/O K6 I/O4 I/O K5 I/O4 I/O B13 D05 I/O H4 DATA05 I/O D9 DQ5 I/O G6 I/O5 I/O G5 I/O5 I/O D13 D06 I/O H1 DATA06 I/O D8 DQ6 I/O K7 I/O6 I/O K6 I/O6 I/O A12 D07 I/O J2 DATA07 I/O E9 DQ7 I/O G7 I/O7 I/O G6 I/O7 I/O C12 D08 I/O J1 DATA08 I/O E1 DQ8 I/O H4 I/O8 I/O H3 I/O8 I/O D12 D09 I/O K2 DATA09 I/O D2 DQ9 I/O J4 I/O9 I/O J3 I/O9 I/O B11 D10 I/O K1 DATA10 I/O D1 DQ10 I/O H5 I/O10 I/O H4 I/O10 I/O C11 D11 I/O K4 DATA11 I/O C2 DQ11 I/O J5 I/O11 I/O J4 I/O11 I/O A10 D12 I/O L2 DATA12 I/O C1 DQ12 I/O H6 I/O12 I/O H5 I/O12 I/O B10 D13 I/O L1 DATA13 I/O B2 DQ13 I/O J7 I/O13 I/O J6 I/O13 I/O D10 D14 I/O M2 DATA14 I/O B1 DQ14 I/O H7 I/O14 I/O H6 I/O14 I/O B9 D15 I/O M1 DATA15 I/O A2 DQ15 I/O J8 I/O15 I/O J7 I/O15 I/O D9 D16 I/O N2 DATA16_GPIO16 I/O A8 DQ0 I/O G4 I/O0 I/O G3 I/O0 I/O A8 D17 I/O M3 DATA17_GPIO17 I/O B9 DQ1 I/O K4 I/O1 I/O K3 I/O1 I/O C8 D18 I/O N4 DATA18_GPIO18 I/O B8 DQ2 I/O G5 I/O2 I/O G4 I/O2 I/O D8 D19 I/O P2 DATA19_GPIO19 I/O C9 DQ3 I/O K5 I/O3 I/O K4 I/O3 I/O B7 D20 I/O P1 DATA20_GPIO20 I/O C8 DQ4 I/O K6 I/O4 I/O K5 I/O4 I/O C7 D21 I/O R1 DATA21_GPIO21 I/O D9 DQ5 I/O G6 I/O5 I/O G5 I/O5 I/O A6 D22 I/O T2 DATA22_GPIO22 I/O D8 DQ6 I/O K7 I/O6 I/O K6 I/O6 I/O B6 D23 I/O T1 DATA23_GPIO23 I/O E9 DQ7 I/O G7 I/O7 I/O G6 I/O7 I/O D6 D24 I/O U1 DATA24_GPIO24 I/O E1 DQ8 I/O H4 I/O8 I/O H3 I/O8 I/O A5 D25 I/O V1 DATA25_GPIO25 I/O D2 DQ9 I/O J4 I/O9 I/O J3 I/O9 I/O C5 D26 I/O V2 DATA26_GPIO26 I/O D1 DQ10 I/O H5 I/O10 I/O H4 I/O10 I/O D5 D27 I/O T4 DATA27_GPIO27 I/O C2 DQ11 I/O J5 I/O11 I/O J4 I/O11 I/O B4 D28 I/O V3 DATA28_GPIO28 I/O C1 DQ12 I/O H6 I/O12 I/O H5 I/O12 I/O C4 D29 I/O R5 DATA29_GPIO29 I/O B2 DQ13 I/O J7 I/O13 I/O J6 I/O13 I/O B3 D30 I/O V4 DATA30_GPIO30 I/O B1 DQ14 I/O H7 I/O14 I/O H6 I/O14 I/O B2 D31 I/O T5 DATA31_GPIO31 I/O A2 DQ15 I/O J8 I/O15 I/O J7 I/O15 I/O P2 GPIO15 I U18 DCDB_GPIO15 I P5 DCTS# I/O P16 DCTS# I/O R5 DDIN I/O M15 DDIN I/O P6 DDOUT I/O N16 DDOUT/DBUS32 I/O R13 DEVSEL# I/O C16 DEVSELB I/O D1 DQM0 O V7 DQM0 O E8 LDQM I E1 DQM1 O R4 DQM1 O F1 UDQM I E2 DQM2 O U8 DQM2 O E8 LDQM I E3 DQM3 O R8 DQM3 O F1 UDQM I R4 DRTS# I/O N15 DRTS#/MIPS16EN I/O P1 DSR# I R16 DSRB I R2 DTR# I/O T18 DTRB_CLKSEL0 I/O T9 FIRCLK I H18 FIRCLK I U5 FIRDIN# I/O M18 FIRDIN#/SEL I/O T13 FRAME# I/O C18 FRAMEB I/O U10 GNT0# O F17 GNT0# O R11 GNT1# O G16 GNT1# O P11 GNT2# O F18 GNT2# O

K1 GPIO00 I/O T12 GPIO00 I/O L4 GPIO01 I/O V13 GPIO01 I/O L3 GPIO02 I/O R13 GPIO02 I/O L2 GPIO03 I/O U14 GPIO03 I/O L1 GPIO04 I/O T13 GPIO04 I/O M4 GPIO05 I/O V14 GPIO05 I/O M3 GPIO06 I/O V15 GPIO06_SYSDIR I/O M2 GPIO07 I/O U15 GPIO07 I/O M1 GPIO08 I/O U16 GPIO08 I/O N4 GPIO09 I/O V16 GPIO09 I/O N3 GPIO10 I/O T16 GPIO10 I/O N2 GPIO11 I/O V17 GPIO11 I/O N1 GPIO12 I/O V18 GPIO12 I/O P4 GPIO13 I/O T17 GPIO13 I/O U4 HLDRQ# I N18 HLDRQ# I J4 IOCS0# O T10 IOCSB0 O J3 IOCS1# O U11 IOCSB1 O J2 IORDY I T15 IORDY I R7 IRDIN I/O L18 IRDIN I/O U7 IRDOUT# O J18 IRDOUT#/JTDO O R14 IRDY# I/O A18 IRDYB I/O T6 JTCK I L17 JTCK I T7 JTDI/RMODE# I K17 JTDI/RMODE# I T5 LEDOUT# O M16 LEDOUT# O R10 LOCK# I/O G18 LOCKB I/O T8 MPOWER O J16 MPOWER O D6 /RESET I D6 /RESET I D5 /RESET I D5 /RESET I U3 NW_HLDAK# IO P18 NWIREEN/HLDAK# IO U13 PAR I/O C17 PAR I/O F16 PCLK O A6 PCLK O P12 PERR# I/O D17 PERRB I/O R9 POWER I H15 POWER I U8 POWERON O J15 POWERON O D3 RAS O R7 RAS O F8 RAS I F8 RAS I C3 RD# O U6 RDB O J3 /OE I J3 /OE I J2 /OE I J2 /OE I U11 REQ0# I F15 REQ0# I T11 REQ1# I E17 REQ1# I U12 REQ2# I F16 REQ2# I H3 ROMCS0# O T9 ROMCSB0 O H2 ROMCS1# O V10 ROMCSB1 O P3 JTRST# I N17 JTRST# I T4 JTMS I M17 JTMS I T16 RST# O A16 RSTB O P7 RSTSW# I L16 RSTSWB I U6 RTCRST# I L15 RTCRSTB I E17 RTCX1 I B5 RTCX1 I F17 RTCX2 O C6 RTCX2 O R1 RTS# I P15 RTSB_CLKSEL1 I T3 RXD O R18 RxD O C2 SCLK O V5 SCLK O F2 CLK I F2 CLK I K4 SECLK O V12 SECLK O P10 SERR# I/O G15 SERRB I/O K2 SIN I U13 SIN I K3 SOUT O R12 SOUT O H1 SPOWER O R10 SPOWER O R12 STOP# I/O D18 STOPB I/O C1 SWR# O T7 SWRB O F9 WE I F9 WE I P13 TRDY# I/O B18 TRDYB I/O T2 TXD I/O P17 TxD_CLKSEL2 I/O D4 WR# O R6 WRB O C6 /WE I C6 /WE I C5 /WE I C5 /WE I G2 FlashCS# I H3 /CE I H3 /CE I H2 /CE I H2 /CE I J14 F_RDY I C5 RY(/BY) O C5 RY(/BY) O C4 RY(/BY) O C4 RY(/BY) O K14 F_WP# O D5 /WP(AC I D5 /WP(AC I D4 /WP(AC I D4 /WP(AC I G3 SDRAMCS# I G9 CS I G9 CS I A9 VDD3 3.3V B4 CVDD A9 VDD 3.3V A9 VDD 3.3V E11 VDD3 3.3V E7 VDD 3.3V E7 VDD 3.3V E12 VDD3 3.3V J9 VDD 3.3V J9 VDD 3.3V E6 VDD3 3.3V B2 VDD3 A7 VDDQ 3.3V A7 VDDQ 3.3V E7 VDD3 3.3V B11 VDD3 B3 VDDQ 3.3V B3 VDDQ 3.3V F13 VDD3 3.3V B17 VDD3 C7 VDDQ 3.3V C7 VDDQ 3.3V F5 VDD3 3.3V R3 VDD3 D3 VDDQ 3.3V D3 VDDQ 3.3V J1 VDD3 3.3V R11 VDD3 J17 VDD3 3.3V G3 VDD3 M13 VDD3 3.3V U2 VDD3 M5 VDD3 3.3V K18 VDD3 N12 VDD3 3.3V U17 VDD3 N6 VDD3 3.3V V6 VDD3 H8 VCCQ 3.3V H8 VCCQ 3.3V H7 /BYTE I H7 /BYTE I U9 VDD3 3.3V N11 VDDF 1.95/3.3V J6 VCC 1.95V J6 VCC 1.95V J5 VCC 3.3V J5 VCC 3.3V N7 VDDF 1.95/3.3V E9 VDD1 1.5V C11 VDD1 1.5V H13 VDD1 1.5V D4 VDD1 1.5V H5 VDD1 1.5V T11 VDD1 1.5V K13 VDD1 1.5V K16 VDD1 1.5V K5 VDD1 1.5V A2 VDDPD 1.5V N9 VDD1 1.5V A3 VDDP 1.5V A1 GND GND D6 CGND GND A1 VSS GND A1 VSS GND K3 GND GND K3 GND GND K2 GND GND K2 GND GND A16 GND GND C3 GNDPD GND E3 VSS GND E3 VSS GND K8 GND GND K8 GND GND K7 GND GND K7 GND GND A17 GND GND B3 GNDP GND J1 VSS GND J1 VSS GND A2 GND GND A3 VSSQ GND A3 VSSQ GND B1 GND GND C5 GND3 GND B7 VSSQ GND B7 VSSQ GND B17 GND GND R14 GND3 GND C3 VSSQ GND C3 VSSQ GND E10 GND GND D5 GND3 GND D7 VSSQ GND D7 VSSQ GND E13 GND GND D15 GND3 GND E5 GND GND E15 GND3 GND E8 GND GND E16 GND3 GND G13 GND GND F1 GND3 GND G5 GND GND T14 GND3 GND J13 GND GND U7 GND3 GND J5 GND GND K15 GND3 GND L13 GND GND L3 GND3 GND L5 GND GND P3 GND3 GND N10 GND GND P4 GND3 GND N13 GND GND V11 GND3 GND N5 GND GND N8 GND GND D11 GND1 GND T1 GND GND G1 GND1 GND T17 GND GND U12 GND1 GND U1 GND GND J17 GND1 GND U16 GND GND U17 GND GND U2 GND GND P8 GND GND H16 GND0 GND P9 GND GND D16 GND1 GND

VR4131 単 品 との 仕 様 比 較 表 1 2002 年 2 月 20 日 TB0225 VR4131 単 品 機 能 仕 様 CPU VR4131 動 作 周 波 数 CPU 199.1MHz SDRAM( 最 大 値 ) 99.5MHz PCI( 推 奨 値 ) 33.18MHz 周 辺 機 能 すべて 使 用 可 メモリバス(mini-ISA 含 む) 使 用 不 可 使 用 可 SDRAM 内 蔵 外 付 け 容 量 32Mバイト - スピード 100MHz - CL(CAS Latency) 3 - メモリ 増 設 不 可 - FROM 容 量 8/16Mバイト - アクセス 時 間 100ns - メモリ 増 設 不 可 - その 他 電 源 グランド 間 パスコン 11 個 搭 載 - 電 気 的 仕 様 動 作 温 度 範 囲 0~70-10~70 参 考 )SDRAM 0~70 参 考 )FROM -25~85 動 作 電 源 電 圧 種 類 2 電 源 (VDD1 VDD3) 8MバイトFROM 品 2 電 源 (VDD1 VDD3=VDDF) 16MバイトFROM 品 3 電 源 (VDD1 VDD3 VDDF) 絶 対 最 大 定 格 VDD1(VR4131 内 部 電 源 ) -0.5~1.8V VDD3(VR4131_IO 電 源 SDRAM 電 源 FROM_IO 電 源 ) -0.5~4.0V 16 VDDF(FROM 内 部 電 源 ) -0.5~2.4V - M 入 力 電 圧 (FROM 端 子 /RESET /WPを 除 く) -0.5~VDD3+0.3V バ 入 力 電 圧 (FROM 端 子 /RESET /WP) -0.5~13.0V - イ 保 存 温 度 -55~150-65~150 ト F 動 作 電 源 電 圧 範 囲 VDD1(VR4131 内 部 電 源 ) 1.35~1.65V R VDD3(VR4131_IO 電 源 SDRAM 電 源 FROM_IO 電 源 ) 3.0~3.6V O VDDF(FROM 内 部 電 源 ) 1.8~2.1V - 1 M 品 消 費 電 流 (max) 単 位 :W 3.4 0.6 電 源 電 流 (max) VDD1 電 流 (1.65V) 単 位 :ma 240 VDD3 電 流 (3.6V) 注 )FROM 電 流 含 まず 単 位 :ma 398 60 VDDF 電 流 (1.95V) 注 )FROM_IO 電 流 含 む 単 位 :ma 44 - 参 考 )SDRAM(VDD=3.6V) 単 位 :ma 169 - 参 考 )FROM(Vcc=1.95V VccQ=3.6V) 単 位 :ma 44 - 絶 対 最 大 定 格 VDD1(VR4131 内 部 電 源 ) -0.5~1.8V VDD3(VR4131_IO 電 源 SDRAM 電 源 FROM_IO 電 源 ) -0.5~4.0V 8 VDDF(FROM 内 部 電 源 ) -0.5~4.0V - M 入 力 電 圧 (FROM 端 子 /RESET /WPを 除 く) -0.5~VDD3+0.3V バ 入 力 電 圧 (FROM 端 子 /RESET /WP) -0.5~13.0V - イ 保 存 温 度 -55~125-65~150 ト F 動 作 電 源 電 圧 範 囲 VDD1(VR4131 内 部 電 源 ) 1.35~1.65V R VDD3(VR4131_IO 電 源 SDRAM 電 源 FROM_IO 電 源 ) 3.0~3.6V O VDDF(FROM 内 部 電 源 ) 3.0~3.6V - M 品 消 費 電 流 (max) 単 位 :W 3.6 0.6 電 源 電 流 (max) VDD1 電 流 (1.65V) 単 位 :ma 240 VDD3 電 流 (3.6V) 注 )FROM 電 流 含 まず 単 位 :ma 398 60 VDDF 電 流 (3.6V) 注 )FROM_IO 電 流 含 む 単 位 :ma 45 - 参 考 )SDRAM(VDD=3.6V) 単 位 :ma 169 - 参 考 )FROM(Vcc=3.6V VccQ=3.6V) 単 位 :ma 45 - DC 特 性 AC 特 性 VR4131 端 子 (メモリバスを 除 く) VR4131 仕 様 準 拠 (メモリバス) - VR4131 仕 様 準 拠 SDRAM 端 子 SDRAM 仕 様 準 拠 - FROM 端 子 FROM 仕 様 準 拠 - VR4131 端 子 (メモリバスを 除 く) VR4131 仕 様 準 拠 (メモリバス) - VR4131 仕 様 準 拠 SDRAM 端 子 SDRAM 仕 様 準 拠 - FROM 端 子 FROM 仕 様 準 拠 - 物 理 的 仕 様 外 形 縦 x 横 x 高 さ 単 位 :mm 23.0x23.0x2.0 16.0x16.0x1.55 端 子 配 列 5 周 BGA 4 周 BGA 端 子 数 240 224 端 子 ピッチ 1.27mmピッチ 0.8mmピッチ ハンダ 種 類 共 晶 ハンダ 実 装 仕 様 実 装 条 件 ターゲット 値 ( 未 評 価 ) IR30-103-2 IR-30-103-2 実 装 回 数 ターゲット 値 ( 未 評 価 ) 2 回 2 回

MCM CSP MCM MCM CSPSDRAMVR4131 MCM MCM