パワーMOSFETの特性

Similar documents
Microsoft PowerPoint - semi_ppt07.ppt [互換モード]

IGBTの特性

Microsoft PowerPoint - semi_ppt07.ppt

Microsoft PowerPoint - 集積デバイス工学7.ppt

PowerPoint Presentation

Microsoft PowerPoint - 集積デバイス工学5.ppt

Microsoft PowerPoint - H30パワエレ-3回.pptx

PowerPoint Presentation

MOSFET dv/dt 影響について Application Note MOSFET dv/dt 影響について 概要 MOSFET のドレイン - ソース間の dv / dt が大きいことが問題を引き起こすことがあります この現象の発生要因とその対策について説明します Tosh

弱反転領域の電荷

電子回路I_4.ppt

Microsoft PowerPoint - 2.devi2008.ppt

Acrobat Distiller, Job 2

PowerPoint Presentation

TPC8107

高周波動作 (小信号モデル)

目次 概要... 1 目次 電気的特性 静的特性 動的特性 静電容量特性 実効容量 ( エネルギー換算 ) スイッチング特性 dv/dt 耐量...

TPCA8056-H_J_

2SK2313

600 V系スーパージャンクション パワーMOSFET TO-247-4Lパッケージのシミュレーションによる解析

アナログ用MOSトランジスタ動作の基礎 公開講座資料

SSM6J505NU_J_

TPC8407_J_

電子回路I_6.ppt

TK50P04M1_J_

TPCP8406_J_

電子回路I_8.ppt

TPW5200FNH_J_

名称 型名 SiC ゲートドライバー SDM1810 仕様書 適用 本仕様書は SiC-MOSFET 一体取付形 2 回路ゲートドライバー SDM1810 について適用いたします 2. 概要本ドライバーは ROHM 社製 2ch 入り 180A/1200V クラス SiC-MOSFET

Microsoft PowerPoint - 6.memory.ppt

4端子MOSトランジスタ

TK30J25D_J_

Microsoft PowerPoint 修論発表_細田.ppt

SSM3K7002KFU_J_

TK58A06N1_J_

トランジスタ回路の解析 ( 直流電源 + 交流電源 ) 交流回路 ( 小 ) 信号 直流回路 ( バイアス計算 ) 動作点 ( 増幅度の計算 ) 直流等価回路 ダイオードモデル (pnp/npn) 交流 ( 小信号 ) 等価回路 T 形等価回路 トランジスタには直流等価回路と交流等価回路がある

Microsoft PowerPoint - m54583fp_j.ppt

Microsoft PowerPoint - 集積回路工学(5)_ pptm

diode_revise

Microsoft PowerPoint - H22パワエレ第3回.ppt

TPHR7904PB_J_

Microsoft PowerPoint - アナログ電子回路3回目.pptx

Microsoft PowerPoint - m54562fp_j.ppt

<1>

TK7A90E_J_

TPCA8030-H

Microsoft Word - サイリスタ設計

Microsoft PowerPoint - 9.Analog.ppt

Microsoft PowerPoint - 4.CMOSLogic.ppt

Microsoft PowerPoint - パワエレH20第4回.ppt

Microsoft PowerPoint - ›žŠpfidŠÍŁÏ−·“H−w5›ñŒÚ.ppt

絶対最大定格 (T a =25 ) 項目記号定格単位 入力電圧 V IN 消費電力 P D (7805~7810) 35 (7812~7815) 35 (7818~7824) 40 TO-220F 16(T C 70 ) TO (T C 25 ) 1(Ta=25 ) V W 接合部温度

第 5 章 推奨配線及びレイアウト 内容ページ 1. 応用回路例 プリント基板設計における推奨パターン及び注意点 Fuji Electric Co., Ltd. MT6M12343 Rev.1.0 Dec

パワーMOSFET

TPH1R306P1 Application Note U-MOSⅨ-H 60V 低 VDS スパイク製品 TPH1R306P1 アプリケーションノート 概要 TPH1R306P1 は 最新世代の U-MOSⅨ-H プロセス製品で 主なターゲット用途は DC-DC コンバータや AC-DC コンバー

AlGaN/GaN HFETにおける 仮想ゲート型電流コラプスのSPICE回路モデル

PowerPoint プレゼンテーション

NJM78L00 3 端子正定電圧電源 概要高利得誤差増幅器, 温度補償回路, 定電圧ダイオードなどにより構成され, さらに内部に電流制限回路, 熱暴走に対する保護回路を有する, 高性能安定化電源用素子で, ツェナーダイオード / 抵抗の組合せ回路に比べ出力インピーダンスが改良され, 無効電流が小さ

TLP240D,TLP240DF_J_

Microsoft PowerPoint pptx

TLP521-1,TLP521-2,TLP521-4 東芝フォトカプラ赤外 LED + フォトトランジスタ TLP521-1,TLP521-2,TLP521-4 電子計算機の I / O インタフェース システム機器や計測器のノイズカット 各種コントローラ 複写機 自動販売機 電位が異なる回路間の信

暫定資料 東芝フォトカプラ GaAlAs LED + フォト IC TLP250 TLP250 汎用インバータ エアコン用インバータ パワー MOS FET のゲートドライブ IGBT のゲートドライブ 単位 : mm TLP250 は GaAlAs 赤外発光ダイオードと 高利得 高速の集積回路受光

パワー・ダイオードの特性

TC74HC00AP/AF

降圧コンバータIC のスナバ回路 : パワーマネジメント

2SJ668

PowerPoint プレゼンテーション

基本的なノイズ発生メカニズムとその対策 電源 GND バウンス CMOS デジタル回路におけるスイッチング動作に伴い 駆動 MOS トランジスタのソース / ドレインに過渡的な充放電電流 及び貫通電流が生じます これが電源 GND に流れ込む際 配線の抵抗成分 及びインダクタンス成分によって電源電圧

NJM78M00 3 端子正定電圧電源 概要 NJM78M00 シリーズは,NJM78L00 シリーズを更に高性能化した安定化電源用 ICです 出力電流が 500mA と大きいので, 余裕ある回路設計が可能になります 用途はテレビ, ステレオ, 等の民生用機器から通信機, 測定器等の工業用電子機器迄

TC74HC14AP/AF

(Microsoft Word - E0-0299Z BID-40D18N \203f\201[\203^\203V\201[\203g_ doc)

Microsoft PowerPoint - ch3

2SC5200N_J_

第 5 章復調回路 古橋武 5.1 組み立て 5.2 理論 ダイオードの特性と復調波形 バイアス回路と復調波形 復調回路 (II) 5.3 倍電圧検波回路 倍電圧検波回路 (I) バイアス回路付き倍電圧検波回路 本稿の Web ページ ht

Microsoft PowerPoint - 4.1I-V特性.pptx

3.5 トランジスタ基本増幅回路 ベース接地基本増幅回路 C 1 C n n 2 R E p v V 2 v R E p 1 v EE 0 VCC 結合コンデンサ ベース接地基本増幅回路 V EE =0, V CC =0として交流分の回路 (C 1, C 2 により短絡 ) トランジスタ

GT40QR21_J_

<4D F736F F D208CF595A890AB F C1985F8BB389C88F CF58C9F8F6F8AED2E646F63>

Microsoft PowerPoint _DT_Power calculation method_Rev_0_0_J.pptx

GT60PR21_J_

TLP250

TJAM3 電気的特性 (Ta = 5 C) 項 目 記 号 測 定 条 件 最小 標準 最大 単位 ゲ ー ト 漏 れ 電 流 I GSS V GS = ± V, V DS = V ± na ド レ イ ン し ゃ 断 電 流 I DSS V DS = V, V GS = V μa V (BR)

TC74HC4017AP/AF

<4D F736F F D2097CA8E718CF889CA F E F E2E646F63>

TTD1409B_J_

低損失V溝型SiCトレンチMOSFET 4H-SiC V-groove Trench MOSFETs with the Buried p+ regions

形式 :WYPD 絶縁 2 出力計装用変換器 W UNIT シリーズ パルスアイソレータ ( センサ用電源付 2 出力形 ) 主な機能と特長 パルス入力信号を絶縁して各種のパルス出力信号に変換 オープンコレクタ 電圧パルス リレー接点パルス出力を用意 センサ用電源内蔵 耐電圧 2000V AC 密着

パワーデバイス特性入門

PFC回路とAC-DC変換回路の研究

形式 :PDU 計装用プラグイン形変換器 M UNIT シリーズ パルス分周変換器 ( レンジ可変形 ) 主な機能と特長 パルス入力信号を分周 絶縁して単位パルス出力信号に変換 センサ用電源内蔵 パルス分周比は前面のスイッチで可変 出力は均等パルス オープンコレクタ 電圧パルス リレー接点パルス出力

Microsoft PowerPoint pptx

Microsoft Word - TA79L05_06_08_09_10_12_15_18_20_24F_J_P11_070219_.doc

レベルシフト回路の作成

TC74HCT245AP/AF

TC74HC245,640AP/AF

Microsoft Word - NJM7800_DSWJ.doc

半導体工学の試験範囲

Microsoft PowerPoint EM2_15.ppt

スライド 1

TTD1415B_J_

Transcription:

2015 年 3 月 2 日 パワー MOSFE の特性 群馬大学 松田順一 1

概要 パワー MOSFE の用途 基本構造 (DMOS と UMOS) 出力特性 静的ブロッキング特性 順方向伝導特性 MOS 表面物理 閾値電圧 チャネル抵抗 DMOSFE 特性オン抵抗 DMOS セル最適化 UMOSFE 特性オン抵抗など 周波数応答 スイッチング性能 ターンオン過渡解析 ターンオフ過渡解析 d/d 適応性 SOA(Safe Operaing Area) バイポーラ /MOS セカンドブレークダウン 内蔵ダイオード 高温特性 オン抵抗 トランスコンダクタンス 閾値電圧 高耐圧パワー MOSFE(Baliga s FOM for unipolar device) トレンド ( 注 ) 群馬大学アナログ集積回路研究会第 70 回講演会 (2007 年 9 月 28 日 ) 資料から作成 2

Id(A) パワー MOSFE の用途 ( 全体 ) 玩具用モータ駆動 PC 電源用 DC-DC コンバータ 車載電装用パワーステアリング ABS モータソレノイド駆動 80 20 PDP 用ドライバースイッチ 通信機器用オンボード電源 10 5 0 各種小型機器用 Li イオン電源保護 DC-DC コンバータなど 20 40 100 200 500 600 900 dss() PPC FAX 用モータ駆動液晶 用バックライト (CCFL) (NEC エレクトロニクスの資料を元に作成 ) スイッチング電源インバータ照明 3

ハ ワーハ イホ ーラトランシ スタと ハ ワー MOSFE との特性比較 パワーバイポーラトランジスタ 電流制御 ベース電流 : 大 ( オン状態 : コレクター電流の 1/5~1/10) 高速ターンオフ時 : 逆ベースドライブ必要 複雑回路 高価 セカンドブレークダウンに弱い パワーバイポーラトランジスタの並列接続 : 難 温度と共に順方向電圧低下 パワー MOSFE 電圧制御 ゲート容量の充放電電流 ゲート駆動回路 : 簡単 スイッチングスピード : バイポーラトランジスタより数オーダ速い セカンドブレークダウンに強い パワー MOSFE の並列接続 : 容易 温度と共に順方向電圧上昇 ( 並列素子間で電流の均一化 ) 4

DMOSFE 断面構造 ソースソースゲート N + N + Pベース Pベース N - N + ドレイン 5

UMOSFE 断面構造 ソース ソース N + N + Pベースゲート Pベース N - N + ドレイン 6

パワー MOSFE の出力特性 ON ( チャネル抵抗 + ドリフト領域の抵抗 ドリフト領域の抵抗 ( 高ゲート電圧印加時 )) I DS 4 飽和領域 電流制限として使用 S 3 2 I DS 3 2 アバランシェ破壊 1 g I DS S DS DS g 大 ゲート電圧小でもドレイン電流大 B DS ゲート電圧 = ソース電圧 7

逆電圧印加時のパワー MOSFE 特性 DS K 0. 7 ダイオード ( P ベースと N - ドリフト ) の順方向動作 少数キャリア伝導 1 2 3 I DS 正のゲート電圧印加時 多数キャリア伝導 パワー MOSFE ダイオードの代用 ( 低電圧 (<5) スイッチモードの電力供給 ) [ 同期整流 ( ゲート信号は供給電圧に同期 ) 低 on の達成 ] 8

パワー MOSFE における 静的ブロッキング特性決定要因 N - ドリフトと P ベース間の逆接合耐圧 ゲート酸化膜耐圧 寄生バイポーラトランジスタの活性化 P ベース領域内空乏層のリーチスルー N + エミッタ ( ソース ) と P ベース間の順バイアス化 ( リーチスルーがない場合 N + エミッタ ( ソース ) と P ベースは同電位 ) 構造要因による電界集中 DMOS セル N - ドリフトと P ベース間接合の曲がり UMOS セル トレンチゲートコーナー 9

典型的なドーピングプロファイル - パワー MOSFE- ドーピング密度 P ベース内で空乏層広がりによるリーチスルーのない事が重要 X SN X SP ピークドーピング ピークドーピング 閾値電圧制御 X P X N ネットドーピング ( キャリア密度 ) チャネル長 (P ベース ) N D ソース X N P ベース X P N - ドリフト x 10

P ベース内の空乏層広がり - ブレークダウン時 - チャネル長 1μ 以下のデバイスは達成困難 低電圧動作デバイスで可能 By B. Jayan Baliga 11

DMOSFE の空乏層形状比較 ゲート 高ドレインバイアス ソース N + N + N - ソース 低ドレインバイアス 小セルスペース 空乏層曲率 : 小 ( 高ドレイン電圧 ) ソース ドレイン N + ゲート ソース N + N - N + 大セルスペース 空乏層曲率 : 大 ( 高ドレイン電圧 ) 低ブレークダウン電圧 N + ドレイン 12

ケ ート幅とフ レークタ ウン電圧 (DMOS セル ) ゲート幅小 ブレークダウン電圧上昇 N D 小の場合 より大きなのゲート幅からブレークダウン電圧上昇 ( 空乏層広がり大のため ) By B. Jayan Baliga 13

UMOSFE における高電界 ソース ソース N + N + Pベース ゲート Pベース N - 空乏層端高電界箇所 N + ドレイン 高電界の発生 1 トレンチ深さが P ベース /N - 接合をかなり超えた場合 2 トレンチ間のスペースが増大した場合 対策 1 トレンチ深さ P ベース深さを少し超える程度に設定 2 トレンチ間スペース できる限り狭く設定 ( 低 on にも有効 ) 14

仮定 1 絶縁膜 : 無限の抵抗率 2 電荷 : 半導体中とメタル電極中に存在 3 半導体とメタル間の仕事関数差 : 無 MOS 表面状態 - フラットバンド 蓄積 - Q C 0 FB MS ox 真空レベル q 0 q q M E C M E F E C q B 0 E i M E F q B E i S E F S E F E E 金属酸化膜半導体 金属酸化膜半導体 フラットバンド 蓄積 15

MOS 表面状態 - 空乏 反転 - E C E C E i S E F q S E i E 0 S E F E 0 M E F M E F 金属酸化膜半導体 金属酸化膜半導体 空乏 反転 16

半導体電荷 QS(C/c 2 ) 半導体電荷の表面電位依存性 1.E-04 P 型 Si N A =1 10 16 c -3 1.E-05 蓄積 強反転 1.E-06 1.E-07 2 B 1.E-08 空乏 弱反転 1.E-09-0.4-0.2 0 0.2 0.4 0.6 0.8 1 表面電位 Ψ S () 17

最大空乏層幅 (μ ) 最大空乏層幅のドーピング密度依存性 10.0 S 2 B 1.0 W 2 s qn A 4 k s A 2 B ln 2 q N A ni 0.1 1.E+13 1.E+14 1.E+15 1.E+16 1.E+17 ドーピング密度 (c -3 ) N 18

閾値電圧 () 閾値電圧 N+ ポリ Si ゲート 界面固定電荷 Q 0 =3 10 10 c -2 10 8 6 4 2 ゲート酸化膜厚 ox (A ) 2 FB P 型基板 (c -3 ) B Q C NA=1e14 NA=1e15 NA=1e16 NA=1e17 NA=1e18 0 界面固定電荷の影響 -2 1.E+02 1.E+03 1.E+04 S ox 19

MOSFE 電流式とチャネル抵抗 S ox ns CH DS S ox ns DS DS S ox ns DS S ox ns L DS DS C Z L L Z C L Z C I d C Z dy I d I d DS 2 0 0 2 1 ゲート N + N + y dy L P 基板ソースドレイン ) ( ) ( ) ( y C y Q y Q Z dy d S ox n n ns : 小 DS 20

MOSFE 電流式 ( 飽和領域 ) ソース ゲート ドレイン P 基板 N + N + L ドレイン電流 ( 飽和領域 ) ゲート電圧で制御 I I g DS DS s nsc 2L 2 ns ox 2 s S, L D DS L L qn di d DS C S ox Z Z ns S C ox Z L 2, S DS S 2 A : ピンチオフ点 21

抵抗率とシート抵抗 qnc Q Q c qn b a b a c bc a bc a qn a bc qn bc a qn bc E qn bc qnv I B s B s B B B B ' ' 1 : 1, 1 1 1 シート抵抗導電率 抵抗率 a c b I a E v BE 22

DMOSFE の抵抗成分 ソース CS N CH ゲート A J N + P ベース ソース D N - SB N + CD ON ドレイン CS N CH A J D SB CD 23

DMOS セルの断面図 - オン抵抗解析 - W 0 X P ソース N L 2 N+ L N x y a dx ゲート JFE 領域抵抗 ドリフト領域抵抗 N + 基板 ドレイン 24

DMOS セルの抵抗成分 1 基板抵抗 ( 単位面積当り ), : 基板抵抗率 SB, : 基板厚 SB, SP SB SB SB SB ソース抵抗 ( 単位面積当り ) 1 L L 2, : N 領域シート抵抗 N, SP SN N SN 2 1 1 単位面積当りの抵抗 セル当りの抵抗 : 1 セル面積 : S S S 25

DMOS セルの抵抗成分 2 チャネル抵抗 ( 単位面積当り ) CH, SP 蓄積層抵抗 ( 単位面積当り ) A JFE 領域の抵抗 ( 単位面積当り ) LCH L 2 2 nscox L 2X P L 2 2 C K, SP, K ns ox X W L 2 D P 0 J, SP D L 2X P 2W 0, 0.6 : ドリフト層抵抗率 26

DMOS セルの抵抗成分 3 ドリフト領域抵抗 ( 単位面積当り ) 隣接セルと電流パスに重なりがない場合 隣接セルと電流パスに重なりがある場合 単位面積当りに換算 a a L a a Z dx Z x a D SP D D D D ln 2 2 ln, 0 0 0, 2 2 2 ln 2 2 W X W X L L L P D P D SP D 27

DMOS セルの抵抗成分 4 コンタクト抵抗 ( 単位面積当り ) ドレイン側 DC ソース側,, SP C C A, Cell SC, SP C CS ACS 理想的なオン抵抗 : コンタクト抵抗率 A : コンタクト面積 ドリフト領域を均一に電流が流れる場合のドリフト領域の抵抗 ON, SP ON, SP WD q N n WD q N p D A 5.9310 1.6310 9 8 B PP 2.5 (, nチャネル ) 2.5 B (, pチャネル ) PP 28

単位面積当りのオン抵抗 (Ω c 2 ) DMOS セルの最適化 1 - オン抵抗のゲート長依存性 : 低耐圧 - 12 10 Poly-Si ウィンドウ :16μ Bpp=50 on, ideal 0.1Ω c 2 8 6 4 ch,sp A,sp J,sp D,sp oal 2 0 0 5 10 15 20 25 Poly-Si ゲート長 (μ ) on 低減 :1 チャネル密度増大 2 チャネル長減少 3 ゲート酸化膜厚減少 29

単位面積当りのオン抵抗 (Ω c 2 ) DMOS セルの最適化 2 - オン抵抗のゲート長依存性 : 高耐圧 - 140 120 Poly-Si ウィンドウ :16μ Bpp=500 on, ideal 33 Ω c 2 100 80 60 40 ch,sp A,sp J,sp D,sp oal 20 0 0 10 20 30 40 50 60 Poly-Si ゲート長 (μ ) 高耐圧デバイス : オン抵抗 理想的なオン抵抗に近づく 30

単位面積当りのオン抵抗 (Ω c 2 ) DMOS セルの最適化 3 - オン抵抗のゲート長依存性 : チャネル密度増加 - 12 10 Poly-Si ウィンドウ :8μ Bpp=50 on, ideal 0.1Ω c 2 8 6 4 ch,sp A,sp J,sp D,sp oal 2 0 0 5 10 15 20 25 Poly-Si ゲート長 (μ ) on 低下 :1 チャネル密度増加 2P ベース領域下での電流広がり 31

UMOSFE のオン抵抗解析 L N W 2 2 N + W ソース L CH P ゲート x y N + ドレイン 32

UMOSFE の抵抗成分 1 チャネル抵抗 ( 単位面積当り ) ドリフト領域抵抗 ( 単位面積当り ) N+ ソース領域抵抗 ( 単位面積当り ) ox ns CH SP CH C W W L 2, 2 ln 2, D D D SP W W W W W W N N SP N W W W, 縦方向に電流が流れることを仮定 33

UMOS セルの抵抗成分 2 N+ 基板抵抗 ( 単位面積当り ) SB, SP コンタクト抵抗 ( 単位面積当り ) ドレイン側 ソース側 DC, SP SC, SP SB C SB W W C W 34

単位面積当りのオン抵抗 (Ω c 2 ) UMOS オン抵抗のセルピッチ依存性 0.30 0.25 Bpp=50 on, ideal 0.1Ω c 2 0.20 0.15 0.10 ch,sp D,sp sb,sp oal 0.05 0.00 0.0 1.0 2.0 3.0 4.0 UMOS セルピッチ (μ ) UMOS セルピッチ : 小 オン抵抗 : 小 35

周波数応答 - ゲート抵抗と入力容量 - ゲート抵抗による周波数応答 f 入力容量による周波数応答 ( 最大周波数 ) f in 1 2C g 2C IN IN, : ゲート抵抗 の低減 : ポリSiゲートポリサイドゲート 入力ゲート電流 = 出力ドレイン電流 i 2fC IN IN i g OU 36

DMOS セルにおける容量成分 ソースメタル ゲート C O o g N + C N CP C D P ベース C C M IN 1 C S g C L M C D N - ドリフト C S C N C P C O 37

DMOS セルにおける入力容量の低減 ソース ゲート N + P P ベース L P N + 基板 ドレイン 1ゲート端でのドレイン-ゲート間容量低減と電界低減 P 領域 2JFE 領域狭幅化 onの増大 38

スイッチング時間解析用回路 ターンオン 0 A I L L i クランピングダイオード ターンオフ A 0 L s 寄生インダクタンス S I C D D パワー MOSFE S C S S 39

パワー MOSFE のターンオン過渡特性 ゲート電圧 S パワーロス P A ドレイン電流 I DS I L 初期条件 1 =0, I DS =0, DS = S 2 ダイオードオン状態 3 =0 でゲート端子に階段電圧 ( A ) 印加 ドレイン電圧 S DS F L S 小の場合成立 1 2 3 40

ターンオン過渡特性解析 1 1 : ターンオン遅延時間 ( S ) S ( ) 1 A 1 e C S C C S D 2 : 電流移管 ( ダイオード パワー MOSFE) I DS ( ) 2 g C D ln 1 1 A C C g 1 e S C S C D A ln g A I g A S D L 仮定 1 I L : スイッチンク 期間一定仮定 2 ダイオードのリバースリカバリー電流無仮定 3 パワー MOSFE 特性 ( 飽和 ) の線型性 41

ターンオン過渡特性解析 2 3 : パワー MOSFE ドレイン電圧低下 ( S F ) ケ ート電圧一定 ( ハ ワー MOSFE を流れる I L が一定のため ) ケ ートへの入力電流 ミラー容量 C M (=C D ) を充電 P L S g I F DS L A D F S D DS D L A D S DS L A P A g I C C I d d d d g I C g I I ) (,, 1 ) ( 1 3 3 パワーロス小 と C D 小 42

パワー MOSFE のターンオフ過渡特性 パワーロス ゲート電圧 S A P ドレイン電流 ドレイン電圧 I L I DS DS S 初期条件 1 = A, I DS =I L, DS = F 2 ダイオードオフ状態 3 =0 でゲート端子印加電圧 0( 急峻 ) L S 小の場合成立 F 4 5 6 43

ターンオフ過渡特性解析 1 4 : ターンオフ遅延時間 ( ゲート電圧低下 : ドレイン電流 =I L ) S S ( 4 A e ) 4 C C I g L S S C D C A D e 4 ln C S C I を介してゲート容量の放電 D A L g 44

ターンオフ過渡特性解析 2 5 : パワー MOSFE ドレイン電圧上昇 ( F S ) ケ ート電圧一定 ( ハ ワー MOSFE を流れる I L が一定のため ) ケ ート電流 ミラー容量 C M (=C D ) を放電 P L S g I S DS L F S D D DS D D L F DS L S g I C C I d d d d C g I g I I ) (,, ) ( 5 5 45

ターンオフ過渡特性解析 3 6 : パワー MOSFE ゲート電圧低下 ( P ) I S DS ( ) ( ) I g e CSCD g I e L L C S C ダイオードオン 寄生インダクタンス L S : 小 ドレイン電圧オーバーシュート : 小 寄生インダクタンス L S : 大 & ドレイン電流変化 : 大 ドレイン電圧オーバーシュート : 大 (MOSFE の耐圧を越す可能性有 ) L C C ln 1, I ( ) 0 6 S D DS 6 g D I g ゲート電圧の低下と共にドレイン電流の低下 パワーロス小 と C D 小 C D 小 1 ゲート電極の切断 2 ドリフト領域上酸化膜の厚化 46

パワー MOSFE 等価回路 - 高 d/d 誘起ターンオン解析用 - I M1 C D D C DB d d I M 2 NPN C S S B BE S 1 IM 1 起因 :MOSFE オン 2 IM 2 起因 : 寄生バイポーラトランジスタオン 47

高 d/d 誘起ターンオン - ゲート抵抗による電圧降下起因 :IM 1 - dv/d の限界 S S S I M1 d CD d パワー MOSFEオン パワー MOSFEオフ d d C D 高 d/d を得るには 1 低インピーダンスゲートドライブ回路 2 高 ( 但し on 大 ) ( 注 ) 高温での 低下により 本モードによるターンオン加速 本モード : 一般的に非破壊 1d/d によるゲート電圧は を大きく上回らない 2 デバイス電流は高デバイス抵抗により限定される 48

高 d/d 誘起ターンオン - 寄生バイポーラトランジスタ起因 :IM 2 - dv/d の限界 BE BE BE BI M 2 bi bi d BCDB d 寄生ハ イホ ーラトランシ スタオン 寄生ハ イホ ーラトランシ スタオフ d d : ヘ ース抵抗 bi C 高 d/d を得るには B 小 P ベースのドーピング : 増加 N + の長さ (LN + ): 縮小 : エミッタ- ヘ ース間 ( 注 ) ドレイン電圧増大 高温で本モードによるターンオン加速 ドレイン電圧増大 B 増大 (P ベース内の空乏層拡大による ) 高温 bi 低下 B 増大 ( 移動度低下による ) bi B 順方向電圧 B DB 49

パワー MOSFE の内部抵抗と容量 - 高 d/d: 寄生バイポーラトランジスタ起因 - ソースメタル ゲート P ベース N L N A B C DB 空乏層端 Nドリフト A 点で B を流れる電流により順方向バイアス 寄生バイポーラトランジスタオン 50

バイポーラ セカンド ブレークダウン ドレイン電流増大による耐圧低下 P ヘ ース抵抗依存 (N + 下の寄生バイポーラトランジスタオン ) ドレイン電圧増大 ( アバランシェ電圧近傍 ) Pベース領域への電流増大 ( インパクトイオン化 ) N + エミッタとPベース間が順方向バイアス N + エミッタ端 (A 点 ) で寄生バイポーラトランジスタオン (B CEO 0.6 B CBO ) I C の増大 B セカンドブレークダウン電圧 D, SB 1 1 q I k B 0 n I 0 : 飽和電流 セカンドブレークダウン電圧増大 B 小 : ディープ P + 拡散 51

パワー MOSFE における 寄生バイポーラトランジスタ ソース I S ゲート I B N I E A I M D B I C N ードリフト S B NPN N + 基板 ドレイン I D 52

MOSFE セカンド ブレークダウン ドレイン電流増大による耐圧低下 基板ハ イアス依存 ( チャネル下の寄生ハ イホ ーラトランシ スタオン ) ドレイン電圧増大 ( アバランシェ電圧近傍 ) P ベース領域への電流増大 ( インパクトイオン化 ) 基板バイアス増大 チャネル下の寄生バイポーラトランジスタオン I M の増大 セカンドブレークダウン電圧 D, SB B 1 n 1 B B, I D セカンドブレークダウン電圧増大 B 小 : ディープ P + 拡散 53

パワー MOSFE の典型的な SOA 電流制限 ストレス印加時間 電力制限 耐圧 500 j=150 電圧制限 By B. Jayan Baliga 54

パワー MOSFE 内蔵のダイオード - スイッチング特性 - ソース ソース ソース P ベース N + N + P ベース ゲート N - 内蔵ダイオード N + ドレイン ドレイン 内蔵ダイオード PiN ダイオードの様に振舞う ( 高電圧仕様 ) 電流定格 パワー MOSFE= 内蔵ダイオード (100A/c 2 以下 ) リバースリカバリー特性 スローリバースリカバリー (N - : 高ライフタイム ) ( 対策 : 電子線照射 ) 55

パワー MOSFE 内蔵のダイオード - 寄生バイポーラトランジスタ動作 - ソース ゲート P ベース N + P P B I N - ドリフト N + 基板 リバースリカバリー電流 I による寄生バイポーラトランジスタオン対策 : B 低減 P + 拡散領域の形成 56

オン抵抗 温度特性 - オン抵抗とトランスコンダクタンス - 温度上昇と共に増大 ( 移動度の低下 ) デバイス安定化と並列接続可能 電流分布の均一化 熱暴走の防止 トランスコンダクタンス ( ) on(25 ) 300 温度上昇と共に低下 ( 移動度の低下 ) g ( ) g(25 ) 300 2.3 on 2.3 57

閾値電圧 温度上昇と共に低下 d d d d d d B B 1 温度特性 - 閾値電圧 - 1 sqn C ox B E g ( 2q A 0) 2 B P 基板の場合 閾値電圧の温度変化大 : 1 ゲート酸化膜厚が厚い 2 基板ドーピングレベルが高い 58

高耐圧パワー MOSFE 理想的な単位面積当りのオン抵抗 on, sp( ideal) N D WD qn D 2 sec, 2qB 3 s E : Baliga s figure of c n 2 4B E W s D 3 c n 2B E c eri for unipolar devices aas / Si 12.7, SiC / Si 200 SiC UMOSFE 反転層電荷の移動度が Si デバイスに比べ低いためチャネル抵抗大 ブレークダウン電圧が 1000 を越えると Si デバイスに対し有効 59

Baliga-pair パワースイッチ Si MOSFE オン時飽和動作 ( 電流限定 ) FBSOA 拡大 ユニポーラデバイス 高速スイッチ 内蔵フライバックダイオード ( ショットキーバリア ) 低オン抵抗 高速スイッチ ソース JFE N + チャネル a ショットキーバリアー N - ドリフト N + 基板 Si 低耐圧 MOSFE ノーマリーオン ゲート B M SiC 高耐圧 MESFE S B S M D M S SiC SiC D SiC D B ドレイン on,sp 理想の on,sp 1000 耐圧 オン状態の電圧降下 0.1 60

トレンド パワー MOSFE 200 以下での使用 ( ハ ワーハ イホ ーラトランシ スタの置換え ) 用途 : スイッチング電源 コンピュータ周辺機器 車載電装など 理由 : 1 低パワー入力 ( ゲート ) の電圧制御 2on の安定した負温度係数 3 ワイドな SOA 4 高速スイッチング 200 を超える場合 用途 :PDP 用ドライバー インバータ照明 ( 高周波を必要とする用途に使用 ) スーパージャンクション MOSFE 600 用として使用 家電機器用電源 AC アダプター内での電力変換など 70~100 領域への適用 1000 以上の領域への適用 SiC デバイス 将来 on,sp 低減デバイスとして有効 on,sp を 1/200(Si と比較 ) に低減 ( 理論的 ) 61