PowerPoint プレゼンテーション
|
|
- ぜんま ますはら
- 4 years ago
- Views:
Transcription
1 システム デザイン フォーラム 2012 LPB 相互設計セミナー 競争力を創出する LPB 標準フォーマットの流通と活用 ~EDA ツールのデモとユーザによる活用方法の議論 ~ 日時 :2012 年 11 月 15 日 ( 木 ) 15:45~17:00 場所 : パシフィコ横浜アネックスホール F201 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page1
2 図 1 出演者紹介 出演者氏名福場義憲冨島敦史中川祐之金子俊之林靖二古賀一成村田洋門田和博 会社名 所属 役職 JEITA EDA 技術専門委員会 LPB 相互設計 WG 主査 ( 株 ) 東芝セミコンダクター & ストレージ社アナログ イメージング IC 事業部設計技術開発部設計インフラ技術担当参事 JEITA EDA 技術専門委員会 LPB 相互設計 WG 広報 SWG 主査 ( 株 ) 東芝セミコンダクタ & ストレージ社アナログ イメージング IC 事業部設計技術開発部設計インフラ技術担当主務 JEITA EDA 技術専門委員会 LPB 相互設計 WG フォーマット SWG 主査富士通 VLSI( 株 )ASIC COT 開発統括部第 3 設計部プロジェクト課長 トッパン NEC サーキットソリューションズ管理本部設計部マネージャー キヤノン株式会社生産技術研究所実装技術第 3 研究室主任研究員 ( 株 ) 図研技術本部 ELN セクションチーフ エンジニア ( 株 ) ジェム デザインテクノロジーズ代表取締役 ステイシフト株式会社技術部シニア テクニカルマーケティング & エンジニア L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page2
3 詳細設計 図 2-1 LPB 相互設計型フロー ( 従来型設計 ) (LPB 相互設計型設計 ) LSI 設計 PKG 設計 Board 設計 LSI 設計 PKG 設計 Board 設計 Model 入手性難 構想設計 詳細設計 手間がかかる セットアップ モデル化 設計期間短縮 構想設計 詳細設計 材料 製造ルール選択 Design Design Design セットアップ モデル化 Sim DR( 分析 フィードバック ) Design Design Design セットアップ モデル化 Sim Sim DR( 分析 フィードバック ) DR( 分析 フィードバック ) LSI-Package-Board 間 設計 解析間の情報流通を円滑にし 設計期間短縮を実現する L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page3
4 JEITA LPB 標準フォーマット JEITA LPB 標準フォーマットとして 5 つのファイルと用語集を策定 1. プロジェクト管理 (M-Format) Management 2. ネットリスト (N-Format) Netlist 3. コンポーネント (C-Format) Component 4. デザインルール (R-Format) Design-Rule 5. ジオメトリ (G-Format) Geometry 6. 用語集 図 2-2 JEITA LPB 標準フォーマット 1. プロジェクト管理 2. ネットリスト 6. 用語集 3. コンポーネント 4. デザインルール 5. ジオメトリ 解析 N-Format G-Format はそれぞれ Verilog-HDL XFL を流用し それ以外は独自フォーマットを作り XML で表現 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page4
5 LPB 相互設計 WG Web 紹介 図 2-3 LPB 相互設計 WG ホームページ LPB 相互設計のwebページから 標準フォーマット Ver2.0を公開 L P B 5 Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page5
6 EDS フェア (2011 年 11 月 17 日 ) で発表 図 2-4 EDS Fair 2011Nov で事例発表 LPB メンバーによる設計事例 従来方式と LPB フォーマット方式 それぞれで実際に設計することで比較 従来方式担当キヤノン LPB 方式担当 Chip A LSI : ソニーハ ッケーシ : 富士通リコー Chip B LSI : 東芝ハ ッケーシ : 図研 ボード 検証 : トッハ ン NEC ハ ナソニック : テ ンソー DDR をモチーフとして設計 Chip A LPB フォーマットで仕様書やり取り Chip B LPB 標準フォーマットを適用することのメリットを確認 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page6
7 図 2-5 EDS Fair 2011Nov 終了時の課題 EDA ベンダ 使ってくれるならツール作る 設計者 ツールがあれば使う LPB 標準フォーマット普及における問題点 対応するツールがない L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page7
8 図 2-6 現在の課題 EDA ベンダ ツール作りました 図研様 Nimbic 様 GEMDesign 様 設計者 データはどうやって入手するんだ? LSI Package Board 標準フォーマットに対応する EDA が現れ始めた どうやって使っていくのか? L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page8
9 図 2-7 JEITA LPB 標準フォーマット概要 フォーマット名概要フォーマットの書式 プロジェクト管理 (M-Format) ネットリスト (N-Format) コンポーネント (C-Format) デザインルール (R-Format) 各フォーマットの対応付け 設計各部の履歴 更新状況の把握 関連ファイルとの対応付け 接続状況を明確にする 信号 電源 GND を表現する 端子情報の定義 制約事項の定義 設計状況の提示 XML( 独自 ) 流通している既存フォーマットを調査した 結果 独自とした ネット接続表現 +VG 部品 制約 端子 テクノロジの定義 製造製ルールの定義 解析条件セットアップ Verilog-HDL( 既存 ) 電源 GND 端子を追加 XML( 独自 ) 流通している既存フォーマットを調査した 結果 独自とした XML( 独自 ) 設計ルール 材料特性 流通している既存フォーマットを調査した 結果 独自とした ジオメトリ (G-Format) 設計結果を解析に渡す 解析用形状データ 物理情報 アパッチ :XFL Ver1.0( 既存 ) 現時点で公開を認められたフォーマット アパッチ殿からドネーション頂いています L P B 9 Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page9
10 図 3-1 Tool 紹介 (GEM design) 構想設計専用ツール ライブラリレス 超階層設計 製品仕様 性能 コストターゲット LSI 設計 PKG 設計 Board 設計 R,C,G フォーマットの入出力をサポート デザインルール一発設定 (R-in) 構想段階 SI/PI 解析を支援 (G-out) 詳細ツールとの連携強化 (C-out) 貴社独自のフロー構築を支援 (R,G,C 各 in/out) Rfmt 構想設計 ラフ設計 材料 製造ルール選択ラフ設計ラフ設計 セットアップ モデル化 Sim DR( 分析 フィードバック ) Gfmt 詳細設計 Cfmt I/O 配置配線 Cfmt パターン設計 セットアップ モデル化 Sim Cfmt パターン設計 DR( 分析 フィードバック ) L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page10
11 図 3-2 Tool 紹介 (Zuken) CR-8000 Design Force - LSI/PKG/PCB 全体協調設計環境 SoC/PKG 協調設計 混在テクノロジによるマルチオブジェクト階層設計 3 次元実装による大規模複合デバイス設計 あらゆる設計プロセスに対応 システム視点での信号のトレーサビリティ L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page11
12 図 3-3 Tool 紹介 (Nimbic) nwave napex nvolt ncloud M,G-Format サポートにより容易に協調設計モデルを作成 解析 構想設計 LSI 設計 PKG 設計 Board 設計材料 製造ルール選択ラフ設計ラフ設計ラフ設計セットアップ モデル化 Sim DR( 分析 フィードバック ) 詳細設計 I/O 配置配線 パターン設計 セットアップ モデル化 Sim パターン設計 DR( 分析 フィードバック ) L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page12
13 図 3-3 Tool 紹介 (Nimbic) Import ダイアログから容易に LPB フォーマットを Import して解析モデル作成 解析 特徴 Package/PCB 特性解析に特化した 3D 電磁界解析ツール 独自の高速境界要素法による高速な大規模モデルの解析 3D 電磁界ソルバにより BGA, Bondwire, リードフレームの解析も可能 Cloud Computing による大規模モデルの超高速解析 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page13
14 付録 A 冊子図 1:JEITA LPB 標準フォーマット L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page14
15 付録 B 冊子図 2:LPB-WG による設計事例 構想設計 Chip A 詳細設計 Chip B L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page15
16 付録 C 冊子図 3:LPB 標準フォーマットによる効果 従来型個別設計 製品仕様 性能 コストターゲット 製品仕様 性能 コストターゲット 設計検討でコスト 性能最適化 材料 設計ルール選択 設計時間 設計入力情報 : ネットリスト 物理特性 個別設計 設計結果物理情報 設計準備すり合わせ LSI パッケージボード + コスト & 性能最適化工程 LSI パッケージ ボード 作業時間 61% 削減待ち時間 2 週間以上削減 モデル化 シミュレーション 分析 フィードバック + 一発動作確認工程コスト 性能競争力向上早期市場投入動作品質向上 検証時間を増やして品質向上 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page16
17 付録 D 冊子図 4:LPB 標準フォーマットを使った構想設計環境 LPB フォーマット 全体構想設計 ネットリスト LSI 統合検証 ネットリスト パッケージ 形状 ネットリスト ボード 階層定義 設計制約層構造材料特性 PI SI 統合ネットリスト 全体最適化全体機能検証全体 LVS 全体最適化フィードバック EMI L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page17
18 付録 E 冊子図 5:LPB 標準フォーマットが使われる場所 EDA CAD 半導体 CAE PWB ルール N-Format 回路 C-Format C-Format C-Format LSI 設計 PKG 設計 PWB 設計 G-Format SI/PI/EMI/ 熱 G-Format Project Management (M-Format) R-Format PKG 基板ルール R-Format 部品 コネクタ ソケット C-Format セット Glossary ボンディングルール R-Format 基板設計 組立 材料 部品 L P B Copyright JEITA EDA-TC LPB-WG All Rights Reserved /11/15 Page18
Microsoft PowerPoint - EMPro_ADS_co_design_draft.ppt [互換モード]
3 次元電磁界シミュレータ (EMPro) と 回路シミュレータ (ADS) との効率的な協調解析事例のご紹介 Page 1 EMPro 2010 3 次元電磁界解析専用プラットフォーム 3 次元形状入力に特化した操作性 Windows & Linux 対応 多くの 3D CAD フォーマットの Import をサポート Fastest, t Highest Capacity 3 次元フルウェーブ電磁界シミュレーション
More informationHL SI & HL FWS Script Control
IBIS-LPB Design Kit LPB フォーマットを活用した構想設計自動化 ( 株 ) 東芝 青木孝哲 ( 株 ) 東芝 岡野資睦 メンターグラフィックス ジャパン ( 株 ) 門田和博 Page1 概要 LPB フォーマットと LPB Design Kit を用いて PCB 構想設計を行う HyperLynx SI を用いて IBIS モデル コンデンサ SPICE モデルを Import
More informationPowerPoint プレゼンテーション
LPB 標準フォーマットの紹介 Copyright JEITA EDA-TC LPB-WG All Rights Reserved 2012-2015 2015/3/19 Page 1 LPB 標準フォーマットとは Copyright JEITA EDA-TC LPB-WG All Rights Reserved 2012-2015 2015/3/19 Page 2 LPB 標準フォーマットの構成
More informationMicrosoft PowerPoint - Renesas_AdvancedPPmL(2010_11_11_rev).ppt [互換モード]
Agilent EEsof 3D EM Application series 高速差動伝送ライン Advaced PPmL の評価 アジレント テクノロジー第 3 営業統括部 EDA アプリケーション エンジニアリング Page 1 アプリケーション概要 高速差動伝送路の特性評価 伝送レートの高速化に伴い 分布定数の考え方による伝送線路特性の評価が重要となると共に 伝送線路の高密度伝送線路の高密度化により
More informationIBIS Quality Framework IBIS モデル品質向上のための枠組み
Quality Framework モデル品質向上のための枠組み EDA 標準 WG 1 目次 - 目次 - 1. 活動の背景 2. Quality Framework 3. ウェブサイトのご紹介 4. Frameworkの活用方法 2 目次 - 目次 - 1. 活動の背景 2. Quality Framework 3. ウェブサイトのご紹介 4. Frameworkの活用方法 3 1. 活動の背景
More informationハピタス のコピー.pages
Copyright (C) All Rights Reserved. 10 12,500 () ( ) ()() 1 : 2 : 3 : 2 4 : 5 : Copyright (C) All Rights Reserved. Copyright (C) All Rights Reserved. Copyright (C) All Rights Reserved. Copyright (C) All
More informationCopyright 2008 All Rights Reserved 2
Copyright 2008 All Rights Reserved 1 Copyright 2008 All Rights Reserved 2 Copyright 2008 All Rights Reserved 3 Copyright 2008 All Rights Reserved 4 Copyright 2008 All Rights Reserved 5 Copyright 2008 All
More informationChip-Package co-development flow
LPB フォーマットのリリース計画 第 9 回 LPB フォーラム 2017.3.10 LPB Copyright JEITA SD-TC All Rights Reserved 2017 2017/3/10 Page1 LPB フォーマットロードマップ ( 16/3) LPB フォーマット +α の開発状況 LPB フォーマット誕生 Ver.1.0 各社で適用検討ブラッシュアップ Ver.2.0
More information第 10 回 LPB フォーラム 2017/3/9 LPB デザインキット 2017 LPB Forum 青木孝哲 LPB Copyright JEITA SDTC LPB-WG All Rights Reserved 2018 Page1
第 10 回 LPB フォーラム 2017/3/9 LPB デザインキット 2017 LPB Forum 青木孝哲 aoki@lpb-forum.com Page1 LPB WorkShop2017@ 箱根 Page2 LPB WorkShop2017@ 箱根 チップ部品の C-Format を村田製作所様が提供することで準備を進めています その C-Format の検証作業を EDA ベンダーと進めています
More informationQuartus II クイック・スタートガイド
ALTIMA Corp. Quartus II クイック スタートガイド ver.3.0 2010 年 8 月 ELSENA,Inc. 目次 1. はじめに... 3 2. Quartus II の基本操作フロー... 3 3. Quartus II の基本操作... 4 ステップ 1. プロジェクトの作成... 4 ステップ 2. デザインの作成... 4 ステップ 3. ファンクション シミュレーション...
More informationPresentation Title Arial 28pt Bold Agilent Blue
Agilent EEsof 3D EM Application series 磁気共鳴による無線電力伝送システムの解析 アジレント テクノロジー第 3 営業統括部 EDA アプリケーション エンジニアリングアプリケーション エンジニア 佐々木広明 Page 1 アプリケーション概要 実情と現状の問題点 非接触による電力の供給システムは 以前から研究 実用化されていますが そのほとんどが電磁誘導の原理を利用したシステムで
More informationMicrosoft PowerPoint - ADS2009_SI._Intro_U.ppt
Advanced Design System 2009 デジタルアプリケーション向け EDA ソリューションのご紹介 1 こんなことで お困りではないですか 利用していた IC が製造中止ピンコンパチ代替 IC を利用急に動かなくなった 部品調達コストの関係で DDR メモリから DDR2 メモリへ切り替え高速なメモリバス設計は初めて自信が持てない データ伝送 PHY を PCI Express に決定さて
More information初心者にもできるアメブロカスタマイズ新2016.pages
Copyright All Rights Reserved. 41 Copyright All Rights Reserved. 60 68 70 6 78 80 Copyright All Rights Reserved. FC2 97 Copyright All Rights Reserved. Copyright All Rights Reserved. Copyright All Rights
More information- 2 Copyright (C) 2006. All Rights Reserved.
- 2 Copyright (C) 2006. All Rights Reserved. 2-3 Copyright (C) 2006. All Rights Reserved. 70-4 Copyright (C) 2006. All Rights Reserved. ...1...3...7...8 1...9...14...16 2...18...20...21 3...22...23...23...24
More informationCopyright 2006 KDDI Corporation. All Rights Reserved page1
Copyright 2006 KDDI Corporation. All Rights Reserved page1 Copyright 2006 KDDI Corporation. All Rights Reserved page2 Copyright 2006 KDDI Corporation. All Rights Reserved page3 Copyright 2006 KDDI Corporation.
More informationCopyright All Rights Reserved. -2 -!
http://ameblo.jp/admarketing/ Copyright All Rights Reserved. -2 -! Copyright All Rights Reserved. -3- Copyright All Rights Reserved. -4- Copyright All Rights Reserved. -5 - Copyright All Rights Reserved.
More informationIPA:セキュアなインターネットサーバー構築に関する調査
Copyright 2003 IPA, All Rights Reserved. Copyright 2003 IPA, All Rights Reserved. Copyright 2003 IPA, All Rights Reserved. Copyright 2003 IPA, All Rights Reserved. Copyright 2003 IPA, All Rights Reserved.
More informationMicrosoft Word - 最終版 バックせどりismマニュアル .docx
ism ISM ISM ISM ISM ISM ISM Copyright (c) 2010 All Rights Reserved. Copyright (c) 2010 All Rights Reserved. Copyright (c) 2010 All Rights Reserved. ISM Copyright (c) 2010 All Rights Reserved. Copyright
More informationMicrosoft PowerPoint - 【最終提出版】 MATLAB_EXPO2014講演資料_ルネサス菅原.pptx
MATLAB/Simulink を使用したモータ制御アプリのモデルベース開発事例 ルネサスエレクトロニクス株式会社 第二ソリューション事業本部産業第一事業部家電ソリューション部 Rev. 1.00 2014 Renesas Electronics Corporation. All rights reserved. IAAS-AA-14-0202-1 目次 1. はじめに 1.1 モデルベース開発とは?
More informationMicrosoft PowerPoint - 23_電子制御情報の交換(配布用a).pptx
JAMA 電子情報フォーラム 2018 デジタルエンジニアリング プロセスの 一般社団法人 適用範囲拡大 電子制御情報の交換 本 動 業会 電子情報委員会デジタルエンジニアリング部会電子制御情報の交換タスクタスクリーダー : 菊地洋輔 2018 年 2 月 16 日 目次 1 活動の背景 2 活動のゴール 進め方 3 成果目標 4 活動計画 5 2017 年度の取り組み 6 2018 年度以降の取り組み
More information富士通セミコンダクタープレスリリース 2009/05/19
[ デバイス ] 2009 年 5 月 19 日富士通マイクロエレクトロニクス株式会社 世界初!125 動作の SiP 向け低消費電力メモリを新発売 ~ メモリの耐熱性向上により 消費電力の大きな高性能デジタル家電に最適 ~ 富士通マイクロエレクトロニクス株式会社 ( 注 1) は DDR SDRAM インターフェースを持つメモリでは世界で初めて動作温度範囲を 125 まで拡張したコンシューマ FCRAM(
More informationJTAG バウンダリスキャンテストの容易化設計を支援する OrCAD Capture の無償プラグイン 21 July 2017 ( 富士設備 / 浅野義雄 )
JTAG バウンダリスキャンテストの容易化設計を支援する OrCAD Capture の無償プラグイン 21 July 2017 ( 富士設備 / 浅野義雄 ) PACKAGE COMPLEXITY & TRANSISTOR COUNT 課題 : 実装検査 不良解析 デバッグ プローブ接続では BGA 実装の検査 / 解析 / デバッグができない プローブ接続が困難な高密度実装は増加の一方 このままではテスト費用のほうが高くなる!
More informationスライド 1
プリント回路基板の EMC 設計 京都大学大学院工学研究科 松嶋徹 EMC( 電磁的両立性 ): 環境電磁工学 EMC とは? 許容できないような電磁妨害波を, 如何なるものに対しても与えず, かつ, その電磁環境において満足に機能するための, 機器 装置またはシステムの能力 高 Immunity イミュニティ ( 耐性 ) 低 EMI 電磁妨害 EMS 電磁感受性 低 電磁妨害波によって引き起こされる機器
More informationuntitled
mitsuya Copyright (C) 2007. All Rights Reserved. 1/1 mitsuya Copyright (C) 2007. All Rights Reserved. 2/2 mitsuya Copyright (C) 2007. All Rights Reserved. 3/3 mitsuya Copyright (C) 2007. All Rights Reserved.
More informationアジェンダ Unite Technology のおさらい Unite Technology で できる事 PTC Windchill と接続して できる事 良くある質問 対応バージョンは? データ変換の品質は? どんな情報が渡るか? どこまで変更できる? オープンの時 読み込み条件はどうする? 板金
PTC Creo Unite Technology 徹底解説 ~ 他 CAD のデータで どこまでできる?~ PTC ジャパン株式会社 CAD 事業部営業技術部財前紀行 October 27, 2015 Tokyo, Japan アジェンダ Unite Technology のおさらい Unite Technology で できる事 PTC Windchill と接続して できる事 良くある質問 対応バージョンは?
More information__________________
第 1 回シミュレータとモデル第 2 回伝送線路シミュレータ 1. 伝送線路シミュレータ電子機器の動作速度の高速化に伴い 伝送線路シミュレータが多く使われるようになって来ました しかし 伝送線路シミュレータも実に簡単に 間違えた結果 を出力します しかも 電子機器は進歩が急で 信号スピードはどんどん速くなり 伝送線路シミュレータも毎年のように機能アップしたり 精度向上をした 新製品 新バージョンが出てきます
More information第 3 回 TERAS 成果報告会 TERAS V3 紹介と今後の展開 Tool Environment for Reliable and Accountable Software 一般社団法人 TERAS 理事開発委員長渡辺政彦 2014 年 3 月 12 日
第 3 回 TERAS 成果報告会 TERAS V3 紹介と今後の展開 Tool Environment for Reliable and Accountable Software 一般社団法人 TERAS 理事開発委員長渡辺政彦 2014 年 3 月 12 日 最新 TERAS V3 2011 年度 Ver.1 2012 年度 Ver.2 2013 年度 Ver.3 成果物間リンク - ファイル単位
More informationISO27001 アウトソーシング システム開発 システム運用 CMMI PMO データベース ダウンサイジング 大規模開発 BI クライアント PC 組込みシステム Android FeliCa 勤怠管理 システム統合 さあ いこう 戦略策定 調査 分析 ITコンサルティング システム移行サービス
商品ページ 6 移 行 IT コンサルティング 開 発 移 行 情報システム部門代行 ISO27001 アウトソーシング システム開発 システム運用 CMMI PMO データベース ダウンサイジング 大規模開発 BI クライアント PC 組込みシステム Android FeliCa 勤怠管理 システム統合 さあ いこう 戦略策定 調査 分析 ITコンサルティング システム移行サービス 監査 システム移行におけるアウトソーシングサービスをご提供します
More information健康保険組合のあゆみ_top
(1912) (1951) 2,00024,000 (1954) (1958) (1962) (1965) (1968) (1969) (1971) (1972) (1973) (1974) (1976) (1978) (1980) (1982) (1983) (1984) (1985) (1987) (1988) (1989) (1990) (1991) (1992) (1994) (1995)
More informationMicrosoft Word - 回路基板設計製造の高度化に関する戦略策策定_報告書H28.03_JPCA
機械システム調査開発 27-D-7 回路基板設計製造の高度化に関する戦略策定報告書 一般財団法人機械システム振興協会委託先一般社団法人日本電子回路工業会 序 現在 我が国では 産業競争力強化に向けて 革新的技術を核としたイノベーションを生み出すべく ロボットやIoT 等の新しい技術の活用による様々な試みが進められていますが その動きをより強固なものにするには 長年培ってきた多種多様な技術革新の芽を大きく育てる仕組み
More informationQuartus II クイック・スタート・ガイド
ver.2.0 2010 年 1 月 1. はじめに 弊社では Quartus II をはじめて使用する方を対象に Quartus II はじめてガイド と題した簡易操作マニュアルを提供しています この資料では Quartus II の基本的な作業フローをご案内すると共に 各オペレーションではどの資料を参考にするのが適当かをご紹介しています 2. Quartus II の基本操作フロー 以下の図は
More informationModelSim-Altera - RTL シミュレーションの方法
ALTIMA Corp. ModelSim-Altera RTL シミュレーションの方法 ver.15.1 2016 年 5 月 Rev.1 ELSENA,Inc. 目次 1. 2. 3. はじめに...3 RTL シミュレーションの手順...4 RTL シミュレーションの実施...5 3-1. 3-2. 新規プロジェクトの作成... 5 ファイルの作成と登録... 7 3-2-1. 新規ファイルの作成...
More informationAKI-PIC16F877A開発キット (Ver1
STM32F101C8T6 STM32F103CxT6 マイコンキット仕様書 (Ver2012.05.11) この文書の情報は事前の通知なく変更されることがあります 本開発キットを使用したことによる 損害 損失については一切の責任を負いかねます 製造上の不良がございましたら 良品とお取替えいたします それ以外の責についてご容赦ください 変更履歴 Version Ver2012.05.08 新規 Ver2012.05.11
More informationPowerPoint プレゼンテーション
GSN を応用したナレッジマネジメントシステムの提案 2017 年 10 月 27 日 D-Case 研究会 国立研究開発法人宇宙航空研究開発機構 研究開発部門第三研究ユニット 梅田浩貴 2017/3/27 C Copyright 2017 JAXA All rights reserved 1 目次 1 課題説明 SECI モデル 2 GSN を応用したナレッジマネジメントシステム概要 3 ツリー型チェックリスト分析
More informationスライド 1
資料 WG 広 3-2 KDDI の IPv6 対応の取り組みと課題 平成 21 年 10 月 7 日 KDDI 株式会社 田中寛 KDDIのIPv6 化に対する取り組み IPv4 枯渇に対する基本対応方針 IPv4 延命における課題 問題 IPv6 移行の鶏と卵広報戦略とIPv6 移行促進の取り組み 2009/10/7 COPYRIGHT 2009 KDDI CORPORATION. ALL RIGHTS
More informationChip-Package co-development flow
JEITA-LPB 相互設計 SC インターフェイス WG IEEE 2401-2020TG 活動報告 2018.3.9 LPB Copyright JEITA SD-TC All Rights Reserved 2017-2018 2018/3/9 Page1 IEEE 2401-2020TG 活動報告サマリ 目的 :IEEE 2401-2020 標準化全体計画見直し ( IEEE2401-2015=Ver.2.2との差分
More information__________________
第 1 回シミュレータとモデル第 3 回伝送線路シミュレータの検証 1. シミュレーション結果の検証電卓で計算をするとき みなさんは その結果を確認しますか? またどのような確認をするでしょう たとえば 108 x 39 = 5215 となった場合 5215 をそのまま答えとして書きますか? 多分 何らかの検算をして 答えはおかしいと思うでしょう もう一度 計算をしなおすか 暗算で大体の答えの予想を付けておいて
More information評価ボード キット 開発ツールご使用上の注意事項 1. 本評価ボード キット 開発ツールは お客様での技術的評価 動作の確認および開発のみに用いられることを想定し設計されています それらの技術評価 開発等の目的以外には使用しないで下さい 本品は 完成品に対する設計品質に適合していません 2. 本評価
S1V50300 評価キット NEWCASTLE 版 Rev.1.00 評価ボード キット 開発ツールご使用上の注意事項 1. 本評価ボード キット 開発ツールは お客様での技術的評価 動作の確認および開発のみに用いられることを想定し設計されています それらの技術評価 開発等の目的以外には使用しないで下さい 本品は 完成品に対する設計品質に適合していません 2. 本評価ボード キット 開発ツールは
More informationデジタル回路入門
Open-It FPGA トレーニングコース ( 初級編 ) 第 9 版 2. 組み合わせ回路入門 2.2. 実習 Verilog-HDL 記述 2013 年 5 月 10 日修正 デジタル回路の構成要素 O=A&B; O=~I; INV O=A B; 全てのデジタル回路はこの 4 つの要素 ( 回路 ) のみで構成されている 4 要素の HDL 記述を知っていれば最低限の知識としては十分 2 HDL:
More informationLibrary for Cadence OrCAD Capture ユーザマニュアル 2018 年 7 月 株式会社村田製作所 Ver.1.0 Copyright Murata Manufacturing Co., Ltd. All rights reserved. 10 July
Library for Cadence OrCAD Capture ユーザマニュアル 2018 年 7 月 株式会社村田製作所 Ver.1.0 10 July 2018 目次 1. 本マニュアルについて 2.( 前準備 ) ライブラリの解凍と保存 3. プロジェクトの作成 4. シミュレーションプロファイルの作成 5.LIBファイルの登録 6.OLBファイルの登録 7. コンデンサのインピーダンス計算例
More informationSolibri Model Checker 9.5 スタードガイド
SOLIBRI MODEL CHECKER V9.5 Copyright 2014 Solibri Oy All Rights Reserved 1 Copyright 2014 Solibri Oy All Rights Reserved 2 Copyright 2014 Solibri Oy All Rights Reserved 3 Copyright 2014 Solibri Oy All
More informationQuartus II はじめてガイド - プロジェクトの作成方法
ALTIMA Corp. Quartus II はじめてガイド プロジェクトの作成方法 ver.10.0 2010 年 7 月 ELSENA,Inc. Quartus II はじめてガイド プロジェクトの作成方法 目次 1. はじめに... 3 2. Quartus II の起動... 3 3. 操作手順... 4 4. 既存プロジェクトの起動... 10 5. プロジェクト作成後の変更...11
More informationQuartus II はじめてガイド - プロジェクトの作成方法
- Quartus II はじめてガイド - プロジェクトの作成方法 ver. 9.0 2009 年 5 月 1. はじめに Quartus II はユーザ デザインをプロジェクトで管理します プロジェクトは デザインのコンパイルに必要なすべてのデザイン ファイル 設定ファイルおよびその他のファイルで構成されます そのため開発を始めるには まずプロジェクトを作成する必要があります この資料では Quartus
More information①
Copyright 2005 Impex.,inc. All Rights Reserved 1 Copyright 2005 Impex.,inc. All Rights Reserved 2 Copyright 2005 Impex.,inc. All Rights Reserved 3 Copyright 2005 Impex.,inc. All Rights Reserved 4 Copyright
More informationCopyright 2008 NIFTY Corporation All rights reserved. 2
Copyright 2008 NIFTY Corporation All rights reserved. 2 Copyright 2008 NIFTY Corporation All rights reserved. 3 Copyright 2008 NIFTY Corporation All rights reserved. 4 Copyright 2008 NIFTY Corporation
More informationISID教育サービスのご案内(Autodesk用)
Autodesk コース案内 http://ecust.isid.co.jp/public/training/index.html はじめに 本資料は弊社が取り扱うアプリケーションソフトウェアの操作方法を習得するためのトレーニングコースのご案内をするものです 目次 トレーニングコース受講フロー... 1 コース概要 Autodesk Simulation Moldflow Adviser Standard/Premium...
More informationTDK Equivalent Circuit Model Library
TDK SPICE Netlist Library を Agilent ADS で使用する方法 TDK 株式会社アプリケーションセンター江畑克史 Oct. 01, 2008 AN-NL08B003_ja はじめに TDK では, 各種受動電子部品の SPICE モデル集 TDK SPICE Netlist Library を公開しております. TDK SPICE Netlist Library に含まれるモデルは標準的な
More information新しくシンボルを作成することもできるが ここでは シンボル :opamp2.asy ファイル を回路と同じフォルダにコピーする コピーしたシンボルファイルをダブルクリックで 開く Fig.4 opamp2 のシンボル 変更する前に 内容を確認する メニュー中の Edit の Attributes の
付録 A. OP アンプ内部回路の subckt 化について [ 目的 ] 実験で使用した LM741 の内部回路を subckt 化して使用する [ 手順と結果 ] LTspice には sample として LM741 の内部回路がある この内部回路は LM741.pdf[1] を参照している 参考サイト : [1]http://www.ti.com/lit/ds/symlink/lm741.pdf
More information2007 Indie s Movie Project. All Rights Reserved. 02
2007 Indie s Movie Project. All Rights Reserved. 01 2007 Indie s Movie Project. All Rights Reserved. 02 2007 Indie s Movie Project. All Rights Reserved. 03 2007 Indie s Movie Project. All Rights Reserved.
More informationKDDI
Copyright 2007 KDDI Corporation. All Rights Reserved page.1 Copyright 2007 KDDI Corporation. All Rights Reserved page.2 Copyright 2007 KDDI Corporation. All Rights Reserved page.3 Copyright 2007 KDDI Corporation.
More information等価回路モデルライブラリ TDK Corporation Passive Application Center July 15, 2016
等価回路モデルライブラリ TDK Corporation Passive Application Center July 15, 2016 ご注意 < データの適用範囲 > 本ライブラリに記載のデータは, 温度 25, 直流バイアスなし (DC バイアスモデル, 直流重畳モデルを除く ), 小振幅動作のときの代表値です. 従って, この条件から大きく異なる場合は適切な結果が得られないことがあります.
More information部品ライブラリシステム
部品データの共有と運用方法 2016 年 8 月 Quadcept 株式会社マーケティング部森本泰久 部品データと共有方法について 1. 部品について 1. 部品の構造 2. 運用提案 ( 回路図作成後に部品を選定する場合 ) 3. ID 管理について 2. 部品の共有について 1. Quadcept のファイル構成について 2. ファイルの受け渡しについて 3. ファイル受け渡しによる ID 重複について
More information3. 回路図面の作図 回路図の作成では 部品など回路要素の図記号を配置し 要素どうしを配線するが それぞれの配線には 線番 などの電気的な情報が存在する 配線も単なる線ではなく 信号の入力や出力など部品どうしを結び付ける接続情報をもたせることで回路としての意味をもつ このように回路図を構成する図面は
汎用 CAD に対する電気設計専用 CAD の優位性 株式会社ワコムソフトウェア営業本部ソフトウェア営業部 1. はじめに弊社は 1984 年に電気設計専用 CAD システムを発売以来 日本のものづくりを担うお客様とともに成長し 電気制御設計の現場で 要求レベルの高いお客様ニーズに応えるために改良に改良を重ね 卓越した製品力を誇るまでに至った しかしながら 電気設計の用途でも汎用 CAD を利用されている企業は多く存在している
More informationNo Slide Title
Mentor Graphics High Speed Board 2002 January 2002 Electronic Design and Solution Fair Agenda AutoActive / DRC Interconnectix / IBIS SPICE AutoActive + Interconnectix + EMI Sigrity SPEED2000 ( 2 AutoActive
More informationPRONETA
PRONETA 操作概要 PROFINET IO デバイスの無償診断ツール シーメンス株式会社デジタルファクトリー事業本部ファクトリーオートメーション部 2015 年 12 月 22 日 目次 ここで紹介している操作は PRONETA バージョン 2.2 を基にしています PRONETA 概要 3 動作環境と起動方法 4 ホーム画面 5 ネットワーク解析画面 6 IOチェック画面 9 設定画面 13
More informationMicrosoft Word - Si Multi Digitalカード.docx
Si Multi Digital カード クイックスタートガイド Si Multi Digital カード 主な特徴 Si Multi Digital card は Soundcraft のデジタルミキサー Si Performer Si Expression 用のオプションカードで 背面の拡張スロットに装着して使用します FireWire(IEEE1394) 端子を備えた Mac PC または FireWire(IEEE1394
More information1000 Copyright(C)2009 All Rights Reserved - 2 -
1000 Copyright(C)2009 All Rights Reserved - 1 - 1000 Copyright(C)2009 All Rights Reserved - 2 - 1000 Copyright(C)2009 All Rights Reserved - 3 - 1000 Copyright(C)2009 All Rights Reserved - 4 - 1000 Copyright(C)2009
More informationIP IP All contents are Copyright (c) All rights reserved. Important Notices and Privacy Statement. page 2 of 39
02 08 14 21 27 34 All contents are Copyright (c) 1992-2004 All rights reserved. Important Notices and Privacy Statement. page 1 of 39 IP IP All contents are Copyright (c) 1992-2004 All rights reserved.
More informationJEITA
JEITA EC センター EDA 標準 WG インターコネクト モデルの検証 March 31, 2013 JEITA EC センター EDA 標準 WG JEITA ; Japan Electronics and Information Technology Industries Association 1 1.JEITA ECセンター EDA 標準 WGのロードマップ 2.JEITA ECセンター
More information技術レポート 1)QuiX 端末認証と HP IceWall SSO の連携 2)QuiX 端末認証と XenApp の連携 3)QuiX 端末認証 RADIUS オプションと APRESIA の連携 Ver 1.1 Copyright (C) 2012 Base Technology, Inc.
技術レポート 1)QuiX 端末認証と HP IceWall SSO の連携 2)QuiX 端末認証と XenApp の連携 3)QuiX 端末認証 RADIUS オプションと APRESIA の連携 Ver 1.1 Copyright (C) 2012 Base Technology, Inc. All Rights Reserved. pg. 1 1)QuiX 端末認証と HP IceWall
More informationOracle Un お問合せ : Oracle Data Integrator 11g: データ統合設定と管理 期間 ( 標準日数 ):5 コースの概要 Oracle Data Integratorは すべてのデータ統合要件 ( 大量の高パフォーマンス バッチ ローブンの統合プロセスおよ
Oracle Un お問合せ : 0120- Oracle Data Integrator 11g: データ統合設定と管理 期間 ( 標準日数 ):5 コースの概要 Oracle Data Integratorは すべてのデータ統合要件 ( 大量の高パフォーマンス バッチ ローブンの統合プロセスおよびSOA 対応データ サービスへ ) を網羅する総合的なデータ統合プラットフォームです Oracle
More information! Copyright 2015 sapoyubi service All Rights Reserved. 2
! Copyright 2015 sapoyubi service All Rights Reserved. 2 ! Copyright 2015 sapoyubi service All Rights Reserved. 3 Copyright 2015 sapoyubi service All Rights Reserved. 4 ! Copyright 2015 sapoyubi service
More informationreport03_amanai.pages
-- Monthly Special Interview 03 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 1 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 2 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 3 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED.
More information(Microsoft PowerPoint - TINA_Creating_PCB.ppt [\214\335\212\267\203\202\201[\203h])
TINA 操作チュートリアル プリント配線基板の (PCB) 作成 ilink アイリンク合同会社 231-0023 横浜市中区山下町 256 ヴィルヌーブ横浜関内 1F111 TEL:045-663-5940 FAX:045-663-5945 ilink_sales@ilink.co.jp http://www.ilink.co.jp 1 プリント配線基板の (PCB) 作成 フットプリントの確認と変更
More informationreport05_sugano.pages
- - Monthly Special Interview 05 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 1 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 2 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED. 3 COPYRIGHT 2015 NBC. ALL RIGHTS RESERVED.
More information機能検証トレーニング コース一覧
機能検証トレーニング コース一覧 日本シノプシス合同会社 2016.03 トレーニング コース一覧 VCS/DVE 基本コース VCS-NLP/VC LP 基本コース VC Verification IP AXI 基本コース (UVM 版 ) VC Verification IP USB 基本コース (UVM 版 ) Verdi 3 基本コース SpyGlass Lint コース SpyGlass
More informationUSER'S GUIDE
スイッチングレギュレータシリーズ 絶縁型フライバック DC/DC コンバータ BD7F100EFJLB 評価ボード (24V ±15V, 0.165A) 評価ボードは 絶縁型フライバック DC/DC コンバータ IC の BD7F100EFJLB を使用して 24V の入力から 15V,15V の 2 種類の電圧を出力します 出力電流は最大 0.165A を供給します 性能仕様 これは代表値であり
More informationAutodesk Inventor Skill Builders Autodesk Inventor 2010 構造解析の精度改良 メッシュリファインメントによる収束計算 予想作業時間:15 分 対象のバージョン:Inventor 2010 もしくはそれ以降のバージョン シミュレーションを設定する際
Autodesk Inventor Skill Builders Autodesk Inventor 2010 構造解析の精度改良 メッシュリファインメントによる収束計算 予想作業時間:15 分 対象のバージョン:Inventor 2010 もしくはそれ以降のバージョン シミュレーションを設定する際に 収束判定に関するデフォルトの設定をそのまま使うか 修正をします 応力解析ソルバーでは計算の終了を判断するときにこの設定を使います
More informationMicrosoft Word - ESxR_Trialreport_2007.doc
2007 年度 ESxR 実証実験 トライアル報告書 2008 年 3 月 31 日 ソフトウェア エンシ ニアリンク センター 組み込み系プロジェクト < 目次 > 1. はじめに... 3 第 1 章 ESCR 実証計画 ( 富士フイルムソフトウエア株式会社 )... 4 1. トライアルの目的... 4 2. H19 年度活動... 4 3. H20 年度トライアル計画... 6 4. 関係図...
More informationISE 10.1 Editor Presentation
デザイン ツールの最新版 ISE Design Suite 10.1 * この資料に記載されている会社名 製品名は 各社の登録商標または商標です 本日のニュース 1 常に業界をリードしてきた ISE デザイン ツール 2 デザイン ツールを取り巻く要因と業界の重要課題 3 ISE Design Suite 10.1 の紹介 4 まとめ ISE Design Suite 10.1 2 ザイリンクスのデザイン
More informationFlashAir 設定ソフトウエア株式会社東芝セミコンダクター & ストレージ社 Copyright 2012 TOSHIBA CORPORATION, All Rights Reserved. 対応 OS: Windows XP SP3 / Vista SP2 / 7 (32bit/64bit)
FlashAir 設定ソフトウエア ユーザーズマニュアル Revision 4 1 FlashAir 設定ソフトウエア株式会社東芝セミコンダクター & ストレージ社 Copyright 2012 TOSHIBA CORPORATION, All Rights Reserved. 対応 OS: Windows XP SP3 / Vista SP2 / 7 (32bit/64bit) はじめに設定ソフトウエアを
More informationPowerPoint Presentation
Embedded CFD 1D-3D 連成によるエンジンコンパートメント熱収支解析手法の提案 June 9, 2017 . アジェンダ Embedded CFD 概要 エンコパ内風流れデモモデル 他用途への適用可能性, まとめ V サイクルにおける,1D-3D シミュレーションの使い分け ( 現状 ) 1D 機能的表現 企画 & 初期設計 詳細 3D 形状情報の無い段階 1D 1D 空気流れ計算精度に限度
More information回路シミュレーションと技術支援ツール
回路シミュレーションと技術支援ツール 評価 解析センター梅村哲也 江畑克史 2009.May.28 AN-TST09Z001_ja コンピュータシミュレーションの活用 近年の回路設計や機器設計では コンピュータシミュレーションが積極的に導入されています 実際に回路や機器を試作してテストを繰り返すよりも 大幅に時間を短縮してコストを削減できるからです また ハードウェア ソフトウェアともに性能が向上しているため
More informationuntitled
http://www.riskdatabank.co.jp The of Japan, Ltd. All rights reserved. 2 The of Japan, Ltd. All rights reserved. 3 The of Japan, Ltd. All rights reserved. 4 The of Japan, Ltd. All rights reserved. 5 The
More informationSource Insight
ソースインサイト プログラムエディタ Source Insight のご紹介 ソースを理解しながら 効率の良いコーディング エクセルソフト株式会社営業部 エクセルソフト株式会社 Copyright 2008 XLsoft K.K. All Rights Reserved. - 1 - 目次 プログラムエディタ Source Insight のご紹介 ソースを理解しながら 効率の良いコーディング 目次
More information! STEP 2. Quartus Prime のダウンロード WEB ブラウザで以下の URL を開きます 2 ページ中段の Quartus Prime 開発ソフトウェア ライト エディ
STEP 学習内容 パソコンに FPGA の開発環境を構築します インストールは以下の手順で行います. Quartus Prime とは 2. Quartus Prime のダウンロード. Quartus Prime のインストール. USB ドライバのインストール. Quartus Prime とは Quartus Prime は Intel の FPGA 統合開発環境です Quartus Prime
More information- 2 Copyright (C) 2009. All Rights Reserved.
- 2 Copyright (C) 2009. All Rights Reserved. - 3 Copyright (C) 2009. All Rights Reserved. - 4 Copyright (C) 2009. All Rights Reserved. - 5 Copyright (C) 2009. All Rights Reserved. - 6 Copyright (C) 2009.
More informationPowerPoint プレゼンテーション
BRMS への取り組みと導入事例 2013 年 11 月 15 日 ( 金 ) SCSK 株式会社 IT エンジニアリング事業本部ミドルウェア部 本日の内容 BRMS 適用のポイント BRMS の可能性 Page 1 Page 2 アプリケーション連携基盤 SCSKのRed Hat JBoss / ミドルウェア技術に関する取り組みの取り組み 世界のオープンソース コミュニティーから製品化されたソフトウェア
More information等価回路モデルライブラリ TDK Corporation Passive Application Center July. 1, 2015
等価回路モデルライブラリ TDK Corporation Passive Application Center July. 1, 2015 ご注意 < データの適用範囲 > 本ライブラリに記載のデータは, 温度 25, 直流バイアスなし (DC バイアスモデル, 直流重畳モデルを除く ), 小振幅動作のときの代表値です. 従って, この条件から大きく異なる場合は適切な結果が得られないことがあります.
More information巻頭言 高付加価値 LSI の設計基盤である EDA 技術発展に向けて EDA 技術専門委員会委員長炭田昌哉 半導体は 家電製品や情報端末だけでなく 自動車 医療機器などにも搭載され 社会基盤にはなくてはならないものである 近年は クラウドのような高度情報化社会 エコ社会を実現するために 高信頼性
EDA アニュアルレポート 2014 Annual Report on Electronic Design Automation - システム オン チップ時代の向こうに - Beyond the "System on a Chip" era 2015 年 6 月発行 作 成 半導体技術委員会 /EDA 技術専門委員会 Semiconductor Technology Committee/EDA Technical
More informationNEC 製PC サーバ『Express5800 R120f-1E』とSanDisk『ioMemory SX /SX 』検証報告書
NEC 製 PC サーバ Express5800 R120f-1E と SanDisk iomemory SX300-1600/SX350-1600 検証報告書 Windows Server 2012 R2 Standard 2015/08/07 文書名称 NEC 製 PC サーバ Express5800 R120f-1E と SanDisk iomemory-sx300-1600/sx350-1600
More informationdekiru_asa
11 10 4 4 1 2 3 4 2 4 6 10 12 16 20 2 1 3 1 4 2 5 2 6 3 3 7 8 9 3 3 10 4 1 11 4 2 3 4 5 1 2 3 12 4 5 5 13 14 6 7 8 9 10 11 5 15 6 1 2 3 16 17 1 2 3 6 18 1 2 3 19 6 6 1 2 v 3 20 7 1 2 3 1 7 21 22 2 3 4
More informationスライド 1
Sorich Project Management Standard All Rights Reserved, Copyright 2008, SORICH Ltd. DATE: 2009/6/22 PAGE: 1 構成要素 プロジェクトを管理項目に分解して個々の手法 フォーマットを確立し シームレスに連携します 概要使用ツール取り決め事項等 スケジュール管理 プロジェクトのスケジュールを WBS
More informationハード・ソフト協調検証サービス
ハード ソフトのトータルサービス 富士通エレクトロニクス株式会社株式会社富士通ソフトウェアテクノロジーズ 目次 モデル概要 モデル 特徴 このサービス利用のメリット サービスメニュー 1 企画から開発 量産までトータルでサポート 富士通エレクトロニクスと富士通ソフトウェアテクノロジーズはお客様の製品開発を 企画段階から開発 量産までサポートします 製品開発をサポートする検証 認定作業のご提供 製品要求仕様の作成をコンサルティング
More information大域照明計算手法開発のためのレンダリングフレームワーク Lightmetrica: 拡張 検証に特化した研究開発のためレンダラ 図 1: Lightmetrica を用いてレンダリングした画像例 シーンは拡散反射面 光沢面を含み 複数の面光 源を用いて ピンホールカメラを用いてレンダリングを行った
大域照明計算手法開発のためのレンダリングフレームワーク Lightmetrica: 拡張 検証に特化した研究開発のためレンダラ 図 1: Lightmetrica を用いてレンダリングした画像例 シーンは拡散反射面 光沢面を含み 複数の面光 源を用いて ピンホールカメラを用いてレンダリングを行った モデルとして外部から読み込んだ三角形メ ッシュを用いた このように Lightmetrica はレンダラとして写実的な画像を生成する十分な実力を有する
More information2
2 紹介 u 名やぶのりゆき藪記 u 経歴 2000: 社 2000 2009: 基幹系 MWの開発を担当 2009 2016: 基幹系 MWの品証を担当 2016 現在:AI 商品の品証を担当 開発現場で品質コンサル / アジャイルコーチング u 趣味 転 スキー u どんな 間? 意識 くない系 QA エンジニア効率厨 : ツールを作って 作業削減 プロセス改善 u 今は Redmine や
More informationはじめに 本ドキュメントは Redmine を使用して稼働する定量的プロジェクト管理ツール ( 以下 IPF と略します ) のヘルプです IPF の操作に関わる機能を解説しており Redmine 及び構成管理ツール (Subversion Git) の標準機能については 本ヘルプの記載対象外として
D08-3 定量的プロジェクト管理ツール Redmine 版 ヘルプ 操作編 第 1.0 版 2012 年 2 月 28 日 独立行政法人情報処理推進機構 技術本部ソフトウェア エンジニアリング センター Copyright 2012 IPA, Japan. All rights reserved 1/29 はじめに 本ドキュメントは Redmine を使用して稼働する定量的プロジェクト管理ツール
More informationMicrosoft Word - PCMtoSPDIFmanual.doc
PCM to SPDIF 変換基板 PCM to SPDIF format convertor 製作マニュアル < 編集日 :R2 2018.2.22> < 注意 > 本キットをつかって生じた感電 火災等の一切のトラブルについては 当方は責任を負いませんのでご了承ください また 基板 回路図 マニュアル等の著作権は放棄していませんので その一部あるいは全体を無断で第 3 者に対して使用することはできません
More informationhow-to-decide-a-title
Contents 3 4 5 6 8 13 13 14 14 15 15 18 19 Copyright 2014 All Rights Reserved. 2 / 21 URL AdobeReader ( ) http://www.adobe.co.jp/products/acrobat/readstep2.html Copyright 2014 All Rights Reserved. 3 /
More information