LT6200/LT6200-5LT /LT MHz、レール・トゥ・レール入出力、0.95nV/√Hz低ノイズ・オペアンプ・ファミリー
|
|
|
- ひろみ にばし
- 8 years ago
- Views:
Transcription
1 LT62/LT62- LT62-/LT62 6MHz レール トゥ レール入出力.9nV/ Hz 低ノイズ オペアンプ ファミリー 特長.9nV/ Hz khz LT62/LT62 6MHz A V = LT62-8MHz A V LT62-.6GHz A V R L = Ω MHz 8 LT62 DFN レール トゥ レールの出力振幅 低オフセット電圧 :( 最大 ) 広い電源電圧範囲 :2.V~2.6V 出力電流 :6( 最小 ) 動作温度範囲 : C~8 C パワー シャットダウン サーマル シャットダウン SO-8 および高さの低い (mm)thinsot パッケージ アプリケーション トランスインピーダンス アンプ 低ノイズ信号処理 アクティブ フィルタ レール トゥ レール バッファ アンプ A/D コンバータのドライブ 概要 LT 62/LT62.9nV/ Hz 6MHz V/μs LT62-/LT62- LT62 2.V 2.6V 3V V V LT62/LT62-/LT62-6 ThinSOT 8 SO LT62 8 SO DFN / L LT LTC LTM Linear Technoogy および Linear のロゴはリニアテクノロジー社の登録商標です ThinSOT はリニアテクノロジー社の商標です その他すべての商標の所有権は それぞれの所有者に帰属します 標準的応用例.nV/ Hz V C F 6 A V = V O = 2V P-P V S = ±2.V PHOTO DIODE I PD PHILIPS BF862 k k + LT62 R F V OUT 2V +I PD R F DISTORTION (c) HD2, HD2, R L = Ω HD3, HD3, R L = Ω k.µf k M M 62 TA 62 G3 62ff
2 + LT62/LT62- LT62-/LT62 絶対最大定格 (Note ) 全電源電圧 (V + ~V 間 )...2.6V 全電源電圧 (V + ~V 間 )(LT62DD)...7V 入力電流 (Note 2)... ± 出力短絡時間 (Note 3)... 無期限電源を超すときのピン電流 (Note 2)... ±3 動作温度範囲 (Note )... C~8 C 規定温度範囲 (Note )... C~8 C 接合部温度... C 接合部温度 (DD パッケージ )...2 C 保存温度範囲... 6 C~ C 保存温度範囲 (DD パッケージ )... 6 C~2 C リード温度 ( 半田付け 秒 )...3 C ピン配置 OUT V 2 +IN 3 TOP VIEW 6 V + SHDN IN S6 PACKAGE 6-LEAD PLASTIC TSOT-23 T JMAX = C, θ JA = 6 C/W (Note ) SHDN IN 2 +IN 3 V TOP VIEW + 8 NC 7 V + 6 OUT NC S8 PACKAGE 8-LEAD PLASTIC SO T JMAX = C, θ JA = C/W TOP VIEW TOP VIEW OUT A IN A +IN A V 2 3 A B V + OUT B IN B +IN B OUT A IN A +IN A V V + OUT B IN B +IN B DD PACKAGE 8-LEAD (3mm 3mm) PLASTIC DFN T JMAX = C, θ JA = 6 C/W (NOTE 3) UNDERSIDE METAL CONNECTED TO V S8 PACKAGE 8-LEAD PLASTIC SO T JMAX = C, θ JA = C/W 発注情報 * LT62CS6#PBF LT62CS6#TRPBF LTJZ 6-Lead Pastic TSOT-23 C to 7 C LT62IS6#PBF LT62IS6#TRPBF LTJZ 6-Lead Pastic TSOT-23 C to 8 C LT62CS6-#PBF LT62CS6-#TRPBF LTACB 6-Lead Pastic TSOT-23 C to 7 C LT62IS6-#PBF LT62IS6-#TRPBF LTACB 6-Lead Pastic TSOT-23 C to 8 C LT62CS6-#PBF LT62CS6-#TRPBF LTACC 6-Lead Pastic TSOT-23 C to 7 C LT62IS6-#PBF LT62IS6-#TRPBF LTACC 6-Lead Pastic TSOT-23 C to 8 C LT62CS8#PBF LT62CS8#TRPBF 62 8-Lead Pastic SO C to 7 C LT62IS8#PBF LT62IS8#TRPBF 62I 8-Lead Pastic SO C to 8 C LT62CS8-#PBF LT62CS8-#TRPBF 62 8-Lead Pastic SO C to 7 C LT62IS8-#PBF LT62IS8-#TRPBF 62I 8-Lead Pastic SO C to 8 C 2 62ff
3 LT62/LT62- LT62-/LT62 発注情報 * LT62CS8-#PBF LT62CS8-#TRPBF 62 8-Lead Pastic SO C to 7 C LT62IS8-#PBF LT62IS8-#TRPBF 2I 8-Lead Pastic SO C to 8 C LT62CDD#PBF LT62CDD #TRPBF LADG 8-Lead (3mm 3mm) Pastic DFN C to 7 C LT62CS8#PBF LT62CS8 #TRPBF 62 8-Lead Pastic SO C to 7 C LT62IS8 #PBF LT62IS8 #TRPBF 62I 8-Lead Pastic SO C to 8 C さらに広い動作温度範囲で規定されるデバイスについては 弊社または弊社代理店にお問い合わせください * 温度グレードは出荷時のコンテナのラベルで識別されます 非標準の鉛ベース仕様の製品の詳細については 弊社または弊社代理店にお問い合わせください 鉛フリー仕様の製品マーキングの詳細については をご覧ください テープアンドリールの仕様の詳細については をご覧ください 電気的特性 T A = 2 C V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V S = V, V CM = Haf Suppy V S = 3V, V CM = Haf Suppy Input Offset Votage Match (Channe-to-Channe) (Note )..9 V S = V, to V.6 V S = 3V, to V.8 V CM = Haf Suppy.2 to V +. I B Input Bias Current V CM = Haf Suppy I B I B Shift to V I B Match (Channe-to-Channe) (Note ) to V +.3 I OS Input Offset Current V CM = Haf Suppy Input Noise Votage.Hz to Hz 6 nv P-P e n Input Noise Votage Density f = khz, V S = V f = khz, V S = V i n Input Noise Current Density, Baanced Source Unbaanced Source Input Resistance f = khz, V S = V f = khz, V S = V Common Mode Differentia Mode C IN Input Capacitance Common Mode Differentia Mode A VOL Large-Signa Gain V S = V, V O =.V to.v, to V S /2 V S = V, V O = V to V, R L = Ω to V S /2 V S = 3V, V O =.V to 2.V, to V S /2 CMRR Common Mode Rejection Ratio V S = V, to V + V S = V, V CM =.V to 3.V V S = 3V, to V nv/ Hz nv/ Hz pa/ Hz pa/ Hz MΩ kω pf pf V/ V/ V/ CMRR Match (Channe-to-Channe) (Note ) V S = V, V CM =.V to 3.V 8 PSRR Power Suppy Rejection Ratio V S = 2.V to V, LT62DD V S = 2.V to 7V 6 68 PSRR Match (Channe-to-Channe) (Note ) V S = 2.V to V, LT62DD V S = 2.V to 7V 6 Minimum Suppy Votage (Note 6) 2. V 62ff 3
4 LT62/LT62- LT62-/LT62 電気的特性 T A = 2 C V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OL Output Votage Swing LOW (Note 7) No Load I SINK = V S = V, I SINK = 2 V S = 3V, I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = V S = V, I SOURCE = 2 V S = 3V, I SOURCE = 2 I SC Short-Circuit Current V S = V V S = 3V I S Suppy Current per Ampifier V S = V V S = 3V Disabed Suppy Current per Ampifier V SHDN =.3V I SHDN SHDN Pin Current V SHDN =.3V 2 28 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns GBW Gain Bandwidth Product Frequency = MHz, V S = V LT62, LT62 LT62- LT62- SR Sew Rate V S = V, A V =,, V O = V LT62, LT62 3 V/µs V S = V, A V =,, V O = V LT62- LT62- FPBW Fu Power Bandwidth (Note 9) V S = V, V OUT = 3V P-P (LT62) MHz t S Setting Time (LT62, LT62).%, V S = V, V STEP = 2V, A V =, 6 ns ±6 ± ±9 ± MHz MHz MHz V/µs V/µs C < T A < 7 C V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V S = V, V CM = Haf Suppy V S = 3V, V CM = Haf Suppy V S = V, to V V S = 3V, to V Input Offset Votage Match (Channe-to-Channe) (Note ) V CM = Haf Suppy to V + V OS TC Input Offset Votage Drift (Note 8) V CM = Haf Suppy 2. 8 µv/ºc I B Input Bias Current V CM = Haf Suppy I B Match (Channe-to-Channe) (Note ) to V +. 6 I B I B Shift to V I OS Input Offset Current V CM = Haf Suppy ff
5 LT62/LT62- LT62-/LT62 電気的特性 C < T A < 7 C V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS A VOL Large-Signa Gain V S = V, V O =.V to.v, to V S /2 V S = V, V O =.V to 3.V,R L = Ω to V S /2 V S = 3V, V O =.V to 2.V, to V S /2 CMRR Common Mode Rejection Ratio V S = V, to V + V S = V, V CM =.V to 3.V V S = 3V, to V + CMRR Match (Channe-to-Channe) (Note ) V S = V, V CM =.V to 3.V 8 PSRR Power Suppy Rejection Ratio V S = 3V to V, LT62DD V S = 3V to 7V 6 6 PSRR Match (Channe-to-Channe) (Note ) V S = 3V to V, LT62DD V S = 3V to 7V 6 Minimum Suppy Votage (Note 6) 3 V V OL Output Votage Swing LOW (Note 7) No Load I SINK = V S = V, I SINK = 2 V S = 3V, I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = V S = V, I SOURCE = 2 V S = 3V, I SOURCE = 2 I SC Short-Circuit Current V S = V V S = 3V I S Suppy Current per Ampifier V S = V V S = 3V Disabed Suppy Current per Ampifier V SHDN =.3V I SHDN SHDN Pin Current V SHDN =.3V 2 29 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns SR Sew Rate V S = V, A V =,, V O = V LT62, LT V/µs V S = V, A V =,, V O = V LT62- LT62- FPBW Fu Power Bandwidth (Note 9) V S = V, V OUT = 3V P-P (LT62) 3.7. MHz C < T A < 8 C DD LT62 Note 3 V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = (Note ) SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V S = V, V CM = Haf Suppy V S = 3V, V CM = Haf Suppy V S = V, to V V S = 3V, to V Input Offset Votage Match (Channe-to-Channe) (Note ) V CM = Haf Suppy to V + V OS TC Input Offset Votage Drift (Note 8) V CM = Haf Suppy 2. 8 µv/ºc I B Input Bias Current V CM = Haf Suppy ±6 ± ±9 ± V/ V/ V/ V/µs V/µs 62ff
6 LT62/LT62- LT62-/LT62 電気的特性 C < T A < 8 C DD LT62 Note 3 V S = V V V S = 3V V V CM = V OUT = /2 V SHDN = (Note ) SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS I B I B Shift to V I B Match (Channe-to-Channe) (Note ) to V + 9 I OS Input Offset Current V CM = Haf Suppy A VOL Large-Signa Gain V S = V, V O =.V to.v, to V S /2 V S = V, V O =.V to 3.V, R L = Ω to V S /2 V S = 3V, V O =.V to 2.V, to V S /2 CMRR Common Mode Rejection Ratio V S = V, to V + V S = V, V CM =.V to 3.V V S = 3V, to V + CMRR Match (Channe-to-Channe) (Note ) V S = V, V CM =.V to 3.V 7 PSRR Power Suppy Rejection Ratio V S = 3V to V 6 68 PSRR Match (Channe-to-Channe) (Note ) V S = 3V to V 6 Minimum Suppy Votage (Note 6) 3 V V OL Output Votage Swing LOW (Note 7) No Load I SINK = V S = V, I SINK = 2 V S = 3V, I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = V S = V, I SOURCE = 2 V S = 3V, I SOURCE = 2 I SC Short-Circuit Current V S = V V S = 3V I S Suppy Current per Ampifier V S = V V S = 3V Disabed Suppy Current per Ampifier V SHDN =.3V I SHDN SHDN Pin Current V SHDN =.3V 22 3 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns SR Sew Rate V S = V, A V =,, V O = V LT62, LT V/µs T A = 2 C V S = V V CM = V OUT = V V SHDN = DD LT62 Note 3 6 V S = V, A V =,, V O = V LT62- LT62- FPBW Fu Power Bandwidth (Note 9) V S = V, V OUT = 3V P-P (LT62) MHz SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V CM = Haf Suppy Input Offset Votage Match (Channe-to-Channe) (Note ) ± ± ±8 ± V CM = V.2 to V V/ V/ V/ V/µs V/µs 62ff
7 電気的特性 T A = 2 C V S = V V CM = V OUT = V V SHDN = DD LT62 Note 3 LT62/LT62- LT62-/LT62 SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS I B Input Bias Current V CM = Haf Suppy I B I B Shift to V I B Match (Channe-to-Channe) (Note ) to V I OS Input Offset Current V CM = Haf Suppy Input Noise Votage.Hz to Hz 6 nv P-P e n Input Noise Votage Density f = khz.9 nv/ Hz f = khz. 2.3 nv/ Hz i n Input Noise Current Density, Baanced Source Unbaanced Source Input Resistance f = khz f = khz Common Mode Differentia Mode C IN Input Capacitance Common Mode Differentia Mode A VOL Large-Signa Gain V O = ±.V, V O = ±2V, R L = CMRR Common Mode Rejection Ratio to V + V CM = 2V to 2V pa/ Hz pa/ Hz MΩ kω pf pf V/ V/ CMRR Match (Channe-to-Channe) (Note ) V CM = 2V to 2V 8 PSRR Power Suppy Rejection Ratio V S = ±.2V to ±V 6 68 PSRR Match (Channe-to-Channe) (Note 6) V S = ±.2V to ±V 6 V OL Output Votage Swing LOW (Note 7) No Load I SINK = I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = I SOURCE = 2 I SC Short-Circuit Current ±6 ±9 I S Suppy Current per Ampifier 2 23 Disabed Suppy Current per Ampifier V SHDN =.3V.6 2. I SHDN SHDN Pin Current V SHDN =.3V 2 28 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns GBW Gain Bandwidth Product Frequency = MHz LT62, LT62 LT62- LT62- SR Sew Rate A V =,, V O = V LT62, LT62 3 V/µs A V =,, V O = V LT62- LT MHz MHz MHz V/µs V/µs 62ff 7
8 LT62/LT62- LT62-/LT62 電気的特性 T A = 2 C V S = V V CM = V OUT = V V SHDN = DD LT62 Note 3 SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS FPBW Fu Power Bandwidth (Note 9) V OUT = 3V P-P (LT62-) 33 7 MHz t S Setting Time (LT62, LT62).%, V STEP =, ns C < T A < 7 C DD LT62 Note 3 V S = V V CM = V OUT = V V SHDN = SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V CM = Haf Suppy Input Offset Votage Match (Channe-to-Channe) (Note ) V CM = V to V + V OS TC Input Offset Votage Drift (Note 8) V CM = Haf Suppy µv/ºc I B Input Bias Current V CM = Haf Suppy I B I B Shift to V I B Match (Channe-to-Channe) (Note ) to V + 9 I OS Input Offset Current V CM = Haf Suppy A VOL Large-Signa Gain V O = ±.V, V O = ±2V, R L = CMRR Common Mode Rejection Ratio to V + V CM = 2V to 2V CMRR Match (Channe-to-Channe) (Note ) V CM = 2V to 2V 7 PSRR Power Suppy Rejection Ratio V S = ±.V to ±V 6 6 PSRR Match (Channe-to-Channe) (Note 6) V S = ±.V to ±V 6 V OL Output Votage Swing LOW (Note 7) No Load I SINK = I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = I SOURCE = V/ V/ I SC Short-Circuit Current ±6 ±9 I S Suppy Current per Ampifier 2 29 Disabed Suppy Current per Ampifier V SHDN =.3V.6 2. I SHDN SHDN Pin Current V SHDN =.3V 2 29 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns SR Sew Rate A V =,, V O = V LT62, LT62 3 V/µs A V =,, V O = V LT62- LT62- FPBW Fu Power Bandwidth (Note 9) V OUT = 3V P-P (LT62-) 3 3 MHz 29 2 V/µs V/µs 8 62ff
9 電気的特性 C < T A < 8 C DD LT62 Note 3 V S = V V CM = V OUT = V V SHDN = (Note ) LT62/LT62- LT62-/LT62 SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS V OS Input Offset Votage V CM = Haf Suppy Input Offset Votage Match (Channe-to-Channe) (Note ) V CM = V to V + V OS TC Input Offset Votage Drift (Note 8) V CM = Haf Suppy µv/ºc I B Input Bias Current V CM = Haf Suppy I B I B Shift to V I B Match (Channe-to-Channe) (Note ) 2 I OS Input Offset Current V CM = Haf Suppy A VOL Large-Signa Gain V O = ±.V, V O = ±2V, R L = CMRR Common Mode Rejection Ratio to V + V CM = 2V to 2V CMRR Match (Channe-to-Channe) (Note ) V CM = 2V to 2V 7 PSRR Power Suppy Rejection Ratio V S = ±.V to ±V 6 6 PSRR Match (Channe-to-Channe) (Note 6) V S = ±.V to ±V 6 V OL Output Votage Swing LOW (Note 7) No Load I SINK = I SINK = 2 V OH Output Votage Swing HIGH (Note 7) No Load I SOURCE = I SINK = V/ V/ I SC Short-Circuit Current ±6 ±9 I S Suppy Current 2 29 Disabed Suppy Current V SHDN =.3V.6 2. I SHDN SHDN Pin Current V SHDN =.3V 2 29 V L V SHDN Pin Input Votage LOW.3 V V H V SHDN Pin Input Votage HIGH V +. V Shutdown Output Leakage Current V SHDN =.3V. 7 t ON Turn-On Time V SHDN =.3V to.v, R L = Ω, V S = V 8 ns t OFF Turn-Off Time V SHDN =.V to.3v, R L = Ω, V S = V 8 ns SR Sew Rate A V =,, V O = V LT62, LT62 3 V/µs A V =,, V O = V LT62- LT62- FPBW Fu Power Bandwidth (Note 9) V OUT = 3V P-P (LT62-) MHz V/µs V/µs Note 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある 長期にわたって絶対最大定格条件に曝すと デバイスの信頼性と寿命に悪影響を与える可能性がある Note 2 入力はバック トゥ バック ダイオードにより保護されている 差動入力電圧が.7V を超える場合 入力電流は 未満に制限すること このパラメータは 設計および特性評価により性能仕様に適合することが保証されている 全数テストは実施されない 62ff 9
10 LT62/LT62- LT62-/LT62 電気的特性 Note 3 出力が無制限に短絡されるときは 接合部温度を絶対最大定格以下に抑えるために ヒートシンクが必要な場合がある DD パッケージの LT62 は電力消費により 商用温度範囲だけで V S V V に制限されている Note LT62C/LT62I および LT62C/LT62I は - C~8 C の温度範囲で動作することが保証されている (LT62DD は除く ) Note LT62C/LT62C は C~7 C の温度範囲で性能仕様に適合することが保証されている LT62C/LT62C は C~8 C の拡張温度範囲で性能仕様に適合するように設計され 特性が評価されており 性能仕様に適合すると予想されるが これらの温度ではテストされないし QA サンプリングもおこなわれない LT62I は C~8 C の温度範囲で性能仕様に適合することが保証されている Note 6 最小電源電圧は電源除去比テストによって保証されている Note 7 出力電圧振幅は出力と電源レール間で測定される Note 8 このパラメータに対しては 全数テストは実施されない Note 9 全電力帯域幅はスルーレートから計算される FPBW = SR/2πV P Note 熱抵抗はデバイスの V ピンに接続された PC ボードのメタル量に応じて変化する アプリケーション情報 の熱抵抗の表に示されているように θ JA は V ピンに接続される 2 オンス銅メタル トレースの特定の量に対して規定されている Note LT62 の整合性パラメータは 2 個のアンプ間の差である CMRR と PSRR の整合性は次のように定義される CMRR と PSRR は同一のアンプに対して μv/v で測定される この差は μv/v で計算される その結果は に変換される Note 2 すべての入力と出力には 図 に示されているように 逆バイアスされた ESD ダイオードが備わっている これらのピンがどちらかの電源を超えた電圧に強制されると 無制限の電流がこれらのダイオードを流れる この電流が過渡的なもので 3 以下に制限されていればデバイスは損傷を受けない 標準的性能特性 V OS V CM = V /2 V OS V CM = V V OS V CM = V 8 7 V S = V, V SO V S = V, V SO V S = V, V SO-8 NUMBER OF UNITS NUMBER OF UNITS NUMBER OF UNITS INPUT OFFSET VOLTAGE (µv) 62 G INPUT OFFSET VOLTAGE (µv) 62 G INPUT OFFSET VOLTAGE (µv) 62 G3 SUPPLY CURRENT () T A = 2 C T A = C OFFSET VOLTAGE () T A = 2 C T A = C V S = V, V TYPICAL PART INPUT BIAS CURRENT () V S = V, V T A = C T A = 2 C TOTAL SUPPLY VOLTAGE (V) 62 G. 2 3 INPUT COMMON MODE VOLTAGE (V) 62 G COMMON MODE VOLTAGE (V) 62 G6 62ff
11 LT62/LT62- LT62-/LT62 標準的性能特性 INPUT BIAS CURRENT () 2 V S = V, V V CM = V 2 V CM = V TEMPERATURE ( C) 62 G7 OUTPUT SATURATION VOLTAGE (V).. L.. V S = V, V T A = 2 C T A = C LOAD CURRENT () 62 G8 OUTPUT SATURATION VOLTAGE (V). H.. V S = V, V T A = 2 C T A = C LOAD CURRENT () 62 G9 CHANGE IN OFFSET VOTLAGE ()..... V CM = V S /2 T A = C T A = 2 C TOTAL SUPPLY VOLTAGE (V) OUTPUT SHORT-CIRCUIT CURRENT () SOURCING SINKING T A = 2 C T A = C T A = 2 C T A = C POWER SUPPLY VOLTAGE (±V) INPUT VOLTAGE () R L = Ω.. 2 OUTPUT VOLTAGE (V) V S = 3V, V G 62 G 62 G2 INPUT VOLTAGE () R L = Ω 2 3 OUTPUT VOLTAGE (V) V S = V, V INPUT VOLTAGE () OUTPUT VOLTAGE (V) R L = Ω OFFSET VOLTAGE () T A = 2 C T A = C OUTPUT CURRENT () 62 G3 62 G 62 G 62ff
12 LT62/LT62- LT62-/LT62 標準的性能特性 CHANGE IN OFFSET VOLTAGE (µv) LT62S8 V S = ±.V V S = ±2.V TIME AFTER POWER-UP (SEC) 62 G6 TOTAL NOISE VOLTAGE (nv/ Hz) V CM = V f = khz UNBALANCED SOURCE RESISTORS LT62 TOTAL NOISE RESISTOR NOISE LT62 AMPLIFIER NOISE VOLTAGE. k k k SOURCE RESISTANCE (Ω) 62 G7 NOISE VOLTAGE (nv/ Hz) PNP ACTIVE V CM =.V NPN ACTIVE V CM =.V BOTH ACTIVE V CM = 2.V k k V S = V, V 62 G8 k.hz Hz BALANCED NOISE CURRENT (pa/ Hz) 2 2 PNP ACTIVE V CM =.V BOTH ACTIVE V CM = 2.V NPN ACTIVE V CM =.V V S = V, V BALANCED SOURCE RESISTANCE UNBALANCED NOISE CURRENT (pa/ Hz) PNP ACTIVE V CM =.V BOTH ACTIVE V CM = 2.V NPN ACTIVE V CM =.V V S = V, V UNBALANCED SOURCE RESISTANCE OUTPUT VOLTAGE NOISE (nv) V S = V, V V CM = V S /2 k k k k k k 8 TIME (SEC/DIV) 62 G9 62 G2 62 G2 SUPPLY CURRENT () SHDN 22 2 V S = V, V 8 6 T A = 2 C T A = C SHDN PIN VOLTAGE (V) SHDN PIN CURRENT () SHDN SHDN V S = V, V T A = C T A = 2 C 2 3 SHDN PIN VOLTAGE (V) 62 G2a 62 G2b 2 62ff
13 LT62/LT62- LT62-/LT62 標準的性能特性 LT62 LT62 GAIN BANDWIDTH (MHz) V S = 3V, V PHASE MARGIN V S = 3V, V GAIN BANDWIDTH TEMPERATURE ( C) 62 G PHASE MARGIN (DEG) GAIN () PHASE GAIN V CM =.V V CM =.V V CM =.V V CM =.V V S = V, V C L = pf k M M M G 62 G PHASE (DEG) GAIN () PHASE GAIN V S = ±.V V S = ±.V V CM = V C L = pf k M M M G 62 G PHASE (DEG) GAIN BANDWIDTH (MHz) C L = pf PHASE MARGIN GAIN BANDWIDTH TOTAL SUPPLY VOLTAGE (V) 62 G PHASE MARGIN (DEG) SLEW RATE (V/µs) A V = R F = R G = k FALLING RISING V S = ±2.V RISING V S = ±2.V FALLING OUTPUT IMPEDANCE (Ω) V S = V, V A V = A V = 2 A V =. COMMON MODE REJECTION RATIO () V S = V, V V CM = V S / TEMPERATURE ( C) 2.. FREQUENCY (MHz) k k M M M G 62 G26 62 G27 62 G28 62ff 3
14 LT62/LT62- LT62-/LT62 標準的性能特性 LT62 LT62 POWER SUPPLY REJECTION RATIO () NEGATIVE SUPPLY V S = V, V V CM = V S /2 POSITIVE SUPPLY OVERSHOOT (%) V S = V, V A V = R S = Ω R L = Ω R S = 2Ω R S = Ω OVERSHOOT (%) V S = V, V A V = 2 R S = 2Ω R S = Ω R L = Ω R S = Ω k k k M M M CAPACITIVE LOAD (pf) CAPACITIVE LOAD (pf) 62 G29 62 G3 62 G3 SETTLING TIME (ns) 2 A V = V IN V OUT Ω OUTPUT STEP (V) + SETTLING TIME (ns) 2 A V = Ω V IN Ω V OUT OUTPUT STEP (V) + OUTPUT VOLTAGE SWING (VP-P) k A V = A V = 2 HD2, HD3 < c k M M 62 G32 62 G33 62 G3 6 A V = A V = V O = 2V P-P V S = ±2.V A V = A V = 2 A V = A V = 2 6 V O = 2V P-P V O = 2V P-P V S = ±2.V DISTORTION (c) k HD2, HD2, R L = Ω HD3, R L = Ω M HD3, 62 G3 M DISTORTION (c) k HD2, HD2, R L = Ω HD3, R L = Ω M HD3, 62 G36 M DISTORTION (c) k HD2, R L = Ω HD3, R L = Ω HD2, HD3, M M 62 G37 62ff
15 LT62/LT62- LT62-/LT62 標準的性能特性 LT62 LT62 DISTORTION (c) A V = 2 A V = 2 V O = 2V P-P k HD2, R L = Ω HD2, HD3, R L = Ω M HD3, 62 G38 M VOLTAGE GAIN () A V = FREQUENCY (MHz) 62 G38a V V V V/DIV 2V/DIV V V V S = V, V A V = 2ns/DIV 62 G39 A V = 2ns/DIV 62 G V V IN V/DIV V /DIV V out 2V/DIV V V S = V, V A V = 2 2ns/DIV 62 G V S = V, V A V = 2ns/DIV 62 G2 62ff
16 LT62/LT62- LT62-/LT62 標準的性能特性 LT62- GAIN BANDWIDTH (MHz) A V = 6 V S = V, V PHASE MARGIN 8 R F = R G = 2Ω RISING A V = 7 3 FALLING 6 V S = 3V, V 3 R S = Ω GAIN BANDWIDTH 2 3 V 2 S = ±2.V FALLING V S = ±2.V RISING 2 R S = Ω V S = 3V, V R S = Ω R S = 2Ω PHASE MARGIN (DEG) SLEW RATE (V/µs) OVERSHOOT (%) TEMPERATURE ( C) TEMPERATURE ( C) 2 CAPACITIVE LOAD (pf) 62 G 62 G6 62 G7 POWER SUPPLY REJECTION RATIO () 8 POSITIVE V S = V, V V S = V, V 7 SUPPLY 9 PHASE V V CM = V S /2 S = ±V 8 6 NEGATIVE 7 SUPPLY V S = ±.V A V = 6 GAIN 3 A V = 3 2 k k k M M M 62 G8 OUTPUT IMPEDANCE (Ω).. k M M 62 G9 M GAIN () 2 V CM = V V S = ±.V C L = pf k M M M G 62 G PHASE (DEG) GAIN () PHASE GAIN V CM =.V V CM =.V 3 2 V CM =.V 2 V CM =.V V S = V, V 6 C L = pf 8 k M M M G 62 G PHASE (DEG) GAIN BANDWIDTH (MHz) 8 6 C L = pf PHASE MARGIN GAIN BANDWIDTH TOTAL SUPPLY VOLTAGE (V) 2 62 G PHASE MARGIN (DEG) GAIN BANDWIDTH (MHz) R F = k R G = k RESISTOR LOAD (Ω) G2 G3 6 62ff
17 LT62/LT62- LT62-/LT62 標準的性能特性 LT62- COMMON MODE REJECTION RATIO () V S = V, V V CM = V S /2 k k M M M G 62 G OUTPUT VOLTAGE SWING (V P-P ) A V = k k M M M 62 G DISTORTION () k 2 3 A V = V O = 2V P-P V S = ±2.V R L = Ω, 3RD R L = Ω, 2ND, 2ND, 3RD k M M 62 G6 DISTORTION () V A V = V O = 2V P-P R L = Ω, 2ND R L = Ω, 3RD, 2ND V 2V/DIV V V V IN V/DIV V OUT 2V/DIV V V k, 3RD k M M ns/div A V = C L =.8pF SCOPE PROBE 62 G8 V S = V, V ns/div A V = CL =.8pF SCOPE PROBE 62 G9 62 G7 /DIV V V V S = V, V ns/div A V = C L =.8pF SCOPE PROBE 62 G6 INPUT NOISE DENSITY (nv/ Hz) FREQUENCY (MHz/DIV) 62 G6 62ff 7
18 LT62/LT62- LT62-/LT62 標準的性能特性 LT62- GAIN BANDWIDTH (MHz) PHASE MARGIN GAIN BANDWIDTH V S = 3V, V V S = 3V, V TEMPERATURE ( C) 62 G PHASE MARGIN (DEG) SLEW RATE (V/µs) A V = R F = R G = Ω FALLING RISING V S = ±2.V FALLING V S = ±2.V RISING TEMPERATURE ( C) 62 G63 OVERSHOOT (%) V S = V, V A V = R S = Ω R S = 2Ω R S = Ω R S = Ω CAPACITIVE LOAD (pf) 62 G6 POWER SUPPLY REJECTION RATIO () 8 POSITIVE V S = V, V V S = V, V 7 SUPPLY 9 PHASE V CM = V S /2 6 NEGATIVE 8 SUPPLY 7 A V = 6 V S = ±.V GAIN A V = 3 V S = ±.V 3 2 k k k M M M 62 G6 OUTPUT IMPEDANCE (Ω).. k M M 62 G66 M GAIN () 2 V CM = V C L = pf k M M M G 62 G PHASE (DEG) GAIN () GAIN PHASE V CM =.V V CM =.V V CM =.V V CM =.V V S = V, V 6 C L = pf 8 k M M M G 62 G PHASE (DEG) GAIN BANDWIDTH (MHz) C L = pf PHASE MARGIN GAIN BANDWIDTH TOTAL SUPPLY VOLTAGE (V) 2 62 G PHASE MARGIN (DEG) GAIN BANDWIDTH (MHz) R F = k 2 R G = k RESISTOR LOAD (Ω) G2 G7 8 62ff
19 LT62/LT62- LT62-/LT62 標準的性能特性 LT62- COMMON MODE REJECTION RATIO () V S = V, V V CM = V S /2 k k M M M G OUTPUT VOLTAGE SWING (VP-P) A V = k k M M M DISTORTION () k 2 3 A V = V O = 2V P-P V S = ±2.V, 3RD R L = Ω, 2ND R L = Ω, 3RD, 2ND k M M 62 G7 62 G72 62 G73 DISTORTION () k 2 3 V A V = V O = 2V P-P R L = Ω, 3RD, 3RD R L = Ω, 2ND, 2ND k M M 62 G7 V 2V/DIV V V ns/div A V = C L =.8pF SCOPE PROBE V IN V/DIV V OUT 2V/DIV V V 62 G7 V S = V, V ns/div A V = C L =.8pF SCOPE PROBE 62 G76 /DIV V V V S = V, V ns/div A V = C L =.8pF SCOPE PROBE 62 G77 INPUT NOISE DENSITY (nv/ Hz) FREQUENCY (MHz/DIV) 62 G78 62ff 9
20 LT62/LT62- LT62-/LT62 アプリケーション情報 LT62 2.V V CC.V I Q/Q Q2/Q3 g m /2.V I 2 I I 2 g m V OS.V Q/Q.V Q2/Q3 2 C LT62-/LT62- DC LT62 C M D D2.7V LT62 Ω.8nV/ Hz.9nV/ Hz 2.3nV/ Hz.7V.7V 2Ω V + R R2 DESD7 I BIAS V SHDN Q DESD8 V DESD + D DESD3 +V DESD2 D2 DESD Q Q2 Q3 Q Q Q8 C +V Q9 Q6 Q7 C M DIFFERENTIAL DRIVE GENERATOR +V V DESD DESD6 V +V Q V R3 R R I 2 D3 V 623/ F 2 62ff
21 LT62/LT62- LT62-/LT62 アプリケーション情報 A V = LT V V CC 2.V V EE 2.V LT62 C LT62 6 TSOT-23 V PC 2 3/32 FR- TSOT-23 LT θ JA 3 C/W V 2 C/W V 62 F2 2 V S = 2.V A V = ESD LT62 ESD 3 LT62 6Ω R S R G //R FB 6Ω R S R G //R FB = 6Ω e n = (.9nV 2.9nV 2 =.3nV 6Ω 6kΩ 6k LT62 6 TSOT-23 mm 2 mm ºC/W 2 ºC/W 2 2 6ºC/W 2 2ºC/W デバイスはトップサイドに実装 T J T A P D T J = T A +(P D θ JA ) P D MAX /2 P D MAX P D(MAX) = (V S I S(MAX) )+(V S /2) 2 /R L LT28 62ff 2
22 LT62/LT62- LT62-/LT62 アプリケーション情報 V 2 PC TSOT-23 LT62 θ JA 2 C/W V Ω P D(MAX) = ( 23)+(2.) 2 / = =.3W T A = T J (P D(MAX) 2 C/W) = C (.3W 2 C/W)= 79 C V DD DD mm 2 PCB 2 2 PCB 2 LT62 8 DD mm 2 6ºC/W 6 3ºC/W 32 ºC/W 6 9ºC/W 3 7ºC/W LT62 6 C.2 LT62 C 22 62ff
23 パッケージ LT62/LT62- LT62-/LT62 DD 8 DFN (3mm 3mm) (Reference LTC DWG # Rev C).7 ±. R =.2 TYP 8. ±. 3. ±. 2. ±..6 ±. (2 SIDES).2 ±.. BSC 2.38 ±. する半田パッドのピッ と 半田付けされない 域には半田マスクを 用する ピン のトップ マーキング (NOTE 6) パッケージの.2 REF NOTE:. 図は JEDEC パッケージ アウトライン M-229 のバリ ーション (WEED-) になる予定 2. 図は実 とは なる 3. すべての はミリメートル. パッケージ の 出パッドの には ールドのバリを まない ールドのバリは ( もしあれば ) サイドで.mm を超えないこと 3. ±. ( SIDES).7 ±....6 ±. (2 SIDES).2 ± ±. 図 出パッド. 出パッドは半田メッキとする 6. けの部 はパッケージの と のピン の の に過 ない. BSC (DD8) DFN 9 REV C S6 6 TSOT-23 (Reference LTC DWG # ).62 MAX.9 REF 2.9 BSC (NOTE ).22 REF 3.8 MAX 2.62 REF. MIN 2.8 BSC..7 (NOTE ) ピン の ID IPC CALCULATOR を った 半田パッド レイアウト.9 BSC.3. 6 PLCS (NOTE 3) BSC DATUM A. MAX.. NOTE:. はミリメートル 2. 図は実 とは なる 3. には半田を.3. REF.9.2 (NOTE 3). には ールドのバリ メタルのバリを まない. ールドのバリは.2mm を超えてはならない 6. JEDEC パッケージ 号は MO-93.9 BSC S6 TSOT REV B 62ff 23
24 LT62/LT62- LT62-/LT62 パッケージ S8 8. (Reference LTC DWG # -8-6). BSC. ± (.8.) NOTE MIN.6 ± ( )..7 ( ) NOTE 3.3 ±. TYP 半田パッド レイアウト (.23.2)..2 (.2.8) 8 TYP.3.69 (.36.72).. (..2) (.6.27) (.3.83) NOTE: イン TYP. は ( ミリメートル ) 2. 図は実 とは なる 3. これらの には ールドのバリまたは 出部を まない ールドのバリまたは 出部は.6"(.mm) を超えないこと. (.27) BSC SO ff
25 LT62/LT62- LT62-/LT62 改訂履歴 Rev D REV D 3/ 電気的特性 の Input Noise Votage Densityの値を変更 グラフ G6のX 軸の範囲を変更 E 9/ 電気的特性 セクションの t ON の標準値の更新 標準的性能特性 セクションのグラフ G6 および G78 を差し替え 7 7 ~9 7 9 F 2/ 電気的特性 表のスルーレートと利得帯域幅のフォーマットを改訂 ~ 62ff 2
26 LT62/LT62- LT62-/LT62 標準的応用例 + LT62-6Ω Ω k pf 9.9Ω 9.9Ω 6Ω + LT62-9.9Ω V OUT k LT62- Ω A V = A V = 3 62 TA /DIV FREQUENCY (MHZ) A V = 3 BW 3 = 8MHz SLEW RATE = V/µs CMRR = at MHz 62 TA 関連製品 LT28 MHz.nV/ Hz LT677 3V 2..nV/ Hz V OS 6μV LT722/LT723/LT72 / / 7V/μs V OS μv 3.8nV/ Hz 3.7 LT86/LT87 / 2.V V OS μv 3.nV/ Hz 32MHz LT623.9nV/ Hz 3 MHz 東京都千代田区紀尾井町 3-6 紀尾井町パークビル 8F TEL FAX ff LT 2 REV F PRINTED IN JAPAN LINEAR TECHNOLOGY CORPORATION 22
LT1801/LT デュアル/クワッド80MHz、25V/μs低消費電力レール・トゥ・レール入出力高精度オペアンプ
特長 8MHz 2.3V 12.6V 2mA/ 3μV 2 3mm 3mm.8mm DFN パッケージ 大きい出力電流 :ma( 標準 ) 低い電圧ノイズ :8.nV/ Hz( 標準 ) スルーレート :2V/μs( 標準 ) 同相除去比 :1( 標準 ) 電源除去比 :97( 標準 ) 開ループ利得 :8V/( 標準 ) 動作温度範囲 : 4 ~8 LT181 は 8 ピン SO, MS8 および
LT1366/LT1367/LT1368/LT デュアル/クワッド高精度レール・トゥ・レール入力/出力オペアンプ
特長 概要 デュアル / クワッド高精度レール トゥ レール入力 / 出力オペアンプ 5μ 高同相除去比 :9 高 A OL :/μ( 最小 k 負荷ドライブ時 ) 低入力バイアス電流 : 広い電源範囲 :.8から ±5 低電源電流 :375μA/ アンプ 高出力ドライブ :3mA 利得 バンド幅積 :4kHz スルーレート :.3/µs 最大 pfの容量性負荷で安定動作 アプリケーション レール
LT 低コスト、シャットダウン機能付き デュアルおよびトリプル300MHz 電流帰還アンプ
µ µ LT1398/LT1399 V IN A R G 00Ω CHANNEL A SELECT EN A R F 3Ω B C 97.6Ω CABLE V IN B R G 00Ω EN B R F 3Ω 97.6Ω V OUT OUTPUT (00mV/DIV) EN C V IN C 97.6Ω R G 00Ω R F 3Ω 1399 TA01 R F = R G = 30Ω f = 30MHz
LT1017/LT マイクロパワー・デュアル・コンパレータ
特長 概要 LT0/LT0 マイクロパワー デュアル コンパレータ 最大オフセット電圧 : 最大バイアス電流 :na 標準出力ドライブ :0mA.V~0V で動作 内部プルアップ電流 出力は V 以上の負荷をドライブ可能 消費電流 :0μA(lT0) 0μA(lT0) ピン PDIP ピン プラスチック SO および ピン プラスチック SO パッケージ アプリケーション 電源モニタ リレー駆動 発振器
LT1638/LT1639 - 1.2MHZ、0.4V/μs Over-The-Topマイクロパワーレール・トゥ・レール入力/出力オペアンプ
特 長 / 3μA 利 得 帯 域 幅 積 :.MHz スルーレート:.4/μs 高 出 力 電 流 :5mA 最 小 3 5 および±5 電 源 で 仕 様 を 規 定 までの 逆 バッテリ 保 護 電 源 シーケンスの 問 題 なし 高 電 圧 利 得 :5/m 単 一 電 源 入 力 範 囲 :.4~44 高 CMRR:9dB 位 相 反 転 なし 4ピンSO ピンMSOPおよびDFNパッケージ
LMC6082 Precision CMOS Dual Operational Amplifier (jp)
Precision CMOS Dual Operational Amplifier Literature Number: JAJS760 CMOS & CMOS LMC6062 CMOS 19911126 33020 23900 11800 ds011297 Converted to nat2000 DTD Edited for 2001 Databook SGMLFIX:PR1.doc Fixed
LMC6022 Low Power CMOS Dual Operational Amplifier (jp)
Low Power CMOS Dual Operational Amplifier Literature Number: JAJS754 CMOS CMOS (100k 5k ) 0.5mW CMOS CMOS LMC6024 100k 5k 120dB 2.5 V/ 40fA Low Power CMOS Dual Operational Amplifier 19910530 33020 23900
LT6000/LT6001/LT シングル/デュアル/クワッド1.8V、13µA高精度レール・トゥ・レール・オペアンプ
.V V µa/ DFN MSOP SSOP.µA LT LTDD µv.v V DFN MSOP DFN SSOP DFN LT/LT/LT / /.V µa LT /LT/LT/ / µa.v µv.v LT LT LT DFN LT MSOP DFN LT SSOP DFN LT LTC OXYGEN SENSOR CITY TECHNOLOGY X() V S V E Ω V E www.citytech.com
OPA277/2277/4277 (2000.1)
R OPA OPA OPA OPA OPA OPA OPA OPA OPA µ µ ± ± µ OPA ±± ±± ± µ Offset Trim Offset Trim In OPA +In -Pin DIP, SO- Output NC OPA Out A In A +In A A D Out D In D +In D Out A In A +In A A B Out B In B +In B
LT 高信号レベル・アップコンバーティング・ミキサ
LT 高信号レベルアップコンバーティング ミキサ 特長 MHz RF RF IF IP 7dBm 9MHz dbm IF db RF LO dbm LO 二重平衡ミキサ イネーブル機能.V~.Vの単一電源電圧範囲 露出パッド付き ピン TSSOPパッケージ アプリケーション CATV ダウンリンク インフラストラクチャ ワイヤレス インフラストラクチャ 高直線性ミキサ アプリケーション 概要 LT
LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifi(jp)
LMV851,LMV852,LMV854 LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifiers Literature Number: JAJSAM3 LMV851/LMV852/LMV854 8MHz CMOS EMI LMV851/LMV852/LMV854 CMOS IC 40 125 LMV851/
LMC7101/101Q Tiny Low Pwr Op Amp w/Rail-to-Rail Input and Output (jp)
,Q /Q Tiny Low Power Operational Amplifier with Rail-to-Rail Input and Output Literature Number: JAJS809 CMOS SOT23-5 CMOS LMC6482/6484 PHS (PDA) PCMCIA 5-Pin SOT23 CMOS 19940216 33020 23900 11800 2006
LM7171 高速、高出力電流、電圧帰還型オペアンプ
Very High Speed, High Output Current, Voltage Feedback Amplifier Literature Number: JAJS842 2 1 6.5mA 4100V/ s 200MHz HDSL 100mA 15V S/N ADC/DAC SFDR THD 5V VIP III (Vertically integrated PNP) 19850223
LT3022/LT LT /LT – 0.9V~10Vで動作する1A VLDOリニア・レギュレータ
LT322/LT322-1.2 LT322-1.5/LT322-1.8.V~1V で動作する 1A VLDO リニア レギュレータ 特長.V 1V 145 1A V REF = V OUT MIN = 2 : 1.2V 1.5V 1.8V 低 ESRセラミック出力コンデンサ ( 最小 1μF) で安定 1mA~1Aの範囲で標準.5% の負荷レギュレーションを実現 消費電流 : 標準 4μA シャットダウン時の消費電流
HA17458シリーズ データシート
お客様各位 カタログ等資料中の旧社名の扱いについて 1 年 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)
AD8212: 高電圧の電流シャント・モニタ
7 V typ 7 0 V MSOP : 40 V+ V SENSE DC/DC BIAS CIRCUIT CURRENT COMPENSATION I OUT COM BIAS ALPHA 094-00 V PNP 0 7 V typ PNP PNP REV. A REVISION 007 Analog Devices, Inc. All rights reserved. 0-9 -- 0 40
General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to-
General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 358 LMV358/324 LM358/324
LM6172 デュアル高速低消費電力、低歪み電圧帰還アンプ
Dual High Speed, Low Power, Low Distortion, Voltage Feedback Amplifiers Literature Number: JAJS854 100MHz 3000V/ s 50mA 2.3mA/ 15V ADSL 5V VIP III (Vertically Integrated PNP) LM6171 Dual High Speed, Low
Triple 2:1 High-Speed Video Multiplexer (Rev. C
www.tij.co.jp OPA3875 µ ± +5V µ RGB Channel OPA3875 OPA3875 (Patented) RGB Out SELECT ENABLE RED OUT GREEN OUT BLUE OUT 1 R G B RGB Channel 1 R1 G1 B1 X 1 Off Off Off 5V Channel Select EN OPA875 OPA4872
LM3886
Overture 68W ( ) 0.1 (THD N) 20Hz 20kHz 4 68W 8 38W SPiKe TM (Self Peak Instantaneous Temperature ( Ke)) SOA (Safe Operating Area) SPiKe 2.0 V ( ) 92dB (min) SN 0.03 THD N IMD (SMTPE) 0.004 V CC 28V 4
LTC6993-1/LTC6993-2/LTC6993-3/LTC TimerBlox: 単安定パルス発生器(ワンショット)
特長 概要 TimerBox: 単安定パルス発生器 ( ワンショット ) 1µs 33.6 1~3 本の抵抗で設定可能 パルス幅の最大誤差 : 51µsを超えるパルス幅で.3% 未満 8µs~51µsのパルス幅で 3.4% 未満 1µs~8µsのパルス幅で 4.9% 未満 4 種類のオプション : 立ち上がりエッジまたは立ち下がりエッジでトリガ 再トリガ可能または再トリガ不可 正または負の出力パルスに設定可能
LTC4361-1/LTC – 過電圧/過電流保護コントローラ
特長 概要 過電圧 / 過電流保護コントローラ.. 80V TVS %.8V 0% 0mV μs Nチャネル MOSFETを制御 調整可能なパワーアップ dv/dtにより 突入電流を制限 逆電圧保護 パワーグッド出力 低電流のシャットダウン 過電流後にラッチオフ (LTC-) または自動リトライ (LTC-) 8ピン ThinSOT パッケージと 8ピン (mm mm)dfnパッケージ アプリケーション
LM358
LM358 2 DC LM358 5V DC 15V DC micro SMD (8 micro SMD) LM358 LM2904 LM258 LM158 20000801 19870224 33020 23900 11800 2002 3 ds007787 Converted to nat2000 DTD added avo -23 to the first page Edited for 2001
LT1720/LT レール・トゥ・レール出力3V/5V単一電源、4.5nsデュアル/クワッド・コンパレータ
特長 2mV 4.5ns 5mV 7ns 1 4mA 3Vおよび 動作に最適 高速用の使いやすいピン配置 入力電圧範囲は負電源レール以下 1mV まで TTL/CMOS 互換のレール トゥ レール出力 リミットが規定された内部ヒステリシス 少ない動作時流出電流 :15μA/(V-MHz) ほとんどの回路において負荷で決定 3mm 3mm.75mm の小型 DFN パッケージ (LT172) アプリケーション
LT GHz~3.8GHz高直線性アップコンバーティング・ミキサ
1.5GHz~3.GHz 高直線性アップコンバーティング ミキサ 特長 IP3.1GHz 7.3m m/hz (P OUT = 5m).1GHz. 1.5GHz 3.GHz* LO RFLO LO 1m 単一 3.3V 電源 5mm 5mm QFN パッケージ アプリケーション GSM/EDGE W-CDMA UMTS LTE および TD-SCDMA の基地局.GHz~3.5GHz の WiMAX
LT プログラム可能なリファレンス
LT プログラム可能なリファレンス 特長.%.Ω 高速ターンオン シンク電流 :ma~ma 小さいリファレンス ピン電流 J N S または ピン TO-9 Z パッケージ アプリケーション リニア レギュレータ 調整可能な電源 スイッチング電源 概要 LT ma.%.% % V.V V ma LTCZ/LTIZ TL L LT LTC LTM Linear Technology および Linear
Unidirectional Measurement Current-Shunt Monitor with Dual Comparators (Rev. B
www.tij.co.jp INA206 INA207 INA208 INA206-INA208 INA206-INA208 V S 1 14 V IN+ V S 1 10 V IN+ OUT CMP1 IN /0.6V REF 2 3 1.2V REF 13 12 V IN 1.2V REF OUT OUT CMP1 IN+ 2 3 9 8 V IN CMP1 OUT CMP1 IN+ 4 11
LT3420/LT 自動リフレッシュ付きフォトフラッシュ・コンデンサ・チャージャ
特長 自動リフレッシュ付きフォトフラッシュ コンデンサ チャージャ 概要 5V 0μF 3. 30V LT30 5V 00μF 3.5 30V LT30- AA.V V.A LT30.0A LT30-0mA LT30 50mA LT30-5% 可変出力 自動リフレッシュ 充電終了インジケータ 高電圧のツェナー ダイオードが不要 出力電圧分割器が不要 小型 0ピン MSOPパッケージ 小型 0ピン (3mm
LT1785/LT1785A/LT1791/LT1791A - 60Vフォールト保護付きRS485/RS422トランシーバ
特長 概要 LT1785/LT1785/ 60V フォールト保護付き RS485/RS422 トランシーバ 60V LTC485 および LTC491 とピン互換 高入力インピーダンスにより最大 128 ノードをサポート ESD による損傷またはラッチアップがない IEC-1000-4-2 レベル 4: ±15kV 空中放電 IEC-1000-4-2 レベル 2: ±4kV 接触放電 スルーレート制御による
Plastic Package (Note 12) Note 1: ( ) Top View Order Number T or TF See NS Package Number TA11B for Staggered Lead Non-Isolated Package or TF11B for S
Overture 68W ( ) 0.1 (THD N) 20Hz 20kHz 4 68W 8 38W SPiKe (Self Peak Instantaneous Temperature ( Ke)) SOA (Safe Operating Area) SPiKe 2.0 V ( ) 92dB (min) SN 0.03 THD N IMD (SMTPE) 0.004 V CC 28V 4 68W
LM193/LM293/LM393/LM 回路入り低動作電圧低オフセット電圧コンパレータ
LM193,LM2903,LM293,LM393 LM193/ Low Power Low Offset Voltage Dual Comparators Literature Number: JAJSB74 2 LM293 2.0mV 2 A/D VCO MOS LM293 TTL CMOS LM293 MOS LM393 LM2903 Micro SMD 8 ( 0.3mm) Squarewave
LTC2850/LTC2851/LTC V、20Mbps RS485/RS422トランシーバ
3.3V 2Mbps S4/S422 トランシーバ 特長 3.3V 2Mbps kv 26 C I 2H 全同相範囲でフェールセーフ レシーバ動作を保証 電流制限付きドライバとサーマル シャットダウン 遅延付きマイクロパワー シャットダウン : 最大 μ (C I グレード ) パワーアップ / ダウン グリッチのないドライバ出力 低い動作電流 : 受信モードで標準 37μ TI/EI-4- 仕様に準拠
ADC121S Bit, ksps, Diff Input, Micro Pwr Sampling ADC (jp)
ADC121S625 ADC121S625 12-Bit, 50 ksps to 200 ksps, Differential Input, Micro Power Sampling A/D Converter Literature Number: JAJSAB8 ADC121S625 12 50kSPS 200kSPS A/D ADC121S625 50kSPS 200kSPS 12 A/D 500mV
LM150/LM350A/LM350 3A 可変型レギュレータ
LM150,LM350,LM350A LM150/LM350A/LM350 3-Amp Adjustable Regulators Literature Number: JAJSBC0 LM350A/LM350 3A LM350 1.2V 33V 3A 3 IC 2 & IC ADJ 6 ADJ LM350 100V ADJ LM350 ADJ 1.2V 3A LM350A 3A LM350 3A
NJM78L00S 3 端子正定電圧電源 概要 NJM78L00S は Io=100mA の 3 端子正定電圧電源です 既存の NJM78L00 と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および 3.3V の出力電圧もラインアップしました 外形図 特長 出力電流 10
端子正定電圧電源 概要 は Io=mA の 端子正定電圧電源です 既存の NJM78L と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および.V の出力電圧もラインアップしました 外形図 特長 出力電流 ma max. 出力電圧精度 V O ±.% 高リップルリジェクション セラミックコンデンサ対応 過電流保護機能内蔵 サーマルシャットダウン回路内蔵 電圧ランク V,.V,
LTC 自己給電絶縁型コンパレータ
AC 120V TECCOR 4008L4 OR EUIVALENT NEUTRAL 2N2222 HEATER 25Ω 150Ω 1k 1N4004 2.5k 5W 5.6V R1 680k 390Ω 100µF LE 47k C1 0.01µF ZC ZC COMPARISON > R = R O e B (1/T 1/T O ) B = 3807 1µF THERM 30k YSI 44008
AD8515: 1.8 V 低電力 CMOS レール to レール入力/出力オペアンプ
REV. REVISION 15-6891 1-16-1 3 542 82 532-3 3-5-36 MT 2 6 635 6868 AD8515 1.8V CMOS to 1.8 5V 6mV SOT23 2.7V/µs 5MH to 2pA 1.8V 45µA PCMCIA PDA AD8515 1.8Vto SOT23-5L AD8515 5MHz 1.8V1mV to 2.7V/µs ASIC
LTC6992-1/LTC6992-2/LTC6992-3/LTC TimerBlox電圧制御パルス幅変調器(PWM)
特長 n V V PWM n % % 9% % n.8hz MHz n ~ 本の抵抗で設定可能 n 周波数誤差 : 最大で.7% 未満 n PWMのデューティサイクルの誤差 : 最大で.7% 未満 n 周波数変調 (VCO) が可能 n.v~.vの単一電源動作 n 電源電流 :khzでµa n 起動時間 :µs n maをソース / シンクする CMOS 出力ドライバ n C~ Cの動作温度範囲 n
LT 定電流/定電圧、入力電流制限付き 2Aバッテリ・チャージャ
* µ ** µ D1 MBRS13LT3 C2.47µF L1** 22µH D2 4148 2pF NOTE: COMPLETE LITHIUM-ION CHARGER, NO TERMINATION REQUIRED. R S4, R7 AND C1 ARE OPTIONAL FOR I IN LIMITING *TOKIN OR UNITED CHEMI-CON/MARCON CERAMIC
LP3470 Tiny Power On Reset Circuit (jp)
Tiny Power On Reset Circuit Literature Number: JAJS547 IC ( C) CMOS IC 2.63V 2.93V 3.08V 3.65V 4.00V 4.38V 4.63V 6 (V RTH ) 2.4V 5.0V V CC (L ow ) ( ) V CC ( ) IC SOT23-5 1 : 2.63V 2.93V 3.08V 3.65V 4.00V
DS90LV011A 3V LVDS 1 回路入り高速差動出力ドライバ
3V LVDS Single High Speed Differential Driver Literature Number: JAJS962 Single High Speed Differential Driver 19961015 23685 ds200149 Input Voltage changed to 3.6V from 5V Updated DC and AC typs basic
MAX985-994 DS.J
9-9; Rev ; 7/97 µ MAX98 Push/Pull MAX986 Open-Drain MAX989 Push/Pull MAX990 Open-Drain MAX99 Push/Pull MAX99 Open-Drain 8 SO/ SOT- 8 SO/ SOT- 8 SO/µMAX 8 SO/µMAX SO SO µ µ µ PART MAX98EUK-T MAX98ESA MAX986EUK-T
LTC ThinSOTパッケージの2.25MHz、800mA同期整流式降圧レギュレータ
特長 概要 LTC356 ThinSOT パッケージの 2.25MHz 8mA 同期整流式降圧レギュレータ 95%
High-Voltage (100V
www.tij.co.jp ± ± ± ± ± IN +IN Status Flag Enable/Disable (E/D) V O Enable/Disable Common (E/D Com) PRODUCT DESCRIPTION OPA445 (1) 8V, 15mA OPA452 8V, 5mA OPA547 6V, 75mA OPA548 6V, 3A OPA549 6V, 9A OPA551
DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter (jp)
DAC121S101 DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter Literature Number: JAJSA89 DAC121S101 12 D/A DAC121S101 12 D/A (DAC) 2.7V 5.5V 3.6V 177 A 30MHz 3 SPI TM QSPI MICROWIRE
DS90LV V or 5V LVDS Driver/Receiver (jp)
DS90LV019 DS90LV019 3.3V or 5V LVDS Driver/Receiver Literature Number: JAJS563 DS90LV019 LVDS 1 / DS90LV019 Low Voltage Differential Signaling (LVDS) 1 CMOS / DS90LV019 EIA-644 IEEE1596.3 (SCI LVDS) 2
?????????????????NMOS?250mA????????????????
TPS732xx µ µ µ µ µ DBV PACKAGE SOT23 (TOP VIEW) DCQ PACKAGE SOT223 (TOP VIEW) TAB IS GND 1 5 GND 2 1 2 3 4 5 EN 3 4 NR/FB Optional Optional GND EN NR/FB V TPS732xx DRB PACKAGE 3mm x 3mm SON (TOP VIEW)
LTC ホット・スワップ・コントローラ
LTC / GND CNECTOR CNECTOR R Q 0.00Ω MTB0N0V SENSE LTC GND C 0.µF R 0Ω FB C 0.µF.k % R.k % µp C 00µF V BACKPLANE PLUG-IN CARD TA0 LTC GND N PACKAGE -LEAD PDIP TOP VIEW SENSE FB S PACKAGE -LEAD PLASTIC SO
LT 単一セル・マイクロパワー600kHz PWM DC/DCコンバータ
µ µ µ µ µ µ µ 1.5V CELL C1 SHUTDOWN L1 1µH D1 1k 68pF R2 6k 1% C1: MURATA-ERIE GRM235Y5V15Z1 MARCON THCS5E1E15Z TOKIN 1E15ZY5U-C13-F C2: MURATA-ERIE GRM235Y5V16Z1 MARCON THCS5E1E15Z TOKIN 1E16ZY5U-C3-F
LTC 高効率同期整流式降圧スイッチング・レギュレータ
µ LTC1735-1 C OSC 47pF C C2 330pF 47pF PGOOD 1 C OSC TG C SS 0.1µF 2 RUN/SS BOOST R C1 33k 3 I TH LTC1735-1 SW C C1 47pF 4 5 PGOOD SENSE V IN 1000pF 6 7 8 SENSE V OSENSE SGND BG PGND EXTV CC 10Ω 10Ω 16
LTC リードバック付きクワッド12/14/16ビット電圧出力SoftSpan DAC
LTC74 リードバック付きクワッド /4/6 ビット電圧出力 SoftSpan DAC 特長 6 V 5V V V 5V V.5V.5V 7.5V DNL INL LTC74-4/LTC74- / < nv sec 出力が ±5mA をドライブ ピン互換の 4 および 6 ビット デバイス パワーオン時またはクリアにより V にリセット 44 ピン SSOP パッケージ アプリケーション プロセス制御と産業用オートメーション
DS90LV047A
3V LVDS 4 CMOS 4 CMOS Low Voltage Differential Signaling (LVDS) 400Mbps (200MHz) TLL/CMOS 350mV TRI-STATE 13mW ( ) PCB ENABLE ENABLE* AND TRI- STATE 4 DS90LV04 A (DS90LV048A ) ECL 1 1 Dual-In-Line 3V LVDS
LTC 絶縁RS485トランシーバ
絶縁 S85 トランシーバ 特長 UL S85 500V MS UL E578 50kBd 0kHz 半二重または全二重 レシーバ入力のオープンまたは短絡時にフェイルセーフ出力 H 短絡電流制限 低速スルーレート制御 68kΩ の入力インピーダンスにより 最大 8 ノードが可能 サーマル シャットダウン ドライバ出力およびレシーバ入力の 8kV ESD 保護 8 ピン SW パッケージ アプリケーション
AN15880A
DATA SHEET 品種名 パッケージコード QFH064-P-1414H 発行年月 : 2008 年 12 月 1 目次 概要.. 3 特長.. 3 用途.. 3 外形.. 3 構造...... 3 応用回路例.. 4 ブロック図.... 5 端子.. 6 絶対最大定格.. 8 動作電源電圧範囲.. 8 電気的特性. 9 電気的特性 ( 設計参考値 )... 10 技術資料.. 11 入出力部の回路図および端子機能の
LM35 高精度・摂氏直読温度センサIC
Precision Centigrade Temperature Sensors Literature Number: JAJSB56 IC A IC D IC IC ( ) IC ( K) 1/4 55 150 3/4 60 A 0.1 55 150 C 40 110 ( 10 ) TO-46 C CA D TO-92 C IC CA IC 19831026 24120 11800 ds005516
MUSES01 2 回路入り J-FET 入力高音質オペアンプ ~ 人の感性に響く音を追求 ~ 概要 MUSES01 は オーディオ用として特別の配慮を施し 音質向上を図った 2 回路入り JFET 入力高音質オペアンプです 低雑音 高利得帯域 低歪率を特徴とし オーディオ用プリアンプ アクティブフ
回路入り J-FET 入力高音質オペアンプ ~ 人の感性に響く音を追求 ~ 概要 は オーディオ用として特別の配慮を施し 音質向上を図った 回路入り JFET 入力高音質オペアンプです 低雑音 高利得帯域 低歪率を特徴とし オーディオ用プリアンプ アクティブフィルター ラインアンプ等に最適です 外形 特徴 動作電源電圧 Vopr= ~ ±V 低雑音 9.nV/ Hz typ. @f=khz 入力オフセット電圧
AD8250 :ゲイン設定可能(G=1、2、5、10)な 10MHz、20V/μsのiCMOS®計装アンプ
G 2 5 MHz 2V/µs icmos AD825 MSOP 2 5 5 5V DC CMRR 98dB G ppm/.7µv/ G AC.% 65ns 2V/µs khz THD db CMRR 5kHz 8dB 8nV/ Hz G ma IN +IN DGD A A 2 6 5 LOGIC AD825 8 3 9 7 OUT 6288-25 2 5 G = G = 5 AD825 GΩ PGIA
LTC 電源ダイオードOR電流平衡コントローラ
電源ダイオード OR 電流平衡コントローラ 特長 n n n n n n 高電位側の動作範囲 :V~8V n イネーブル入力 n MOSFET のオン状態出力 n デュアル理想ダイオード モード n 6 ピン DFN(4mm 3mm) および MSOP パッケージ アプリケーション n 冗長電源 n 高可用性システムおよびサーバ n 通信機器およびネットワークのインフラ L LT LTC LTM Linear
LTC2801/LTC2802/LTC2803/LTC シングルおよびデュアル1.8V~5.5V RS-232トランシーバ
特長.V.V pf/kω Mbps LTC LTC nf/kω kbps.nf/kω TIA/EIA--F kpbs μa μa RS-インターフェイスに対する最大 ±kvのesdによる損傷やラッチアップなし ロジック電源ピンにより UARTまたはマイクロプロセッサへの容易なレベルシフトが可能 待ち時間の少ない出力イネーブルにより 回線共用や半二重動作が可能 真の RS- 準拠出力レベル 小さい実装面積
LTC 高電圧同期整流式NチャネルMOSFETドライバ
特長 概要 LTC-5 高電圧同期整流式 N チャネル MOSFET ドライバ V.5V.5V.A.5A.5Ω.5Ω nf5 nf nf nf ハイサイドとローサイド両方の N チャネル MOSFET をドライブ 低電圧ロックアウト 熱特性が改善された ピン MSOP パッケージ アプリケーション 配電アーキテクチャ 車載電源 高集積のパワーモジュール テレコム システム L LT LTC LTM
NJU72501 チャージポンプ内蔵 圧電用スイッチングドライバ 概要 NJU72501はチャージポンプ回路を内蔵し 最大で3V 入力から 18Vppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更すること
チャージポンプ内蔵 圧電用スイッチングドライバ 概要 はチャージポンプ回路を内蔵し 最大で3 入力から 18ppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更することができます また シャットダウン機能を備えており 入力信号を検出し無信号入力時には内部回路を停止することでバッテリーの長寿命化に貢献します
pc725v0nszxf_j
PC725NSZXF PC725NSZXF PC725NSZXF PC725 DE file PC725 Date Jun. 3. 25 SHARP Corporation PC725NSZXF 2 6 5 2 3 4 Anode Cathode NC Emitter 3 4 5 Collector 6 Base PC725NSZXF PC725YSZXF.6 ±.2.2 ±.3 SHARP "S"
LTC マイクロプロセッサ割り込み付きプッシュボタン・オン/オフ・コントローラ
特長 LTC2954 マイクロプロセッサ割り込み付きプッシュボタン オン / オフ コントローラ 概要 / 6µA 2.7V 26.4V LTC2954-1 DC/DC LTC2954-2 プルアップ抵抗搭載の高入力電圧 ピン 入力の静電耐圧 :±1kV( 人体モデル ) コンパレータ入力の高精度スレッショルド :.6V 8ピン 3mm 2mm DFNおよび ThinSOT パッケージ アプリケーション
16-Bit, Serial Input Multiplying Digital-to-Analog Converter (Rev. B
DAC8811 www.tij.co.jp ± ± µ ± µ ± V REF CS Power-On Reset DAC8811 D/A Converter 16 DAC Register 16 R FB I OUT CLK SDI Shift Register GND DAC8811C ±1 ±1 MSOP-8 (DGK) 4to 85 D11 DAC8811ICDGKT DAC8811C ±1
R1LV0416Dシリーズ データシート
Wide Temperature Range Version 4M SRAM (256-kword 16-bit) RJJ03C0237-0100 Rev. 1.00 2007.05.24 262,144 16 4M RAM TFT 44 TSOP II 48 CSP 0.75mm 3.0V 2.7V 3.6V 55/70ns max 3µW typ V CC =3.0V 2CS 40 +85 C
LTC4307-1 - 高精細マルチメディア・インターフェイス(HDMI)レベルシフト2線バス・バッファ
HDMI 2 DDC HDMI 1.3 DDC 3.3V 5V 5kV ESD 60mV V OL I 2 C SDA SCL I 2 C I 2 C Fast Mode SMBus READY V CC = 0VSDA SCL 8(3mm 3mm ) DFN 8MSOP HDMI 3.3V/5V / LTC4307-12 HDMIDDC 50pF LTC4307-1 10pF HDMI 50pF
LTC PCI Express用デュアルスロット・ホットスワップ・コントローラ
PCI Express 2PCI Express 1220 0.25Ω AUX 1μs Force On Test N MOSFET 38 QFN 36 SSOP PCI Express PC LTC4242 PCI Express LTC 4242 PCI Express 2 N 12 3.3 3.3 12 3.3 LTC4242 CC EN PCI Express FAULT AUXFAULT
LM117/LM317A/LM317 可変型3 端子レギュレータ
LM117,LM317 LM117/LM317A/LM317 3-Terminal Adjustable Regulator Literature Number: JAJSBC1 LM317A/LM317 3 3 LM317A 3 LM317 1.2 37V 1.5A 3 IC 2 / IC AC IC 6 3 LM317 3-Terminal Adjustable Regulator LM117
LM2940
1A 3 1A 3 0.5V 1V 1A 3V 1A 5V 30mA (V IN V OUT 3V) 2 (60V) * C Converted to nat2000 DTD updated with tape and reel with the new package name. SN Mil-Aero: Order Info table - moved J-15 part from WG row
USER'S GUIDE
スイッチングレギュレータシリーズ 絶縁型フライバック DC/DC コンバータ BD7F200EFJLB 評価ボード (24V 15V, 0.15A 4ch) 評価ボードは 絶縁型フライバック DC/DC コンバータ IC の BD7F200EFJLB を使用して 24V の入力から 15V の 電圧 4ch を出力します 出力電流は最大 0.15A を供給します 性能仕様 これは代表値であり 特性を保証するものではありません
TO-92 Plastic Package (Z) TO-252 (D-Pak) Bottom View Dual-In-Line Packages (N) Surface-Mount Package (M, MM) Front View 8-Lead LLP Top View 4 DAP Top
2951 LP 2950 LP 19850603 33200 24060 LP2950 LP2951 ( 75 A) ( 40mV 100mA 380mV) LP2950-5.0 D-Pak 3 TO-92 5V LP2951 8 (DIP) LLP 8 1 1 / 3V 3.3V 5V ( ) 1.24V 29V ( 0.5%) ( 0.05%) 11800 DS008546 fixed the
LM4040.fm
SC70 SOT-23 2.048V 2.500V 3.000V 4.096V 5.000V 8.192V 10.000V -2.5 60 A - 10.0 100 A 15mA 25 0.1 (A ) 1.2V 2 LM4041 LM4041 Precision Micropower Shunt Voltage Reference 19911220 24180 DS011323 Converted
????????????MUX ????????????????????
PGA116 PGA112 PGA113 PGA117 PGA112, PGA113 PGA116, PGA117 www.tij.co.jp µµ µµ ± µ +5V +3V AV DD 1 C BYPASS.1µF DV DD C BYPASS.1µF C BYPASS.1µF V CAL/CH CH1 3 2 1kΩ MUX CAL1 PGA112 PGA113 R F 1 Output Stage
mbed祭りMar2016_プルアップ.key
1 2 4 5 Table 16. Static characteristics (LPC1100, LPC1100L series) continued T amb = 40 C to +85 C, unless otherwise specified. Symbol Parameter Conditions Min Typ [1] Max Unit Standard port pins, RESET
R1LV1616H-I シリーズ
お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)
S-89130/89140シリーズ オペアンプ
S-8913/891 シリーズ www.ablic.com www.ablicinc.com ミニアナログシリーズ CMOS オペアンプ ABLIC Inc., 11 ミニアナログシリーズは汎用アナログ回路を小型パッケージに搭載した IC です S-8913/891 シリーズは CMOS 型オペアンプで 位相補償回路を内蔵し 低電圧動作 低消費電流の特長を持っています C ~ 15C と広い温度範囲でご使用いただけます
LTC3526L/LTC3526LB - 2mm×2mm DFNパッケージの550mA、1MHz同期整流式昇圧DC/DCコンバータ
mm mm DFN パッケージの 5mA MHz 同期整流式昇圧 DC/DC コンバータ 特長 /NiMH 3.3V/mA 3.3V/mA 6mV.5V 5.5V 94% MHz > 内部補償付きの電流モード制御 消費電流 9μA の自動 Burst Mode 動作 (LTC356L) 低ノイズ PWM 動作 (LTC356LB) 同期整流器を内蔵 ロジック制御のシャットダウン (I Q < μa)
