AD9889B: 高性能 HDMI/DVI トランスミッタ

Similar documents
AD8212: 高電圧の電流シャント・モニタ

ADG658/ADG659: 3 / 5 / ±5 V、4 / 8 チャンネル CMOS アナログ・マルチプレクサ

MAX4886 DS.J

LT 低コスト、シャットダウン機能付き デュアルおよびトリプル300MHz 電流帰還アンプ

R1LV0416Dシリーズ データシート

MAX9471/2 DS.J

mbed祭りMar2016_プルアップ.key

DS90LV V or 5V LVDS Driver/Receiver (jp)

R1LV1616H-I シリーズ

ADC121S Bit, ksps, Diff Input, Micro Pwr Sampling ADC (jp)

DS90LV011A 3V LVDS 1 回路入り高速差動出力ドライバ

Plastic Package (Note 12) Note 1: ( ) Top View Order Number T or TF See NS Package Number TA11B for Staggered Lead Non-Isolated Package or TF11B for S

ADC082S021 2 Channel, 50 ksps to 200 ksps, 8-Bit A/D Converter (jp)

LM358

LMC6022 Low Power CMOS Dual Operational Amplifier (jp)

DAC121S101/DAC121S101Q 12-Bit Micro Power, RRO Digital-to-Analog Converter (jp)

DS90LV047A

Triple 2:1 High-Speed Video Multiplexer (Rev. C

16-Bit, Serial Input Multiplying Digital-to-Analog Converter (Rev. B

Unidirectional Measurement Current-Shunt Monitor with Dual Comparators (Rev. B

untitled

電源監視回路

AD5933: 1 MSPS、12 ビット・インピーダンス・コンバータネットワーク・アナライザ

LP3470 Tiny Power On Reset Circuit (jp)

LMC6082 Precision CMOS Dual Operational Amplifier (jp)

LM6172 デュアル高速低消費電力、低歪み電圧帰還アンプ

LM7171 高速、高出力電流、電圧帰還型オペアンプ

LM150/LM350A/LM350 3A 可変型レギュレータ

?????????????????NMOS?250mA????????????????

LMV851/LMV852/LMV854 8 MHz Low Power CMOS, EMI Hardened Operational Amplifi(jp)

LMC7101/101Q Tiny Low Pwr Op Amp w/Rail-to-Rail Input and Output (jp)

LM3886

DVI

R1EV5801MBシリーズ データシート


OPA277/2277/4277 (2000.1)

LM193/LM293/LM393/LM 回路入り低動作電圧低オフセット電圧コンパレータ

RMWV3216A Series Datasheet

LTC 自己給電絶縁型コンパレータ

HN58V256Aシリーズ/HN58V257Aシリーズ データシート

HN58C256A シリーズ/HN58C257A シリーズ データシート

????????????MUX ????????????????????

LM mA 低ドロップアウト・リニア・レギュレータ

LM35 高精度・摂氏直読温度センサIC

LM117/LM317A/LM317 可変型3 端子レギュレータ

Cyclone IIIデバイスのI/O機能

pc725v0nszxf_j

untitled

RMLV0816BGBG Datasheet

ADV7613: 低消費電力 HDMI / LVDS ディスプレイ・ブリッジ

LTC 高精細マルチメディア・インターフェイス(HDMI)レベルシフト2線バス・バッファ

LT 定電流/定電圧、入力電流制限付き 2Aバッテリ・チャージャ

ABSOLUTE MAXIMUM RATINGS Supply Voltage,...-.5V to 5.V Input Voltage (LVDS, TTL)...-.5V to ( +.5V) Output Voltage (LVDS)...-.5V to ( +.5V) Continuous

LMC555 CMOSタイマ

MDR-DS7500

AD8250 :ゲイン設定可能(G=1、2、5、10)な 10MHz、20V/μsのiCMOS®計装アンプ

定電流駆動 LED ドライバ

HA17458シリーズ データシート

LM Channel 42-Bit Color Scanner Analog Front End (jp)

MAX DS.J

LTC 高効率同期整流式降圧スイッチング・レギュレータ

General Purpose, Low Voltage, Rail-to-Rail Output Operational Amplifiers 324 V LM LMV321( )/LMV358( )/LMV324( ) General Purpose, Low Voltage, Rail-to-

ADuM5240/ADuM5241/ADuM5242: isoPower 50 mW DC/DC コンバータ内蔵 2 チャンネル・アイソレータ

DS90CP Gbps 4x4 LVDS Crosspoint Switch (jp)

TO-92 Plastic Package (Z) TO-252 (D-Pak) Bottom View Dual-In-Line Packages (N) Surface-Mount Package (M, MM) Front View 8-Lead LLP Top View 4 DAP Top

RHT-G900

pc910l0nsz_j

RHT-G15

R1EX24256BSAS0I/R1EX24256BTAS0I データシート

LM2940

AD8515: 1.8 V 低電力 CMOS レール to レール入力/出力オペアンプ

Transcription:

正誤表 この製品のデータシートに間違いがありましたので お詫びして訂正いたします この正誤表は 200 年 2 月 2 日現在 アナログ デバイセズ株式会社で確認した誤りを記し たものです 正誤表作成年月日 : 200 年 2 月 2 日製品名 :AD9889B 対象となるデータシートのリビジョン (Rev):Rev.0( 和文 ) 訂正箇所 : P.3 表 和文データシート (Rev.0) の AC SPECIFICATION の部分で CLK Frequency が 80MHz Max と記載されていますが英文の Rev.A にて 65MHz Max に訂正されております P.5 表 2 和文データシート (Rev.0) の Digital Inputs が 5 V to 0.0 V と記載されておりますが英文の Rev.A にて +5.5 V to 0.3 V に訂正されております P.7 表 3 和文データシート (Rev.0) の BGA パッケージのピン配置 D[23:0] が A ~ A0,B ~ B0,C9,C0,D9,D0 の順に記載されておりますが英文の Rev.A にて D0,D9,C0,C9,A0,B0,A9,B9,A8,B8,A7,B7,A6,B6,A5,B5,A4,B4,A3,B3,A2,B2,A,B に訂正されております P.7 設計資源 和文データシート (Rev.0) の設計資源にてメールアドレスが flatpanel_apps@analog.com と記 載されておりますが英文の Rev.A にて ATV_Video_Apps@analog.com に変更されております * 詳細は英文の最新のデータシートをご参照ください 注意データシート p2 オーダー ガイドに記載の Model 名につきまして 末尾の-80/-65 は 使用可能な最大クロック周波数を示しています ご不明の点は お取引のある営業担当 または技術的なお問い合わせ窓口へご連絡ください 本社 / 05-689 東京都港区海岸 -6- ニューピア竹芝サウスタワービル電話 03(5402)8200 大阪営業所 / 532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー電話 06(6350)6868

HDMI/DVI AD9889B HDMI.3 DVI.0 HDCP.2HDMI TM /DVI.8V.8 3.3V 80LQFP 64LFCSP 76CSP_BGA 65MHz480i,080p UXGA 60Hz RGB YCbCr DDR ITU656 CEA- 86B 92kHz LPCM S/PDIF 92kHz 8LPCM I 2 S HDCP EDIDI 2 C On Chip 5VI 2 C HPD S/PDIF I 2 S MPU HDMI DVD A/V HDMI AD9889B65MHz HDMI.3 High-Definition Multimedia Interface,080p HDTV UXGA 600 20060Hz CG HDCP AD9889BHDCP.2 CLK VSYNC HSYNC DE D[23:0] S/PDIF MCLK I 2 S[3:0] LRCLK SCLK SCL SDA I 2 C SLAVE REGISTER CONFIGURATION LOGIC VIDEO DATA CAPTURE AUDIO DATA CAPTURE MCL MDA HDCP CORE COLOR SPACE CONVER- SION 4:2:2 TO 4:4:4 CONVER- SION XOR MASK DDCSDA DDCSCL AD9889BS/PDIF 8 I 2 S 8 I 2 S92kHz 7.ch S/PDIFLPCM DTS THX Dolby Digital AD9889B HDCPMPU EDID I 2 C.8VI 2 S5V CMOSAD9889B 76CSP_BGA 64LFCSP 80LQFP 2585 INT INTERRUPT HANDLER HDCP-EDID MICRO- CONTROLLER I 2 C MASTER AD9889B HDMI Tx CORE HPD Tx0 /Tx0+ Tx /Tx+ Tx2 /Tx2+ TxC /TxC+ 0629-00 REV. 0 REVISION 2007 Analog Devices, Inc. All rights reserved. 05-689 -6-03 5402 8200 532-0003 3-5-36 MT2 06 6350 6868

4/07 Revision 0: Initial Version

Test Parameter Conditions Temp Level Min Typ Max Unit DIGITAL INPUTS Input Voltage, High (V IH ) Full VI.4 3.5 V Input Voltage, Low (V IL ) Full VI 0.7 V Input Capacitance 25 V 3 pf DIGITAL OUTPUTS Output Voltage, High (V OH ) Full VI V DD 0. V Output Voltage, Low (V OL ) Full VI 0.4 V THERMAL CHARACTERISTICS Thermal Resistance θ JC Junction-to-Case V 5.2 /W θ JA Junction-to-Ambient V 59 /W Ambient Temperature Full V 25 +25 +85 DC SPECIFICATIONS Input Leakage Current, I IL 25 VI 0 +0 µa Input Clamp Voltage 6 ma 25 V 0.8 V +6 ma 25 V +0.8 V Differential High Level Output V AV CC V Voltage Differential Output Short-Circuit IV 0 µa Current POWER SUPPLY V DD (All) Supply Voltage Full IV.7.8.89 V V DD Supply Voltage Noise Full V 50 mv p-p Power-Down Current With active video applied, 25 IV 9 ma 65 MHz, typical random pattern Transmitter Supply Current With active video applied, 25 IV 240 280 ma 65 MHz, typical random pattern Transmitter Total Power Full VI 432 504 mw AC SPECIFICATIONS CLK Frequency 25 IV 3.5 80 MHz TMDS Output CLK Duty Cycle 25 IV 48 52 % Worst Case CLK Input Jitter Full IV 2 ns Input Data Setup Time Full IV ns Input Data Hold Time Full IV ns TMDS Differential Swing VI 800 000 200 mv V SYNC and H SYNC Delay from DE VI UI 2 Falling Edge V SYNC and H SYNC Delay to DE VI UI 2 Rising Edge DE High Time 25 VI 89 UI 2 DE Low Time 25 VI 38 UI 2 Differential Output Swing Low-to-High Transition Time 25 VII 75 490 ps High-to-Low Transition Time 25 VII 75 490 ps

Test Parameter Conditions Temp Level Min Typ Max Unit AUDIO AC TIMING Sample Rate I 2 S and S/PDIF Full IV 32 92 khz I 2 S Cycle Time 25 IV UI 2 I 2 S Setup Time 25 IV 5 ns I 2 S Hold Time 25 IV 0 ns Audio Pipeline Delay 25 IV 75 µs 2 UI Unit Interval

2 Parameter Digital Inputs Digital Output Current Operating Temperature Range Storage Temperature Range Maximum Junction Temperature Maximum Case Temperature Rating 5 V to 0.0 V 20 ma 40 to +85 65 to +50 50 50 I. 00 II. III. IV. 25 00 V. VI. VII. 25 00 HDMI ESD ESD ESD ESD

80 D0 2 60 59 DE 3 58 D5 HSYNC VSYNC 4 5 57 56 D6 D7 CLK 6 55 D8 S/PDIF MCLK I 2 S0 I 2 S I 2 S2 7 8 9 0 54 D9 53 D20 52 D2 5 D22 50 D23 I 2 S3 2 49 MCL SCLK 3 48 MDA LRCLK 4 47 SDA 5 46 SCL 6 45 DDCSDA 7 44 DDCSCL 8 43 9 42 20 4 AVDD 2 22 23 24 25 26 27 28 29 30 3 32 33 34 35 36 37 38 39 40 2. 80LQFP PIN INDICATOR EXT_SWG AVDD HPD TxC TxC+ AVDD Tx0 Tx0+ PD/A0 Tx Tx+ AVDD Tx2 Tx2+ INT 7 8 9 20 2 22 23 24 25 26 27 28 29 30 3 32 64 63 62 6 60 59 58 57 56 55 54 53 52 5 50 49 D D D2 D3 D4 D5 D6 D7 D8 D9 D0 D D2 D3 D4 D D2 D3 D4 D5 D6 D7 D8 D9 D0 D D2 D3 D4 79 78 77 76 75 74 73 72 7 70 69 68 67 66 65 64 63 62 6 PIN INDICATOR AD9889B TOP VIEW (Not to Scale) EXT_SWG AVDD HPD TxC TxC+ AVDD Tx0 Tx0+ PD/A0 Tx Tx+ AVDD Tx2 Tx2+ INT 0629-002 D0 DE HSYNC VSYNC CLK S/PDIF MCLK I 2 S0 I 2 S I 2 S2 I 2 S3 SCLK LRCLK 2 3 4 5 6 7 8 9 0 2 3 4 5 6 + AD9889B TOP VIEW (Not to Scale) 48 47 D5 46 D6 45 D7 44 D8 43 D9 42 D20 4 D2 40 D22 39 D23 38 MCL 37 MDA 36 SDA 35 SCL 34 DDCSDA 33 DDCSCL NOTES. PADDLE ON BOTTOM OF PACKAGE. 3. 64LFCSP 0629-003

0 9 8 7 6 5 4 3 2 A B C D E F G H J K 4. BOTTOM VIEW (Not to Scale) 76BGA 0629-00 4 3. BGA LFCSP LQFP A A0 B 39 47 50 58 65 D[23:0] I RGB YCbCr B0 C9 C0 50 63 2 78 2.8 3.3V CMOS D9 D0 D 6 6 CLK I.8 3.3V CMOS C2 3 3 DE I.8 3.3V CMOS C 4 4 HSYNC I.8 3.3V CMOS D2 5 5 VSYNC I.8 3.3V CMOS J3 8 23 EXT_SWG I 887Ω% K3 20 25 HPD I.8 5.0V CMOS E2 7 7 S/PDIF I S/PDIF Sony/Philips Sony/Philips.8 3.3V CMOS E 8 8 MCLK I 28 N f S N 2 3428 f S 256 f S 384 f S 52 f S.8 3.3V CMOS F2 F G2 G 9 2 9 2 I 2 S[3:0] I I 2 S I 2 S 8 2.8 3.3V CMOS H2 3 3 SCLK I I 2 S.8 3.3V CMOS H 4 4 LRCLK I.8 3.3V CMOS J72 26 2 33 2 PD/A0 I I 2 CI 2 C PDAD9889BPD/A0.8 3.3V CMOS K K2 2 22 27 28 TxC /TxC+ O TMDS K0 J0 30 3 37 38 Tx2 /Tx2+ O 2 0 TMDS

BGA LFCSP LQFP K7 K8 27 28 34 35 Tx /Tx+ O 0 TMDS K4 K5 24 25 30 3 Tx0 /Tx0+ O 0 0 TMDS H0 32 40 INT O I/O 2kΩ J2 J5 J8 K9 9 23 29 24 29 36 4 AVDD P TMDS.8V D5 D6 D7 E7 48 49 6 62 63 P.8V I/O 64 I/O G4 G5 J 5 6 7 6 9 20 2 P.8V PLL AD9889B PLL D4 E4 F4 J4 N/A 5 7 8 22 P G6 J6 K6 F7 26 32 39 AD9889B G7 H9 J9 42 43 59 60 79 80 N/A 64 N/A D P AD9889B F9 36 47 SDA C 3 I/O I/O.8 3.3V CMOS F0 35 46 SCL C 3.8 3.3V CMOS E0 37 48 MDA C 3 HDCP EEPROM I/O.8 3.3V CMOS E9 38 49 MCL C 3 HDCP EEPROM.8 3.3V CMOS G9 34 45 DDCSDA C 3 I/O DDC5V CMOS G0 33 44 DDCSCL C 3 DDC 5V CMOS IOPC 2 J7 BGA26 LFCSP33 LQFPI 2 C2I 2 C 3 2 NDA flatpanel_apps@analog.com

NDA flatpanel_apps@analog.com EIA/CEA-86B infoframehdmi E-EDID CEA Consumer Electronics Association HDMI.3HDMI v..3 HDMI.3HDMI Licensing, LLC HDCP.2HDCP v..2 Digital Content Protection, LLC. 4 4. 0xNN 0bNN NN Bit 6 60xC 2 20bC 0 0 0

PCB AD9889B 0.µF 0.5cm AD9889BPC PLL AVDD and AD9884A.8 3.3V 3.3V CLK 6CLK 080p UXGA HPD HDMI 0kΩ PD/A0 AD9889B PD/A0 PD/A0 0x72 PD/A0 0x7A SCL SDAI 2 C.8V 3.3V2kΩ EXT_SWG 887Ω% EXT_SWGAC TMDS AD9889B3TMDS0 2 800MHzTMDS 50Ω00 PCB TMDS DDCSCL DDCSDA DDCSCL DDCSDA DDCSCL DDCSDA HDMI 50pF DDCSCL DDCSDA HDMI 5V.5Ω 2kΩ INT INT.8V 3.3V 2kΩ MCL MDA MCL MDAHDCP HDCP EEPROM 2kΩ

0.75 0.60 0.45.60 MAX 80 6.20 6.00 SQ 5.80 6 60 PIN.45.40.35 0.5 0.05 SEATING PLANE VIEW A ROTATED 90 CCW 0.20 0.09 7 3.5 0 0.0 COPLANARITY VIEW A TOP VIEW (PINS DOWN) 20 4 2 40 0.65 BSC LEAD PITCH 0.38 0.32 0.22 4.20 4.00 SQ 3.80 5. COMPLIANT TO JEDEC STANDARDS MS-026-BEC 80LQFP ST-80-2 mm 05706-A 9.00 BSC SQ PIN INDICATOR 0.60 MAX 49 48 0.60 MAX 0.30 0.25 0.8 64 PIN INDICATOR TOP VIEW 8.75 BSC SQ EXPOSED PAD (BOTTOM VIEW) *4.85 4.70 SQ 4.55 0.50 0.40 0.30 33 32 6 7.00 0.85 0.80 2 MAX 0.80 MAX 0.65 TYP 0.05 MAX 0.02 NOM PADDLE CONNECTED TO. THIS CONNECTION IS NOT REQUIRED TO MEET THE ELECTRICAL PERFORMANCES. SEATING PLANE 0.50 BSC 0.20 REF 6. *COMPLIANT TO JEDEC STANDARDS MO-220-VMMD-4 EXCEPT FOR EXPOSED PAD DIMENSION 64 LFCSP_VQ 9mm 9mm CP-64- mm 063006-B

6.0 6.00 SQ 5.90 A CORNER INDEX AREA 0 9 8 7 6 5 4 3 2 A *.40 MAX BALL A PAD CORNER TOP VIEW DETAIL A 4.50 BSC SQ 0.50 BSC 0.5 MIN 0.75 REF BOTTOM VIEW DETAIL A 0.35 SEATING 0.30 PLANE 0.25 BALL DIAMETER B C D E F G H J K 0.65 MIN COPLANARITY 0.08 MAX D0629-0-4/07(0)-J 7. *COMPLIANT TO JEDEC STANDARDS MO-225 WITH THE EXCEPTION TO PACKAGE HEIGHT. 76 CSP_BGA 6mm 6mm.4mm BC-76 mm 02006-0 Model Temperature Range Package Description Package Option AD9889BBCPZ-80 25 to +85 64-Lead Lead Frame Chip Scale Package [LFCSP_VQ] CP-64- AD9889BBCPZ-65 25 to +85 64-Lead Lead Frame Chip Scale Package [LFCSP_VQ] CP-64- AD9889BBSTZ-80 25 to +85 80-Lead Low Profile Quad Flat Package [LQFP] ST-80-2 AD9889BBSTZ-65 25 to +85 80-Lead Low Profile Quad Flat Package [LQFP] ST-80-2 AD9889BBBCZ-80 25 to +85 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA] BC-76 AD9889BBBCZRL-80 25 to +85 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA] BC-76 AD9889BBBCZ-65 25 to +85 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA] BC-76 AD9889B/PCB Evaluation Board Z RoHS I 2 CI 2 C I 2 C I 2 C