5 V 低 消 費 電 力 EI RS-485トランシーバ DM485 特 長 EI RS-485 に 準 拠 データレート: 5 Mbps 5 V 単 電 源 動 作 バス 同 相 モード 範 囲 : -7 V~+12 V 高 速 低 消 費 電 力 の icmos サーマル シャットダウン 保 護 機 能 を 内 蔵 短 絡 保 護 機 能 ドライバ 伝 搬 遅 延 : 1 ns (typ) レシーバ 伝 搬 遅 延 : 15 ns (typ) パワーオフ 時 に 出 力 でハイ インピーダンスを 維 持 LTC485 のアップグレード 製 品 RO RE DE DI 機 能 ブロック 図 DM485 1 R 2 3 4 D 図 1. 8 7 6 5 V CC GND 78-1 アプリケーション 低 消 費 電 力 RS-485 システム DTE/DCE インターフェース パケット スイッチング LN データ コンセントレーション データ マルチプレクサ ISDN 概 要 DM485 は マルチポイント バス 伝 送 線 による 高 速 双 方 向 デー タ 通 信 に 最 適 な 差 動 ライン トランシーバです 平 衡 データ 伝 送 用 にデザインされ EI 標 準 の RS-485 と RS-422 に 準 拠 していま す このデバイスは 差 動 ライン ドライバと 差 動 ライン レシー バを 内 蔵 しています ドライバとレシーバは 独 立 にイネーブルす ることができます ディスエーブルされると 出 力 はスリー ス テートになります DM485 は 5 V 単 電 源 で 動 作 します バスの 輻 輳 または 出 力 の 短 絡 により 発 生 する 消 費 電 力 の 増 加 をサーマル シャットダウン 回 路 により 防 止 します 故 障 状 態 で 大 幅 な 温 度 上 昇 が 内 部 ドライ バ 回 路 で 検 出 されると この 機 能 によりドライバ 出 力 がハイ イ ンピーダンス 状 態 にされます 最 大 32 個 のトランシーバを 同 じバスに 接 続 できますが 同 時 に 1 個 のドライバだけをイネーブルすることができます したがって 残 りのディスエーブルされたドライバがバスの 負 荷 にならないよ うにすることが 重 要 です このため DM485 ドライバはディス エーブル 時 とパワーダウン 時 にハイ 出 力 インピーダンスになり トランシーバが 使 用 されないときに 負 荷 効 果 を 小 さくします ド ライバ 出 力 のハイ インピーダンスは -7 V~+12 V のコモン モ ード 電 圧 の 全 範 囲 で 維 持 されます レシーバはフェイル セーフ 機 能 を 持 っているため 入 力 の 未 接 続 (フローティング) 時 にロジックはハイ 出 力 レベルになります DM485 は 低 消 費 電 力 CMOS と 高 速 スイッチング バイポーラ 技 術 との 高 度 なミックス 技 術 プロセスである icmos で 製 造 され ています すべての 入 力 と 出 力 には ESD 保 護 機 能 が 付 いていま す すべてのドライバ 出 力 は 高 い 電 流 ソース /シンク 能 力 を 持 っ ています エピタキシャル 層 を 使 ってラッチアップから 保 護 して います DM485 は 極 めて 高 速 なスイッチング 速 度 を 持 っています 最 小 のドライバ 伝 搬 遅 延 を 持 つため 最 大 5 Mbps のデータ レートで の 送 信 が 可 能 であると 同 時 に 低 スキューにより EMI 干 渉 が 少 な くなっています このデバイスは 商 用 温 度 範 囲 と 工 業 温 度 範 囲 の 仕 様 を 持 ち 8 ピン の PDIP パッケージ SOIC パッケージ またはフットプリントの 小 さい MSOP パッケージを 採 用 しています アナログ デバイセズ 社 は 提 供 する 情 報 が 正 確 で 信 頼 できるものであることを 期 していますが その 情 報 の 利 用 に 関 して あるいは 利 用 によって 生 じる 第 三 者 の 特 許 やその 他 の 権 利 の 侵 害 に 関 して 一 切 の 責 任 を 負 いません また アナログ デバイセズ 社 の 特 許 または 特 許 の 権 利 の 使 用 を 明 示 的 または 暗 示 的 に 許 諾 するものでもありません 仕 様 は 予 告 なく 変 更 される 場 合 があります 本 紙 記 載 の 商 標 および 登 録 商 標 は 各 社 の 所 有 に 属 します 日 本 語 データシートは REVISION が 古 い 場 合 があります 最 新 の 内 容 については 英 語 版 をご 参 照 ください 1993 28 nalog Devices, Inc. ll rights reserved. 本 社 / 15-6891 東 京 都 港 区 海 岸 1-16-1 ニューピア 竹 芝 サウスタワービル 電 話 3(542)82 大 阪 営 業 所 / 532-3 大 阪 府 大 阪 市 淀 川 区 宮 原 3-5-36 新 大 阪 トラストタワー 電 話 6(635)6868
目 次 特 長...1 アプリケーション...1 機 能 ブロック 図...1 概 要...1 改 訂 履 歴...2 仕 様...3 タイミング 仕 様...4 絶 対 最 大 定 格...5 ESDの 注 意...5 ピン 配 置 およびピン 機 能 説 明...6 代 表 的 な 性 能 特 性...7 テスト 回 路...1 スイッチング 特 性...11 アプリケーション 情 報...12 差 動 データ 伝 送...12 ケーブルとデータレート...12 サーマル シャットダウン...12 伝 搬 遅 延...12 レシーバの 断 線 とフェルセーフ...12 外 形 寸 法...13 オーダー ガイド...14 改 訂 履 歴 4/8 Rev. E to Updated Format... Universal Changes to Table 2...4 Updated Outline Dimension...13 Changes to Ordering Guide...14 1/3 Rev. D to Rev. E Changes to Timing Specifications...2 Updated Ordering Guide...3 7/3 Rev. C to Rev. D Changes to bsolute Maximum Ratings...3 Changes to Ordering Guide...3 Update to Outline Dimensions...9 1/3 Rev. to Rev. C. Change to Specifications...2 Change to Ordering Guide...3 12/2 Rev. to Rev.. Deleted Q-8 Package... Universal Edits to Features...1 Edits to General Description...1 Edits, additions to Specifications...2 Edits, additions to bsolute Maximum Ratings...3 dditions to Ordering Guide...3 TPCs Updated and Reformatted...5 ddition of 8-Lead MSOP Package...9 Update to Outline Dimensions...9-2/14 -
仕 様 特 に 指 定 がない 限 り V CC = 5 V ± 5% すべての 仕 様 は T MIN ~T MX で 規 定 表 1. Parameter Min Typ Max Unit Test Conditions/Comments DRIVER Differential Output Voltage, V OD 5. V R =, see Figure 2 2. 5. V V CC = 5 V, R = 5 Ω (RS-422), see Figure 2 1.5 5. V R = 27 Ω (RS-485), see Figure 2 V OD3 1.5 5. V V TST = 7 V to +12 V, see Figure 21 Δ V OD for Complementary Output States.2 V R = 27 Ω or 5 Ω, see Figure 2 Common-Mode Output Voltage, V OC 3 V R = 27 Ω or 5 Ω, see Figure 2 Δ V OD for Complementary Output States.2 V R = 27 Ω or 5 Ω Output Short-Circuit Current, V OUT = High 35 25 m 7 V V O +12 V Output Short-Circuit Current, V OUT = Low 35 25 m 7 V V O +12 V CMOS Input Logic Threshold Low, V INL.8 V CMOS Input Logic Threshold High, V INH 2. V Logic Input Current (DE, DI) ±1. µ RECEIVER Differential Input Threshold Voltage, V TH.2 +.2 V 7 V V CM +12 V Input Voltage Hysteresis, ΔV TH 7 mv V CM = V Input Resistance 12 kω 7 V V CM +12 V Input Current (, ) 1 m V IN = 12 V CMOS Input Logic Threshold Low, V INL.8 V CMOS Input Logic Threshold High, V INH 2. V Logic Enable Input Current (RE) ±1 µ.8 m V IN = 7 V CMOS Output Voltage Low, V OL.4 V I OUT = 4. m CMOS Output Voltage High, V OH 4. V I OUT = 4. m Short-Circuit Output Current 7 85 m V OUT = GND or V CC Three-State Output Leakage Current ±1. µ.4 V V OUT 2.4 V POWER SUPPLY CURRENT I CC, Outputs Enabled 1. 2.2 m Digital inputs = GND or V CC I CC, Outputs Disabled.6 1 m Digital inputs = GND or V CC - 3/14 -
タイミング 仕 様 特 に 指 定 がない 限 り V CC = 5 V ± 5% すべての 仕 様 は T MIN ~T MX で 規 定 表 2. Parameter Min Typ Max Unit Test Conditions/Comments DRIVER Propagation Delay Input to Output, t PLH, t PHL 2 1 15 ns R LDIFF = 54 Ω, C L1 = C L2 = 1 pf, see Figure 22 Driver Output to OUTPUT, t SKEW 1 5 ns R LDIFF = 54 Ω, C L1 = C L2 = 1 pf, see Figure 22 Driver Rise/Fall Time, t R, t F 8 15 ns R LDIFF = 54 Ω, C L1 = C L2 = 1 pf, see Figure 22 Driver Enable to Output Valid 1 25 ns R L = 11 Ω, C L = 5 pf, see Figure 23 Driver Disable Timing 1 25 ns R L = 11 Ω, C L = 5 pf, see Figure 23 Matched Enable Switching t ZH t ZL 2 ns R L = 11 Ω, C L = 5 pf, see Figure 23 1 Matched Disable Switching t HZ t LZ 2 ns R L = 11 Ω, C L = 5 pf, see Figure 23 1 RECEIVER Propagation Delay Input to Output, t PLH, t PHL 8 15 3 ns C L = 15 pf, see Figure 24 Skew t PLH t PHL 5 ns C L = 15 pf, see Figure 24 Receiver Enable, t ZH, t ZL 5 2 ns C L = 15 pf, R L = 1 kω, see Figure 25 Receiver Disable, t HZ, t LZ 5 2 ns C L = 15 pf, R L = 1 kω, see Figure 25 Tx Pulse Width Distortion 1 ns Rx Pulse Width Distortion 1 ns 1 キャラクタライゼーションにより 保 証 - 4/14 -
絶 対 最 大 定 格 特 に 指 定 のない 限 り T = 25 C 表 3. Parameter V CC Inputs Driver Input (DI) Control Inputs (DE, RE) Receiver Inputs (, ) Outputs Driver Outputs (, ) Receiver Output Power Dissipation 8-Lead MSOP θ J, Thermal Impedance Power Dissipation 8-Lead PDIP θ J, Thermal Impedance Power Dissipation 8-Lead SOIC θ J, Thermal Impedance Operating Temperature Range Rating.3 V to +7 V.3 V to V CC +.3 V.3 V to V CC +.3 V 9 V to +14 V 9 V to +14 V.5 V to V CC +.5 V 9 mw 26 C/W 5 mw 13 C/W 45 mw 17 C/W Commercial Range (J Version) C to 7 C Industrial Range ( Version) Storage Temperature Range Lead Temperature (Soldering, 1 sec) 3 C Vapor Phase (6 sec) 215 C Infrared (15 sec) 22 C 4 C to +85 C 65 C to +15 C 上 記 の 絶 対 最 大 定 格 を 超 えるストレスを 加 えるとデバイスに 恒 久 的 な 損 傷 を 与 えることがあります この 規 定 はストレス 定 格 の 規 定 のみを 目 的 とするものであり この 仕 様 の 動 作 のセクションに 記 載 する 規 定 値 以 上 でのデバイス 動 作 を 定 めたものではありませ ん デバイスを 長 時 間 絶 対 最 大 定 格 状 態 に 置 くとデバイスの 信 頼 性 に 影 響 を 与 えます 表 4. 送 信 Inputs Outputs DE DI 1 1 1 1 1 X 1 Z 2 Z 2 1 X = don t care 2 Z = ハイ インピーダンス 表 5. 受 信 RE Input Input Output RO +.2 V 1.2 V Inputs open 1 1 X 1 Z 2 1 X = don t care 2 Z = ハイ インピーダンス ESDの 注 意 ESD( 静 電 放 電 )の 影 響 を 受 けやすいデバイスで す 電 荷 を 帯 びたデバイスや 回 路 ボードは 検 知 さ れないまま 放 電 することがあります 本 製 品 は 当 社 独 自 の 特 許 技 術 である ESD 保 護 回 路 を 内 蔵 してはい ますが デバイスが 高 エネルギーの 静 電 放 電 を 被 っ た 場 合 損 傷 を 生 じる 可 能 性 があります したがっ て 性 能 劣 化 や 機 能 低 下 を 防 止 するため ESD に 対 する 適 切 な 予 防 措 置 を 講 じることをお 勧 めします - 5/14 -
ピン 配 置 およびピン 機 能 説 明 RO 1 8 V CC RE 2 DE 3 DI 4 DM485 TOP VIEW (Not to Scale) 7 6 5 GND 78-2 図 2.ピン 配 置 表 6.ピン 機 能 の 説 明 ピン 番 号 記 号 機 能 1 RO レシーバ 出 力 イネーブルされると ( ) > 2 mv の 場 合 RO = ハイ レベルになります ( ) < 2 mv の 場 合 RO = ロー レベルになります 2 RE レシーバ 出 力 イネーブル ロー レベルにすると レシーバ 出 力 RO がイネーブルされます ハイ レベルにすると ハ イ インピーダンス 状 態 になります 3 DE ドライバ 出 力 イネーブル ハイ レベルにすると ドライバ 差 動 出 力 と がイネーブルされます ロー レベルに すると ハイ インピーダンス 状 態 になります 4 DI ドライバ 入 力 ドライバがイネーブルされた 場 合 DI にロー レベルを 入 力 すると はロー レベルに はハイ レベルに それぞれなります DI にハイ レベルを 入 力 すると はハイ レベルに はロー レベルに それぞれ なります 5 GND グラウンド 接 続 V 6 非 反 転 レシーバ 入 力 /ドライバ 出 力 7 反 転 レシーバ 入 力 /ドライバ 出 力 8 V CC 電 源 5 V ± 5% - 6/14 -
代 表 的 な 性 能 特 性 OUTPUT CURRENT (m) 5 45 4 35 3 25 2 15 1 5 RECEIVER OUTPUT LOW VOLTGE (V).4.35.3.25.2 I = 8m.25.5.75 1. 1.25 1.5 1.75 2. RECEIVER OUTPUT LOW VOLTGE (V) 78-3.15 5 25 25 5 75 1 125 TEMPERTURE ( C) 78-6 図 3.レシーバ 出 力 ロー レベル 電 圧 対 出 力 電 流 図 6.レシーバ 出 力 ロー レベル 電 圧 の 温 度 特 性 9 2 8 4 7 OUTPUT CURRENT (m) 6 8 1 12 14 OUTPUT CURRENT (m) 6 5 4 3 2 16 1 18 3.5 3.75 4. 4.25 4.5 4.75 5. RECEIVER OUTPUT HIGH VOLTGE (V) 78-4.5 1. 1.5 2. 2.5 3. 3.5 4. 4.5 DRIVER DIFFERENTIL OUTPUT VOLTGE (V) 78-7 図 4.レシーバ 出 力 ハイ レベル 電 圧 対 出 力 電 流 図 7.ドライバ 差 動 出 力 電 圧 対 出 力 電 流 RECEIVER OUTPUT HIGH VOLTGE (V) 4.55 I = 8m 4.5 4.45 4.4 4.35 4.3 4.25 4.2 4.15 5 25 25 5 75 1 125 TEMPERTURE ( C) 図 5.レシーバ 出 力 ハイ レベル 電 圧 の 温 度 特 性 78-5 DRIVER DIFFERENTIL OUTPUT VOLTGE (V) 2.15 R L = 26.8Ω 2.1 2.5 2. 1.95 1.9 5 25 25 5 75 1 125 TEMPERTURE ( C) 図 8.ドライバ 差 動 出 力 電 圧 の 温 度 特 性 78-8 - 7/14 -
1 9 8.7.6 OUTPUT CURRENT (m) 7 6 5 4 3 RECEIVER SKEW (ns).5.4.3.2 t PLH t PHL 2 1.1.5 1. 1.5 2. 2.5 3. 3.5 4. 4.5 DRIVER OUTPUT LOW VOLTGE (V) 図 9.ドライバ 出 力 ロー レベル 電 圧 対 出 力 電 流 78-9 5 25 25 5 75 1 125 TEMPERTURE ( C) 図 12.レシーバ スキューの 温 度 特 性 78-12 OUTPUT CURRENT m 1 2 3 4 5 6 7 8 9 1 11 12.5 1. 1.5 2. 2.5 3. 3.5 4. 4.5 5. DRIVER OUTPUT HIGH VOLTGE (V) 78-1 DRIVER SKEW (ns) 6 5 4 3 t PHL t PHL 2 1 t PLH t PLH 5 25 25 5 75 1 125 TEMPERTURE ( C) 78-13 図 1.ドライバ 出 力 高 電 圧 対 出 力 電 流 図 13.ドライバ スキューの 温 度 特 性 1.1 1.4 SUPPLY CURRENT (m) 1..9.8.7 DRIVER ENLED DRIVER DISLED PWD 1.2 1..8.6.4 t PLH t PHL.6.2.5 5 25 25 5 75 1 125 TEMPERTURE ( C) 図 11. 電 源 電 流 の 温 度 特 性 78-11 5 25 25 5 75 1 125 15 TEMPERTURE ( C) 図 14.ドライバ パルス 幅 歪 み (PWD)の 温 度 特 性 78-14 - 8/14 -
T T 4 DI 1,2 1,2 CH1 1.Ω W CH2 1.Ω W M5.ns CH3 2.64V 78-15 3 CH1 1.Ω W CH3 5.Ω W CH2 1.Ω W CH4 2.Ω W M1.ns CH4 2.76V RO 78-18 図 15. 無 負 荷 時 のドライバ 差 動 出 力 図 18.ドライバ/レシーバ 伝 搬 遅 延 ハイ レベルからロー レベル 1,2 CH1 1.Ω W CH2 5mVΩ W M5.ns CH3 2.74V 図 16. 負 荷 時 のドライバ 差 動 出 力 78-16 1,2 CH1 5mVΩ CH2 5mVΩ M1.ns CH4 2.76V 78-19 DI 図 19. 3 Mbps でのドライバ 出 力 T 4 1,2 RO 3 CH1 1.Ω W CH3 5.Ω W CH2 1.Ω W CH4 2.Ω W M1.ns CH4 4mV 78-17 図 17.ドライバ/レシーバ 伝 搬 遅 延 ロー レベルからハイ レベル - 9/14 -
テスト 回 路 R V CC V OD R V OC 78-2 OR 3V DE IN DE S1 C L V OUT R L S2 78-23 図 2.ドライバ 電 圧 測 定 図 23.ドライバ イネーブル/ディスエーブル 375Ω V OD3 6Ω 375Ω V TST 78-21 RE V OUT C L 図 24.レシーバ 伝 搬 遅 延 78-24 図 21.ドライバ 電 圧 測 定 C L1 R LDIFF C L2 図 22.ドライバ 伝 搬 遅 延 78-22 +1.5V V CC S1 R L 1.5V RE S2 C L V OUT RE IN 図 25.レシーバ イネーブル/ディスエーブル 78-25 - 1/14 -
スイッチング 特 性 3V 1.5V 1.5V t PLH t PHL, 1/2V O V O t PLH t PHL t SKEW = t PLH t PHL +V O 9% POINT 9% POINT V O 1% POINT 1% POINT t R t F 図 26.ドライバ 伝 搬 遅 延 立 上 がり/ 立 下 がりタイミング 78-26 RO 1.5V t SKEW = t PLH t PHL 図 28.レシーバ 伝 搬 遅 延 1.5V V OH V OL 78-28 3V DE 1.5V 1.5V 3V RE 1.5V 1.5V t ZL t LZ t ZL t LZ,, t ZH 2.3V 2.3V t HZ V OL +.5V V OH.5V V OL V OH 78-27 RO RO t ZH 1.5V 1.5V OUTPUT LOW OUTPUT HIGH t HZ V OL +.5V V OH.5V V OL V OH 78-29 図 27.ドライバ イネーブル/ディスエーブル タイミング 図 29.レシーバ イネーブル/ディスエーブル タイミング - 11/14 -
アプリケーション 情 報 差 動 データ 伝 送 差 動 データ 伝 送 は ノイズの 多 い 環 境 で 長 距 離 を 高 いレートでデ ータを 高 信 頼 で 伝 送 させる 場 合 に 使 用 されます 差 動 伝 送 では グラウンド シフトの 影 響 と 伝 送 線 上 で 同 相 モード 電 圧 として 現 れるノイズ 信 号 が 相 殺 されます 差 動 データ 伝 送 で 使 用 されるト ランシーバの 電 気 的 特 性 を 規 定 する 主 な EI 規 格 は 2 つあります RS-422 規 格 は 最 大 1 M ボーのデータレートと 最 大 4 フイー トのライン 長 を 規 定 しています 1 個 のドライバが 最 大 1 個 の レシーバを 接 続 した 伝 送 線 を 駆 動 することができます D RT RT D R R RS-485 規 格 は 真 のマルチポイント 通 信 に 対 応 するために 規 定 さ れました この 規 格 は RS-422 のすべての 条 件 を 満 たすかそれ 以 上 ですが 最 大 32 個 のドライバと 32 個 のレシーバを 1 本 のバスに 接 続 できるようにしています 7 V~+12 V の 拡 張 同 相 モード 範 囲 が 規 定 されています RS-422 規 格 と RS-485 規 格 との 間 の 最 も 大 きな 違 いは ドライバをディスエーブルできることで このために 複 数 ( 実 際 32 )のドライバが 1 本 の 伝 送 線 に 接 続 できるようになるこ とです 同 時 にイネーブルできるドライバは 1 個 だけですが RS- 485 規 格 には 伝 送 線 上 での 衝 突 の 場 合 にデバイスの 安 全 性 を 保 証 する 規 定 が 追 加 されています 表 7.RS-422 と RS-485 インターフェース 規 格 の 比 較 Specification RS-422 RS-485 Transmission Type Differential Differential Maximum Cable Length 4 ft. 4 ft. Minimum Driver Output Voltage ±2 V ±1.5 V Driver Load Impedance 1 Ω 54 Ω Receiver Input Resistance 4 kω min 12 kω min Receiver Input Sensitivity ±2 mv ±2 mv Receiver Input Voltage Range 7 V to +7 V 7 V to +12 V No. of Drivers/Receivers per Line 1/1 32/32 ケーブルとデータレート RS-485 通 信 で 使 用 される 伝 送 線 はツイストペア 線 です ツイスト ペア ケーブルは 同 相 モード ノイズを 相 殺 させる 性 質 を 持 ち 各 ワイヤーを 流 れる 電 流 から 発 生 する 磁 界 を 相 殺 させるため ペ アの 実 効 インダクタンスが 小 さくなります DM485 は マルチポイント 伝 送 線 を 使 った 双 方 向 データ 通 信 向 けにデザインされています マルチポイント 伝 送 回 路 の 代 表 的 な アプリケーションを 図 3 に 示 します RS-485 伝 送 線 上 には 最 大 32 個 のトランシーバを 接 続 することができます 特 定 の 時 間 に 送 信 できるドライバは 1 個 だけですが 複 数 のレシーバを 同 時 にイネ ーブルすることができます D R 図 3. 代 表 的 な RS-485 回 路 どの 伝 送 線 でも 反 射 を 小 さくすることが 重 要 です これは ラ インの 特 性 インピーダンスに 等 しい 抵 抗 を 使 ってラインの 両 端 を 終 端 することにより 実 現 されます 本 線 から 分 岐 する 支 線 はできるだ け 短 くする 必 要 があります 適 切 に 終 端 された 伝 送 線 は ドライバ から 純 抵 抗 に 見 えます サーマル シャットダウン DM485 はサーマル シャットダウン 回 路 を 内 蔵 しており 故 障 時 に 消 費 電 力 が 大 きくなり 過 ぎないように 保 護 しています ドラ イバ 出 力 を 低 インピーダンス 電 源 に 短 絡 させると 大 きなドライ バ 電 流 が 流 れます 温 度 検 出 回 路 がチップ 温 度 上 昇 を 検 出 して ドライバ 出 力 をディスエーブルします この 温 度 検 出 回 路 は チ ップ 温 度 が 15 C に 到 達 したとき ドライバ 出 力 をディスエーブ ルするようにデザインされています デバイスが 冷 えて 温 度 14 C になると ドライバは 再 イネーブルされます 伝 搬 遅 延 DM485 は 非 常 に 小 さい 伝 搬 遅 延 を 持 つため 最 大 ボー レート の 動 作 を 保 証 します ドライバ のバランスが 優 れているため 歪 みのない 伝 送 を 保 証 します もう 1 つの 重 要 な 規 定 は 相 補 出 力 間 のスキュー 対 策 です スキ ューが 大 きいと システムのノイズ 耐 性 が 損 なわれるため 電 磁 干 渉 (EMI)が 大 きくなります レシーバの 断 線 とフェルセーフ レシーバ 入 力 にはフェイルセーフ 機 能 が 内 蔵 されていて 入 力 が フローティングまたは 断 線 したときに レシーバのロジック ハ イ レベルを 保 証 しています D R 78-3 - 12/14 -
外 形 寸 法 5. (.1968) 4.8 (.189) 4. (.1574) 3.8 (.1497) 8 5 1 4 6.2 (.2441) 5.8 (.2284).25 (.98).1 (.4) COPLNRITY.1 SETING PLNE 1.27 (.5) SC 1.75 (.688) 1.35 (.532).51 (.21).31 (.122) 8.25 (.98).17 (.67).5 (.196).25 (.99) 1.27 (.5).4 (.157) 45 COMPLINT TO JEDEC STNDRDS MS-12- CONTROLLING DIMENSIONS RE IN MILLIMETERS; INCH DIMENSIONS (IN PRENTHESES) RE ROUNDED-OFF MILLIMETER EQUIVLENTS FOR REFERENCE ONLY ND RE NOT PPROPRITE FOR USE IN DESIGN. 1247- 図 31.8 ピン 標 準 スモール アウトライン パッケージ[SOIC_N] ナロー ボディ(R-8) 寸 法 : mm (インチ) 3.2 3. 2.8 3.2 3. 2.8 8 1 5 4 5.15 4.9 4.65.95.85.75.15. PIN 1.65 SC.38.22 COPLNRITY.1 1.1 MX SETING PLNE.23.8 8.8.6.4 COMPLINT TO JEDEC STNDRDS MO-187- 図 32.8 ピン ミニ スモール アウトライン パッケージ[MSOP] (RM-8) 寸 法 : mm - 13/14 -
.4 (1.16).365 (9.27).355 (9.2).21 (5.33) MX.15 (3.81).13 (3.3).115 (2.92).22 (.56).18 (.46).14 (.36) 8 1.1 (2.54) SC 5.28 (7.11).25 (6.35) 4.24 (6.1).15 (.38) MIN SETING PLNE.5 (.13) MIN.6 (1.52) MX.15 (.38) GUGE PLNE.325 (8.26).31 (7.87).3 (7.62).43 (1.92) MX.195 (4.95).13 (3.3).115 (2.92).14 (.36).1 (.25).8 (.2).7 (1.78).6 (1.52).45 (1.14) COMPLINT TO JEDEC STNDRDS MS-1 CONTROLLING DIMENSIONS RE IN INCHES; MILLIMETER DIMENSIONS (IN PRENTHESES) RE ROUNDED-OFF INCH EQUIVLENTS FOR REFERENCE ONLY ND RE NOT PPROPRITE FOR USE IN DESIGN. CORNER LEDS MY E CONFIGURED S WHOLE OR HLF LEDS. 766- 図 33.8 ピン プラスチック デュアルインライン パッケージ[PDIP] ナロー ボディ(N-8) 寸 法 :インチ(mm) オーダー ガイド Model Temperature Range Package Description Package Option randing DM485N 4 C to +85 C 8-Lead PDIP N-8 DM485NZ 1 4 C to +85 C 8-Lead PDIP N-8 DM485R 4 C to +85 C 8-Lead SOIC_N R-8 DM485R-REEL 4 C to +85 C 8-Lead SOIC_N R-8 DM485RZ 1 4 C to +85 C 8-Lead SOIC_N R-8 DM485RZ-REEL 1 4 C to +85 C 8-Lead SOIC_N R-8 DM485RM 4 C to +85 C 8-Lead MSOP RM-8 M41 DM485RM-REEL 4 C to +85 C 8-Lead MSOP RM-8 M41 DM485RM-REEL7 4 C to +85 C 8-Lead MSOP RM-8 M41 DM485RMZ 1 4 C to +85 C 8-Lead MSOP RM-8 M41# DM485RMZ-REEL 1 4 C to +85 C 8-Lead MSOP RM-8 M41# DM485RMZ-REEL7 1 4 C to +85 C 8-Lead MSOP RM-8 M41# DM485JN C to 7 C 8-Lead PDIP N-8 DM485JNZ 1 C to 7 C 8-Lead PDIP N-8 DM485JR C to 7 C 8-Lead SOIC_N R-8 DM485JR-REEL C to 7 C 8-Lead SOIC_N R-8 DM485JR-REEL7 C to 7 C 8-Lead SOIC_N R-8 DM485JRZ 1 C to 7 C 8-Lead SOIC_N R-8 DM485JRZ-REEL 1 C to 7 C 8-Lead SOIC_N R-8 DM485JRZ-REEL7 1 C to 7 C 8-Lead SOIC_N R-8 1 Z = RoHS 準 拠 品 #は RoHS 準 拠 品 を 表 し 上 部 または 下 部 に 表 示 - 14/14 -