Microsoft PowerPoint - 集積デバイス工学 基礎編 2010_5 [互換モード]

Size: px
Start display at page:

Download "Microsoft PowerPoint - 集積デバイス工学 基礎編 2010_5 [互換モード]"

Transcription

1 半導体メモリが新応用を開拓した例 集積デバイス工学半導体メモリ 2010 年 5 月 14 日東京大学大学院工学系研究科電気系工学竹内健 [email protected] p y jp アップル社の ipod nano 2005 年 9 月発売 フラッシュメモリの記憶容量によって価格の異なるラインアップ 1GByte(240 曲 ) 2GByte(500 曲 ) 4GByte(1,000 曲 ) 1GB( ギガバイト )=8Gb( ギガビット ) コンパクト 耐振動性 ハードディスクを置き換え 1 2 2G バイトの ipod nano を分解すると ipod nano の回路ブロック図 2Gバイトフラッシュメモリ 3 4

2 iphone 3G を分解すると メモリカード携帯電話 デジカメ ムービーの記憶媒体 16G バイトフラッシュメモリ 5 6 SD カードを分解すると フラッシュメモリを用いたハードディスクのないパソコン NAND Chip Controller Chip Cross Section Molding PCB Base Card Au Wire Controller Chip NAND Chip PCB 軽量 コンパクト 高速 耐振動性 低消費電力 フラッシュメモリ フラッシュメモリコントローラーラ 7 8

3 Eee PC を分解すると フラッシュメモリを用いたスマートフォン ウルトラモバイル PC 16G バイトフラッシュメモリ パソコンと携帯電話の融合 9 10 スマートフォンを分解すると 日本発フラッシュメモリ技術 : 全てのストレージをフラッシュに 128M バイトフラッシュメモリ 11 12

4 フラッシュメモリは半導体業界のテクノロジー ドライバーへ 2006 年以降 フラッシュメモリが最も微細なデバイス 世界中の大学 企業が集中的に研究 開発 Deisgn rule [nm m] 100 Microprocessor Flash Memory 半導体メモリの動作原理 Year ITRS Roadmap 半導体メモリの分類 揮発と不揮発 RAM (Random Access) DRAM 大容量 廉価 メインメモリ SRAM 高速 キャッシュ低消費電力 携帯機器 揮発 : 電源を切るとデータは消える不揮発 : 電源を切ってもデータは消えない 揮発 :DRAM 不揮発 : フラッシュメモリ ROM (Read Only) Mask ROM 書き換え不可 UVEPROM 紫外線消去 電気的書き込み EEPROM 電気的書き換え フラッシュメモリ電気的一括消去 書き込み NAND 大容量 廉価 NOR 高速読み出し PN 接合の逆方向電流で電荷はリーク + + 電荷はフローテ ィングゲートに蓄えられる. n + n + p 周囲は絶縁体のため 電荷はリークしない 15 16

5 DRAM の動作原理 DRAM のメモリセル構造 ビット線 0.175μm 256M DRAM ワード線 読み出し / 書き込みのスイッチのオン オフを制御 ビット線 ワード線 ビット線 ワード線 セルトランジスタキャパシタ 0.175μm 情報の読み出し / 書き込み 電荷蓄積容量 容量に電荷が蓄積されているか否かで情報を記憶する キャパシタ Word line WL Bit line BL SRAM の動作原理 A Transfer gate B Bit line /BL Flip-Flop (=F/F) フラッシュメモリの動作原理 Vcg ソース コントロールゲート ドレイン フローティングゲート n+ n+ トランジスタ記号 Vcg Stable Circuit P-well Vs Vsub Vd Data A B 基板 (Vsub) 1 0 High Low Low High High Low ゲート電圧はコントロールケ ートから与えるフローティングゲートは絶縁膜で覆われているフローティングゲートに電子を出し入れすることでデータ書き込み 19 20

6 消去状態 ( 1 ) 書き込み状態 ( 0 ) ソース コントロールゲート ドレイン ソース フローティン n+ n+ グゲート n+ n+ ドレイン フラッシュメモリの構造 (90nm NAND flash memory) 90nm コントロールゲートト ( ワード線 ) Inter-poly dielectric P-well 消去 P-well 書き込み フローティングゲート ( 電荷蓄積層 ) チャネルができて電流が流れる チャネルができず導通しない Tunnel oxide Si 基板 フラッシュメモリのセル構造比較 NAND AG-AND NROM NOR Bit line(metal) Contact NANDフラッシュメモリの動作原理 Cell Circuit Word line(poly) Unit Cell Source line (Diff. Layer) Word line(poly) Unit Cell Source line (Diff. Layer) 3F Word line(poly) Unit Cell Bit / Source line (Diff. Layer) Source line (Diff. Layer) Word line(poly) Unit Cell Layout 5F Crosssection Cell Size 4F 2 6F 2 4F 2 10F 2 特徴 構成が極めて簡単 コンタクト数が少ない 微細化が容易 23 24

7 NAND フラッシュの書き込み / 消去動作 書き込み書込み 消去 2 2 (p-well) 書き込み 消去時のエネルギーバンド図 書き込み +20 V Tunnel Oxide Si 0 V 電子注入 Tunnel Oxide 消去 Si セルのしきい値電圧 セルのしきい値電圧 電子放出 +20 V FN トンネル電流 FN トンネル電流 2 α J E exp( ) E [ 10[ 8 ] FN N-Tunnelin ng Curren nt (A/cm) d = 10 nm 書き込みは大電流 読み出し データ保持 Gate Voltage (V) では電流は流れない [ 書き込み ] 2 [ 読み出し ] 4V FN トンネル書き込みは微細化に有利 NAND FN トンネル書き込み 2 NOR ホットエレクトロン書き込み 1 NAND : ソース ドレイン間電位差なし ゲート長の縮小が可能 大容量化が可能 5V 27 28

8 FN トンネル書き込みは低消費電力 高速 NAND NOR 2 1 5V NAND フラッシュメモリの大容量化技術 消費電流 : 大 NAND: 低消費電力 ( 記憶に必要な電荷しか流れない ) 大量データの一括書込み ( ページ書き込み ) が可能 高速書込みを実現 素子分離技術 多値技術 MCP 技術 素子分離技術の改良による面積縮小 メモリセル断面構造 (256M-NAND) 従来 (LOCOS) 新技術 (Shallow Trench Isolation) 1st 2nd WL 2nd 1st F 1. F 1. 27% 面積縮小 0.3μm 0.25μm Cell size : 0.29μm

9 多値メモリ (MLC : Multi-level cell) 回路による大容量化 Vth(V) (0) (1) Number of Bit 2 値 NAND(1 bit/cell) Vth(V) 長所 大容量化 低コスト化 90% 以上の製品が2bit/cell 3bit/cell, 4bit/cellは2008~2009 年に商品化 短所 書込み 読出し速度の低下 (1,0) 信頼性の低下 (0,0) (1,0) (1,1) 多値 NAND(2 bit/cell) 高速書き込み回路の導入強力な ECC( 誤り訂正符号 ) の導入 33 多値化による信頼性の低下 多値化により状態間の電子数差が減少し不良率が増加 電子数の差 200 個 60 個 30 個 20 個以下 34 コントローラー & メモリシステム 初期のメモリカード (Smart Media): メモリのみ MCP (Multi-Chip Package) 技術による大容量化 6Chip St-MCP Chip6 Chip5 Chip4 Chip3 Chip2 Chip1 1.4mm m 現在のメモリカード (SD Card): コントローラー & メモリ 0.65mm WIRE BOND Chip6 NAND Chip Controller Chip コントローラーでECC ( 誤り訂正符号 ) 実行 3% の不良を訂正可能 PKG Size : 11x14x1.4mm Ball Count : 225balls Ball Pitch : 0.65mm PCB 35 Chip5 Chip4 Chip3 Chip2 Chip1 36

10 ze ( um 2 ) Cell Si NAND フラッシュメモリの大容量化の進展 LOCOS 32M 64M Control Floating ONO WSi Gate Gate Tunnel OxideLOCOS Floating Gate Control Gate LOCOS SA- 0.25um~0.13um 素子分離技術 256M 多値技術 512M Control Gate ONO WSi Tunnel Oxide Floati ng Gate Floating Gate Control Gate 1G 1G 2G 2G 4G Super SA- 90nm~ Control Gate Floating Gate Tunnel Oxide 4G 8G Floating Gate Control Gate 8G 16G 16G 32G 4 Level Cell 350nm 250nm 160nm 130nm 90nm 70nm 56nm 43nm Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan- Jan New Materials New Structure 32G 64G 3Xnm Jan- Jan- Jan IEDM nm 1G Flash フラッシュメモリの大容量化 ISSCC nm 2G Flash 16G ビット =160 億ビット脳のニューロン数 :1000 億個 ISSCC nm 8G Flash ISSCC nm 16G Flash 38 40nm とはどれぐらいの大きさか? 3000km 同じ倍率 1cm 日本列島に家を 160 億軒びっしりと建てるイメージ 9m 40nm サイズ 39

Microsoft PowerPoint - 6.memory.ppt

Microsoft PowerPoint - 6.memory.ppt 6 章半導体メモリ 広島大学岩田穆 1 メモリの分類 リードライトメモリ : RWM リードとライトができる ( 同程度に高速 ) リードオンリメモリ : ROM 読み出し専用メモリ, ライトできない or ライトは非常に遅い ランダムアクセスメモリ : RAM 全番地を同時間でリードライトできる SRAM (Static Random Access Memory) 高速 DRAM (Dynamic

More information

スライド タイトルなし

スライド タイトルなし 2019. 7.18 Ibaraki Univ. Dept of Electrical & Electronic Eng. Keiichi MIYAJIMA 今後の予定 7 月 18 日メモリアーキテクチャ1 7 月 22 日メモリアーキテクチャ2 7 月 29 日まとめと 期末テストについて 8 月 5 日期末試験 メモリアーキテクチャ - メモリ装置とメモリアーキテクチャ - メモリアーキテクチャメモリ装置とは?

More information

計算機ハードウエア

計算機ハードウエア 計算機ハードウエア 209 年度前期 第 5 回 前回の話 (SH745) (32 bit) コンピュータバスの構成 インタフェース (6 bit) I/O (Input/ Output) I/O (22 bit) (22 bit) 割り込み信号リセット信号 コンピュータバスは コンピュータ本体 () と そのコンピュータ本体とデータのやり取りをする複数の相手との間を結ぶ 共用の信号伝送路である クロック用クリスタル

More information

計算機ハードウエア

計算機ハードウエア 計算機ハードウエア 2017 年度前期 第 4 回 前回の話 コンピュータバスの構成 データバス I/O (Input/ Output) CPU メモリ アドレスバス コントロールバス コンピュータバスは コンピュータ本体 (CPU) と そのコンピュータ本体とデータのやり取りをする複数の相手との間を結ぶ 共用の信号伝送路である CPU は バス を制御して 複数のデバイス ( メモリや I/O)

More information

Microsoft PowerPoint - 集積回路工学(5)_ pptm

Microsoft PowerPoint - 集積回路工学(5)_ pptm 集積回路工学 東京工業大学大学院理工学研究科電子物理工学専攻 松澤昭 2009/0/4 集積回路工学 A.Matuzawa (5MOS 論理回路の電気特性とスケーリング則 資料は松澤研のホームページ htt://c.e.titech.ac.j にあります 2009/0/4 集積回路工学 A.Matuzawa 2 インバータ回路 このようなインバータ回路をシミュレーションした 2009/0/4 集積回路工学

More information

Microsoft Word - 10gun_04hen_04.doc

Microsoft Word - 10gun_04hen_04.doc 10 群 ( 集積回路 ) 4 編 ( メモリ LSI) 4 章不揮発性大容量メモリ ( 執筆者 : 仁田山晃寛 )[2010 年 1 月受領 ] 概要 Code Storage Memory または Data Storage Memory として大容量のメモリ LSI を提供する不揮発性大容量メモリの最近の技術動向を概観し, 今後の技術展望を論じる. 本章の構成 本編では, 不揮発性大容量メモリの代表例として,NAND-flash

More information

Microsoft PowerPoint - semi_ppt07.ppt

Microsoft PowerPoint - semi_ppt07.ppt 半導体工学第 9 回目 / OKM 1 MOSFET の動作原理 しきい電圧 (V( TH) と制御 E 型と D 型 0 次近似によるドレイン電流解析 半導体工学第 9 回目 / OKM 2 電子のエネルギーバンド図での考察 金属 (M) 酸化膜 (O) シリコン (S) 熱平衡でフラットバンド 伝導帯 E c 電子エネルギ シリコンと金属の仕事関数が等しい 界面を含む酸化膜中に余分な電荷がない

More information

Microsoft PowerPoint - 集積デバイス工学7.ppt

Microsoft PowerPoint - 集積デバイス工学7.ppt 集積デバイス工学 (7 問題 追加課題 下のトランジスタが O する電圧範囲を求めよただし T, T - とする >6 問題 P 型 MOS トランジスタについて 正孔の実効移動度 μ.7[m/ s], ゲート長.[μm], ゲート幅 [μm] しきい値電圧 -., 単位面積あたりの酸化膜容量

More information

Microsoft PowerPoint - semi_ppt07.ppt [互換モード]

Microsoft PowerPoint - semi_ppt07.ppt [互換モード] 1 MOSFETの動作原理 しきい電圧 (V TH ) と制御 E 型とD 型 0 次近似によるドレイン電流解析 2 電子のエネルギーバンド図での考察 理想 MOS 構造の仮定 : シリコンと金属の仕事関数が等しい 界面を含む酸化膜中に余分な電荷がない 金属 (M) 酸化膜 (O) シリコン (S) 電子エ金属 酸化膜 シリコン (M) (O) (S) フラットバンド ネルギー熱平衡で 伝導帯 E

More information

プログラマブル論理デバイス

プログラマブル論理デバイス 第 8 章プログラマブル論理デバイス 大阪大学大学院情報科学研究科今井正治 E-mail: [email protected] http://www-ise.ist.osaka-u.ac.jp/~imai/ 26/2/5 26, Masaharu Imai 講義内容 PLDとは何か PLA FPGA Gate Arra 26/2/5 26, Masaharu Imai 2 PLD とは何か

More information

報道機関各位 平成 30 年 5 月 14 日 東北大学国際集積エレクトロニクス研究開発センター 株式会社アドバンテスト アドバンテスト社製メモリテスターを用いて 磁気ランダムアクセスメモリ (STT-MRAM) の歩留まり率の向上と高性能化を実証 300mm ウェハ全面における平均値で歩留まり率の

報道機関各位 平成 30 年 5 月 14 日 東北大学国際集積エレクトロニクス研究開発センター 株式会社アドバンテスト アドバンテスト社製メモリテスターを用いて 磁気ランダムアクセスメモリ (STT-MRAM) の歩留まり率の向上と高性能化を実証 300mm ウェハ全面における平均値で歩留まり率の 報道機関各位 平成 30 年 5 月 1 日 東北大学国際集積エレクトロニクス研究開発センター 株式会社アドバンテスト アドバンテスト社製メモリテスターを用いて 磁気ランダムアクセスメモリ (STT-MRAM) の歩留まり率の向上と高性能化を実証 300mm ウェハ全面における平均値で歩留まり率の向上 (91% から 97%) と 高速動作特性の向上を実証する実験に成功 標記について 別添のとおりプレスリリースいたしますので

More information

PowerPoint Presentation

PowerPoint Presentation 半導体電子工学 II 神戸大学工学部 電気電子工学科 12/08/'10 半導体電子工学 Ⅱ 1 全体の内容 日付内容 ( 予定 ) 備考 1 10 月 6 日半導体電子工学 I の基礎 ( 復習 ) 11/24/'10 2 10 月 13 日 pn 接合ダイオード (1) 3 10 月 20 日 4 10 月 27 日 5 11 月 10 日 pn 接合ダイオード (2) pn 接合ダイオード (3)

More information

支援財団研究活動助成 生体超分子を利用利用した 3 次元メモリデバイスメモリデバイスの研究 奈良先端科学技術大学院大学物質創成科学研究科小原孝介

支援財団研究活動助成 生体超分子を利用利用した 3 次元メモリデバイスメモリデバイスの研究 奈良先端科学技術大学院大学物質創成科学研究科小原孝介 2009.3.10 支援財団研究活動助成 生体超分子を利用利用した 3 次元メモリデバイスメモリデバイスの研究 奈良先端科学技術大学院大学物質創成科学研究科小原孝介 研究背景研究背景研究背景研究背景データデータデータデータの種類種類種類種類データデータデータデータの保存保存保存保存パソコンパソコンパソコンパソコンパソコンパソコンパソコンパソコンデータデータデータデータデータデータデータデータ音楽音楽音楽音楽音楽音楽音楽音楽写真写真写真写真記録媒体記録媒体記録媒体記録媒体フラッシュメモリフラッシュメモリフラッシュメモリフラッシュメモリ動画動画動画動画

More information

Microsoft PowerPoint - 4.CMOSLogic.ppt

Microsoft PowerPoint - 4.CMOSLogic.ppt 第 4 章 CMOS 論理回路 (1) CMOS インバータ 2008/11/18 広島大学岩田穆 1 抵抗負荷のインバータ V dd ( 正電源 ) R: 負荷抵抗 In Vin Out Vout n-mos 駆動トランジスタ グランド 2008/11/18 広島大学岩田穆 2 抵抗負荷のインバータ V gs I d Vds n-mos 駆動トランジスタ ドレイン電流 I d (n-mos) n-mosの特性

More information

スピントランジスタの基本技術を開発   ― 高速・低消費電力、メモリにもなる次世代半導体 ―

スピントランジスタの基本技術を開発   ― 高速・低消費電力、メモリにもなる次世代半導体 ― スピン MOS トランジスタの基本技術を開発 高速 低消費電力 不揮発の次世代半導体 本資料は 本年米国ボルチモアで開催の IEDM(International Electron Devices Meeting 2009) における当社講演 Read/Write Operation of Spin-Based MOSFET Using Highly Spin-Polarized Ferromagnet/MgO

More information

Microsoft PowerPoint pptx

Microsoft PowerPoint pptx 3.2 スイッチングの方法 1 電源の回路図表記 電源ラインの記号 GND ラインの記号 シミュレーションしない場合は 省略してよい ポイント : 実際には V CC と GND 配線が必要だが 線を描かないですっきりした表記にする 複数の電源電圧を使用する回路もあるので 電源ラインには V CC などのラベルを付ける 2 LED のスイッチング回路 LED の明るさを MCU( マイコン ) で制御する回路

More information

電子回路I_4.ppt

電子回路I_4.ppt 電子回路 Ⅰ 第 4 回 電子回路 Ⅰ 5 1 講義内容 1. 半導体素子 ( ダイオードとトランジスタ ) 2. 基本回路 3. 増幅回路 電界効果トランジスタ (FET) 基本構造 基本動作動作原理 静特性 電子回路 Ⅰ 5 2 半導体素子 ( ダイオードとトランジスタ ) ダイオード (2 端子素子 ) トランジスタ (3 端子素子 ) バイポーラトランジスタ (Biolar) 電界効果トランジスタ

More information

Microsoft PowerPoint - 集積デバイス工学5.ppt

Microsoft PowerPoint - 集積デバイス工学5.ppt MO プロセスフロー ( 復習 集積デバイス工学 ( の構成要素 ( 抵抗と容量 素子分離 -well 形成 ゲート形成 拡散領域形成 絶縁膜とコンタクト形成 l 配線形成 6 7 センター藤野毅 MO 領域 MO 領域 MO プロセスフロー ( 復習 素子分離 -well 形成 ゲート形成 拡散領域形成 絶縁膜とコンタクト形成 l 配線形成 i 膜 ウエルポリシリコン + 拡散 + 拡散コンタクト

More information

記 者 発 表 に つ い て

記 者 発 表 に つ い て 平成 28 年 5 月 16 日 IoT のリアルタイムデータ処理に向けた 高速フラッシュストレージ ~ アプリケーションや書き換え回数に応じた動的な誤り訂正回路の 最適化により 最大 3 倍のデータ処理スピードの高速化に成功 ~ 概 要 学校法人中央大学 中央大学理工学部教授竹内健のグループは IoT のリアルタイムデータ処理に向けた 高速フラッシュストレージ技術を開発しました アプリケーションに応じて動的に誤り訂正回路を最適化することで

More information

PowerPoint プレゼンテーション

PowerPoint プレゼンテーション コンピュータアーキテクチャ 第 11 週 制御アーキテクチャ メモリの仕組 2013 年 12 月 4 日 金岡晃 授業計画 第 1 週 (9/25) 第 2 週 (10/2) 第 3 週 (10/9) 第 4 週 (10/16) 第 5 週 (10/23) 第 6 週 (10/30) 第 7 週 (11/6) 授業概要 2 進数表現 論理回路の復習 2 進演算 ( 数の表現 ) 演算アーキテクチャ

More information

(Microsoft PowerPoint - \217W\220\317\211\361\230H\215H\212w_ ppt)

(Microsoft PowerPoint - \217W\220\317\211\361\230H\215H\212w_ ppt) 集積回路工学 東京工業大学 大学院理工学研究科 電子物理工学専攻 集積回路工学 1 レイアウトの作業 トランジスタの形状と位置を決定 トランジスタ間を結ぶ配線の経路を決定 製造工程の製造精度に対し 十分な余裕を持った設計ー > デザインルール チップ面積の最小化 遅延の最小化 消費電力の最小化 仕様設計 Schematic の作成 / 修正 Simulation DRC/LVS OK? OK? LPE/Simulation

More information

処理速度1 パッケージ SSD essd(embedded-ssd) シリーズ SSD と HDD がすみ分け 連携するクラウド時代のストレージシステム デジタル化やインターネット クラウドコンピューティングなどの普及により 日々生成される情報量は加速度的に増大し 2007 年に使用可能なストレージ

処理速度1 パッケージ SSD essd(embedded-ssd) シリーズ SSD と HDD がすみ分け 連携するクラウド時代のストレージシステム デジタル化やインターネット クラウドコンピューティングなどの普及により 日々生成される情報量は加速度的に増大し 2007 年に使用可能なストレージ 1 パッケージ SSD essd (embedded-ssd) シリーズ SSD ソリューションの新たな進化ステージ 各種電子機器において HDD を代替 補完するストレージデバイスとして SSD( ソリッドステートドライブ ) の導入が急速に進んでいます SSD の性能を左右するのは搭載されるメモリコントローラ IC です TDK の新製品 1 パッケージ SSD essd シリーズ は マルチチップパッケージ技術により

More information

富士通セミコンダクタープレスリリース 2009/05/19

富士通セミコンダクタープレスリリース 2009/05/19 [ デバイス ] 2009 年 5 月 19 日富士通マイクロエレクトロニクス株式会社 世界初!125 動作の SiP 向け低消費電力メモリを新発売 ~ メモリの耐熱性向上により 消費電力の大きな高性能デジタル家電に最適 ~ 富士通マイクロエレクトロニクス株式会社 ( 注 1) は DDR SDRAM インターフェースを持つメモリでは世界で初めて動作温度範囲を 125 まで拡張したコンシューマ FCRAM(

More information

15群(○○○)-8編

15群(○○○)-8編 8 群 ( 情報入出力 記録装置と電源 )- 2 編 ( 情報ストレージ ) 4 章フラッシュメモリ ( 執筆者 : 田中真一 )[2011 年 2 月受領 ] 概要 フラッシュメモリは 1984 年に舛岡らによって提案された半導体不揮発性メモリの一つである. 開発当初は紫外線でデータの消去を行う EPROM(Erasable Programmable Random Access Memory) や

More information

テストコスト抑制のための技術課題-DFTとATEの観点から

テストコスト抑制のための技術課題-DFTとATEの観点から 2 -at -talk -talk -drop 3 4 5 6 7 Year of Production 2003 2004 2005 2006 2007 2008 Embedded Cores Standardization of core Standard format Standard format Standard format Extension to Extension to test

More information

Microsoft PowerPoint - 2.devi2008.ppt

Microsoft PowerPoint - 2.devi2008.ppt 第 2 章集積回路のデバイス MOSトランジスタダイオード抵抗容量インダクタンス配線 広島大学岩田穆 1 半導体とは? 電気を通す鉄 アルミニウムなどの金属は導体 電気を通さないガラス ゴムなどは絶縁体 電気を通したり, 通さなかったり, 条件によって, 導体と絶縁体の両方の性質を持つことのできる物質を半導体半導体の代表例はシリコン 電気伝導率 広島大学岩田穆 2 半導体技術で扱っている大きさ 間の大きさ一般的な技術現在研究しているところナノメートル

More information

スライド 1

スライド 1 Front End Processes FEP WG - - NEC 1 ITRS2006 update 2 ITRS vs. 2-1 FET 2-2 Source Drain Extension 2-3 Si-Silicide 2-4 2-5 1 , FEP Front End Processes Starting Materials: FEP Si,, SOI SOI: Si on Insulator,

More information

詳細な説明 研究の背景 フラッシュメモリの限界を凌駕する 次世代不揮発性メモリ注 1 として 相変化メモリ (PCRAM) 注 2 が注目されています PCRAM の記録層には 相変化材料 と呼ばれる アモルファス相と結晶相の可逆的な変化が可能な材料が用いられます 通常 アモルファス相は高い電気抵抗

詳細な説明 研究の背景 フラッシュメモリの限界を凌駕する 次世代不揮発性メモリ注 1 として 相変化メモリ (PCRAM) 注 2 が注目されています PCRAM の記録層には 相変化材料 と呼ばれる アモルファス相と結晶相の可逆的な変化が可能な材料が用いられます 通常 アモルファス相は高い電気抵抗 平成 30 年 1 月 12 日 報道機関各位 東北大学大学院工学研究科 次世代相変化メモリーの新材料を開発 超低消費電力でのデータ書き込みが可能に 発表のポイント 従来材料とは逆の電気特性を持つ次世代不揮発性メモリ用の新材料開発に成功 今回開発した新材料を用いることで データ書換え時の消費電力を大幅に低減できることを確認 概要 東北大学大学院工学研究科知能デバイス材料学専攻の畑山祥吾博士後期課程学生

More information

アドテックの CFast カード 1. 高品質 高速の次世代フラッシュ製品 2. コントローラーとフラッシュの機能を最大限に生かし 安心して使用できる設計 3. 日本国内での生産 品質管理によりきめ細やかな管理体制を確立 4. 環境に配慮した部材調達 管理のもと生産 5. スピーディーなサポート体制

アドテックの CFast カード 1. 高品質 高速の次世代フラッシュ製品 2. コントローラーとフラッシュの機能を最大限に生かし 安心して使用できる設計 3. 日本国内での生産 品質管理によりきめ細やかな管理体制を確立 4. 環境に配慮した部材調達 管理のもと生産 5. スピーディーなサポート体制 産業機器用 CFast カード AD-FA シリーズのご紹介 アドテックの CFast カード 1. 高品質 高速の次世代フラッシュ製品 2. コントローラーとフラッシュの機能を最大限に生かし 安心して使用できる設計 3. 日本国内での生産 品質管理によりきめ細やかな管理体制を確立 4. 環境に配慮した部材調達 管理のもと生産 5. スピーディーなサポート体制 国内生産することにより 納期や解析の大幅短縮が可能に

More information

スライド 1

スライド 1 High-k & Selete 1 2 * * NEC * # * # # 3 4 10 Si/Diamond, Si/SiC, Si/AlOx, Si Si,,, CN SoC, 2007 2010 2013 2016 2019 Materials Selection CZ Defectengineered SOI: Bonded, SIMOX, SOI Emerging Materials Various

More information

電子回路I_6.ppt

電子回路I_6.ppt 電子回路 Ⅰ 第 6 回 電子回路 Ⅰ 7 講義内容. 半導体素子 ( ダイオードとトランジスタ ). 基本回路 3. 増幅回路 バイポーラトランジスタの パラメータと小信号等価回路 二端子対回路 パラメータ 小信号等価回路 FET(MOFET) の基本増幅回路と等価回路 MOFET の基本増幅回路 MOFET の小信号等価回路 電子回路 Ⅰ 7 増幅回路の入出力インピーダンス 増幅度 ( 利得 )

More information

3. フラッシュ メモリフラッシュ メモリは 現在 おもに用いられている構造は図 3のようなフローティング ゲート (Floating Gate= 浮遊ゲート 以下 FG) 型である 通常のMOSのゲート電極とSi 基板 ( チャンネル ) との間に どこにも繋がっていないFGがあり このFGに電荷

3. フラッシュ メモリフラッシュ メモリは 現在 おもに用いられている構造は図 3のようなフローティング ゲート (Floating Gate= 浮遊ゲート 以下 FG) 型である 通常のMOSのゲート電極とSi 基板 ( チャンネル ) との間に どこにも繋がっていないFGがあり このFGに電荷 メモリの大革命 3 次元 NAND フラッシュ 厚木エレクトロニクス / 加藤俊夫 1. はじめに ~メモリの全般状況 ~ 本レポートは 3 次元 NANDフラッシュ メモリ ( 以下 3D-NANDフラッシュ ) について詳しく説明するのが目的であるが メモリに詳しくない方のために まず最初に半導体メモリ全般について簡単に述べておく 現在 半導体メモリといえば DRAM(Dynamic Random

More information

Microsoft PowerPoint - アナログ電子回路3回目.pptx

Microsoft PowerPoint - アナログ電子回路3回目.pptx アナログ電 回路 3-1 電気回路で考える素 ( 能動素 ) 抵抗 コイル コンデンサ v v v 3-2 理 学部 材料機能 学科岩 素顕 [email protected] トランジスタ トランジスタとは? トランジスタの基本的な動作は? バイポーラトランジスタ JFET MOFET ( エンハンスメント型 デプレッション型 ) i R i L i C v Ri di v L dt i C

More information

目次 1. はじめに 2.OEG SSD 評価環境の構築 3.SSD 評価事例 4. まとめ Copyright 2015 Oki Engineering Co., Ltd. 2

目次 1. はじめに 2.OEG SSD 評価環境の構築 3.SSD 評価事例 4. まとめ Copyright 2015 Oki Engineering Co., Ltd. 2 2015 OEG セミナー SSD(Solid State Drive) 信頼性評価の環境構築と実施事例 2015 年 7 月 14 日 デバイス評価事業部 長野真人 Copyright 2015 Oki Engineering Co., Ltd. 目次 1. はじめに 2.OEG SSD 評価環境の構築 3.SSD 評価事例 4. まとめ Copyright 2015 Oki Engineering

More information

表 -1 シリアルデータ 転 送 性 能 表 -2 ランダムアクセス 時 間 図 -3 NAND セルアレイ NAND FTL NAND ECC NAND SSD NAND NAND NAND NAND 1 SSDの 動 作 およびHDDとの 比 較 * SSDの 性 能 SSD 1.8 2.5 H

表 -1 シリアルデータ 転 送 性 能 表 -2 ランダムアクセス 時 間 図 -3 NAND セルアレイ NAND FTL NAND ECC NAND SSD NAND NAND NAND NAND 1 SSDの 動 作 およびHDDとの 比 較 * SSDの 性 能 SSD 1.8 2.5 H フラッシュメモリの 最 新 技 術 動 向 解 SSDへの 応 用 竹 内 健 東 京 大 学 大 学 院 工 学 系 研 究 科 電 気 系 工 学 専 攻 工 学 部 電 気 電 子 工 学 科 NAND フラッシュメモリのコストが 劇 的 に 低 下 したことによ り,NAND フラッシュメモリを PC のストレージとして 使 う SSD(Solid-State Drive)が 注 目 を 集

More information

2 1997 1M SRAM 1 25 ns 1 100 250 1,000 DRAM 60 120 ns 50 5 10 50 10 20 ms 5,000,000 0.1 0.2 1

2 1997 1M SRAM 1 25 ns 1 100 250 1,000 DRAM 60 120 ns 50 5 10 50 10 20 ms 5,000,000 0.1 0.2 1 1 2 1997 1M SRAM 1 25 ns 1 100 250 1,000 DRAM 60 120 ns 50 5 10 50 10 20 ms 5,000,000 0.1 0.2 1 CPU 1 1 2 2 n CPU SRAM DRAM CPU 3 4 5 6 7 N+ N+ P SRAM DRAM 8 Computer Architecture 9 DRAM 3 4 10 11 Ta 2

More information

-2 外からみたプロセッサ GND VCC CLK A0 A1 A2 A3 A4 A A6 A7 A8 A9 A10 A11 A12 A13 A14 A1 A16 A17 A18 A19 D0 D1 D2 D3 D4 D D6 D7 D8 D9 D10 D11 D12 D13 D14 D1 MEMR

-2 外からみたプロセッサ GND VCC CLK A0 A1 A2 A3 A4 A A6 A7 A8 A9 A10 A11 A12 A13 A14 A1 A16 A17 A18 A19 D0 D1 D2 D3 D4 D D6 D7 D8 D9 D10 D11 D12 D13 D14 D1 MEMR 第 回マイクロプロセッサのしくみ マイクロプロセッサの基本的なしくみについて解説する. -1 マイクロプロセッサと周辺回路の接続 制御バス プロセッサ データ バス アドレス バス メモリ 周辺インタフェース バスの基本構成 Fig.-1 バスによる相互接続は, 現在のコンピュータシステムのハードウェアを特徴づけている. バス (Bus): 複数のユニットで共有される信号線システム内の データの通り道

More information

総合仕様

総合仕様 Dell Inspiron 300/400 仕様 本書には セットアップ ドライバのアップデート およびコンピュータのアップデートの際に必要となる可能性がある基本情報が記載されています メモ : 提供される内容は地域により異なる場合があります コンピュータの設定に関する詳細については スタートとサポートをクリックし お使いのコンピュータに関する情報を表示するためのオプションを選択してください ヘルプ

More information

PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Cir

PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Cir PIC の書き込み解説 PICライターを使うときに間違った使い方を見受ける 書き込み失敗の原因は知識不足にある やってはいけないことをしている 単に失敗だけならまだしも部品を壊してしまう 正しい知識を身に着けよう 書き込みに必要なピンと意味 ICSPを意識した回路設計の必要性 ICSP:In Circuit Serial Programmming 原則論を解説 PIC の種類によって多少異なる 1

More information

DRAM SRAM SDRAM (Synchronous DRAM) DDR SDRAM (Double Data Rate SDRAM) DRAM 4 C Wikipedia 1.8 SRAM DRAM DRAM SRAM DRAM SRAM (256M 1G bit) (32 64M bit)

DRAM SRAM SDRAM (Synchronous DRAM) DDR SDRAM (Double Data Rate SDRAM) DRAM 4 C Wikipedia 1.8 SRAM DRAM DRAM SRAM DRAM SRAM (256M 1G bit) (32 64M bit) 2016.4.1 II ( ) 1 1.1 DRAM RAM DRAM DRAM SRAM RAM SRAM SRAM SRAM SRAM DRAM SRAM SRAM DRAM SRAM 1.2 (DRAM, Dynamic RAM) (SRAM, Static RAM) (RAM Random Access Memory ) DRAM 1 1 1 1 SRAM 4 1 2 DRAM 4 DRAM

More information

スライド 1

スライド 1 Shibaura Institute of Technology EDS Fair 2011 国際学会の技術トレンドを読み解く ~ 過去 現在 未来 ~ 低消費電力設計 芝浦工業大学工学部情報工学科 宇佐美公良 低消費電力技術の論文発表件数の推移 論文発表件数 20 18 16 14 12 10 8 6 4 2 0 2007 2008 2009 2010 2011 年 ASP-DAC DAC ICCAD

More information

富士通セミコンダクター株式会社発表資料

富士通セミコンダクター株式会社発表資料 安心 安全を実現する安全を実現する FM3 マイコン 2012 年 6 月富士通セミコンダクター株式会社マイコンソリューション事業本部五十嵐稔行 Copyright 2010 FUJITSU LIMITED 目次 FM3 ロードマップ 安心 安全への取り組み安全への取り組み 1 Copyright 2010 FUJITSU LIMITED CPUロードマップとITRON系RTOS製品 T-Kernel/μT-Kernel

More information

Microsoft PowerPoint - 4.1I-V特性.pptx

Microsoft PowerPoint - 4.1I-V特性.pptx 4.1 I-V 特性 MOSFET 特性とモデル 1 物理レベルの設計 第 3 章までに システム~ トランジスタレベルまでの設計の概要を学んだが 製造するためには さらに物理的パラメータ ( 寸法など ) が必要 物理的パラメータの決定には トランジスタの特性を理解する必要がある ゲート内の配線の太さ = 最小加工寸法 物理的パラメータの例 電源配線の太さ = 電源ラインに接続されるゲート数 (

More information

untitled

untitled 1 211022 2 11150 211022384 3 1000 23% 77% 10% 10% 5% 20% 15% 40% 5% 3% 8% 16% 15% 42% 5% 6% 4 =1000 = 66 5 =1000 = 59 6 52%(42% 1000 7 56% 41% 40% 97% 3% 11%, 2% 3%, 41 7% 49% 30%, 18%, 40%, 83% =1000

More information

α α α α α α

α α α α α α α α α α α α 映像情報メディア学会誌 Vol. 71, No. 10 2017 図 1 レーザビーム方式 図 3 PLAS の断面構造 図 3 に PLAS の断面構造を示す PLAS はゲート電極上の チャネル部の部分的な領域のみをフォトマスクとエッチン グなしに結晶化することが可能である 従来のラインビー ム装置はゲート電極上 テーパー上 ガラス上などの表面 の結晶性制御の課題がある

More information

Microsoft PowerPoint - H30パワエレ-3回.pptx

Microsoft PowerPoint - H30パワエレ-3回.pptx パワーエレクトロニクス 第三回パワー半導体デバイス 平成 30 年 4 月 25 日 授業の予定 シラバスより パワーエレクトロニクス緒論 パワーエレクトロニクスにおける基礎理論 パワー半導体デバイス (2 回 ) 整流回路 (2 回 ) 整流回路の交流側特性と他励式インバータ 交流電力制御とサイクロコンバータ 直流チョッパ DC-DC コンバータと共振形コンバータ 自励式インバータ (2 回 )

More information

PowerPoint Presentation

PowerPoint Presentation ストレージの常識を変えた! ニンブルストレージのアーキテクチャー 企業システムがストレージに抱える課題 アプリケーションパフォーマンス不足 増え続けるデータ 仮想マシン アプリケーションデータ管理の複雑化 Compute Network 20X 10X 40-45% * CRM ERP CRM ERP CRM CRM ERP CRM Storage Same 年間データ増加率 CRM ERP CRM

More information

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している USB 用バススイッチ IC 2 to 1 Bus Switch 概要 は USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用しているため 高密度実装への対応が可能です 本 IC の入力にレベルシフト回路内蔵のため 外付けレベルシフト回路は不要です 特長 入力電圧範囲 :3.0V~3.6V

More information

目次 概要... 1 目次 電気的特性 静的特性 動的特性 静電容量特性 実効容量 ( エネルギー換算 ) スイッチング特性 dv/dt 耐量...

目次 概要... 1 目次 電気的特性 静的特性 動的特性 静電容量特性 実効容量 ( エネルギー換算 ) スイッチング特性 dv/dt 耐量... パワー MOSFET 電気的特性 概要 本資料はパワー MOSFET の電気的特性について述べたものです 1 目次 概要... 1 目次... 2 1. 電気的特性... 3 1.1. 静的特性... 3 1.2. 動的特性... 3 1.2.1. 静電容量特性... 3 1.2.2. 実効容量 ( エネルギー換算 )... 4 1.2.3. スイッチング特性... 5 1.2.4. dv/dt 耐量...

More information

スライド 0

スライド 0 Copyright 2014 Oki Engineering Co., Ltd. 2014 OEG セミナー 不揮発性メモリの信頼性評価事例 2014 年 7 月 8 日 デバイス評価事業部 長野真人 Copyright 2014 Oki Engineering Co., Ltd. 2 目次 1. はじめに 不揮発性メモリの動向と問題点 2.OEGの評価サービスと特徴 従来サービスと新サービス 3.

More information

記者発表開催について

記者発表開催について 2014 年 6 月 4 日 東京工業大学広報センター長大谷清 300mm ウエハーを厚さ 4µm に超薄化 -DRAM で検証 超小型大規模三次元メモリーに威力 - 概要 東京工業大学異種機能集積研究センターの大場隆之特任教授は ディスコ 富士通研究所 PEZY Computing( ペジーコンピューティング 東京都千代田区 ) WOW アライアンス ( 用語 1) と共同で 半導体メモリー (DRAM)

More information

mbed祭りMar2016_プルアップ.key

mbed祭りMar2016_プルアップ.key 1 2 4 5 Table 16. Static characteristics (LPC1100, LPC1100L series) continued T amb = 40 C to +85 C, unless otherwise specified. Symbol Parameter Conditions Min Typ [1] Max Unit Standard port pins, RESET

More information

AlGaN/GaN HFETにおける 仮想ゲート型電流コラプスのSPICE回路モデル

AlGaN/GaN HFETにおける 仮想ゲート型電流コラプスのSPICE回路モデル AlGaN/GaN HFET 電流コラプスおよびサイドゲート効果に関する研究 徳島大学大学院先端技術科学教育部システム創生工学専攻電気電子創生工学コース大野 敖研究室木尾勇介 1 AlGaN/GaN HFET 研究背景 高絶縁破壊電界 高周波 高出力デバイス 基地局などで実用化 通信機器の発達 スマートフォン タブレットなど LTE LTE エンベロープトラッキング 低消費電力化 電源電圧を信号に応じて変更

More information

PowerPoint Presentation

PowerPoint Presentation 半導体電子工学 II 神戸大学工学部電気電子工学科 小川真人 09/01/21 半導体電子工学 II 日付内容 ( 予定 ) 備考 1 10 月 1 日半導体電子工学 I の基礎 ( 復習 ) 2 10 月 8 日半導体電子工学 I の基礎 ( 復習 ) 3 10 月 15 日 pn 接合ダイオード (1) 4 10 月 22 日 pn 接合ダイオード (2) 5 10 月 29 日 pn 接合ダイオード

More information

Microsoft Word LenovoSystemx.docx

Microsoft Word LenovoSystemx.docx Lenovo System x シリーズ データベースサーバー移行時の ハードウェア選定のポイント 2015 年 5 月作成 1 目次 1) 本ガイドの目的... 3 2) System x3550 M3 と x3550 M5 の比較ポイント... 3 CPU コア数の増加... 4 仮想化支援技術の性能向上... 4 メモリモジュールの大容量化... 5 低消費電力化... 5 ストレージの大容量化と搭載可能数の増加...

More information

スライド 1

スライド 1 RL78/G13 周辺機能紹介安全機能 ルネサスエレクトロニクス株式会社 ルネサス半導体トレーニングセンター 2013/08/02 Rev. 0.00 00000-A コンテンツ 安全機能の概要 フラッシュ メモリ CRC 演算機能 RAM パリティ エラー検出機能 データの保護機能 RAM ガード機能 SFR ガード機能 不正メモリ アクセス機能 周辺機能を使用した安全機能 周波数検出機能 A/D

More information

RW1097-0A-001_V0.1_170106

RW1097-0A-001_V0.1_170106 INTRODUCTION RW1097 is a dot matrix LCD driver & controller LSI which is fabricated by low power CMOS technology. It can display 1line/2line/3line/4line/5line/6lines x 12 (16 x 16 dot format) with the

More information

Microsoft PowerPoint LCB_8.ppt

Microsoft PowerPoint LCB_8.ppt ( 第 8 回 ) 鹿間信介摂南大学理工学部電気電子工学科 論理記号 5. 論理機能記号と論理記号 5.. 論理機能記号 5..2 論理記号 5..4 ダイオードによるゲート回路 5..3 論理回路の結線と論理ゲートの入出力特性 (DTL & TTL) 演習 頻度 中間試験結果 35 3 25 2 5 5 最小 3 最大 (6 名 ) 平均 74. 6 以上 86 人 (76%) 6 未満 27 人

More information

Microsoft PowerPoint - FPGA

Microsoft PowerPoint - FPGA PLD と FPGA VLD 講習会 京都大学小林和淑 1 PLD FPGA って何 PLD: Programmable Logic Device プログラム可能な論理素子 FPGA: Field Programmable Gate Array 野外でプログラム可能な門の隊列? Field: 設計現場 Gate Array: 論理ゲートをアレイ上に敷き詰めたLSI MPGA: Mask Programmable

More information

Microsoft PowerPoint pptx

Microsoft PowerPoint pptx 4.2 小信号パラメータ 1 電圧利得をどのように求めるか 電圧ー電流変換 入力信号の変化 dv BE I I e 1 v be の振幅から i b を求めるのは難しい? 電流増幅 電流ー電圧変換 di B di C h FE 電流と電圧の関係が指数関数になっているのが問題 (-RC), ただし RL がない場合 dv CE 出力信号の変化 2 pn 接合の非線形性への対処 I B 直流バイアスに対する抵抗

More information

MOSFET dv/dt 影響について Application Note MOSFET dv/dt 影響について 概要 MOSFET のドレイン - ソース間の dv / dt が大きいことが問題を引き起こすことがあります この現象の発生要因とその対策について説明します Tosh

MOSFET dv/dt 影響について Application Note MOSFET dv/dt 影響について 概要 MOSFET のドレイン - ソース間の dv / dt が大きいことが問題を引き起こすことがあります この現象の発生要因とその対策について説明します Tosh 概要 MOSFET のドレイン - ソース間の dv / d が大きいことが問題を引き起こすことがあります この現象の発生要因とその対策について説明します 1 目次 概要... 1 目次... 2 1. MOSFET の dv/d とは... 3 1.1. dv/d 発生のタイミング... 3 1.1.1. スイッチング過渡期の dv/d... 3 1.1.2. ダイオード逆回復動作時の dv/d...

More information

半導体技術分野の重要技術説明資料

半導体技術分野の重要技術説明資料 5 PC HDD TMR CPP-GMR Super-RENS MEMS Super-RENS MEMS DRAM SoC 1 景ストレージ不揮発性メモリ FeRAM 1T-FeRAM MRAM MgO MTJ PRAM RRAM PMC-RAM MRAM FeRAM 背景インターネットの高速化により 映画等のオンデマンド配信が拡大 大容量コンテンツの供給 保存に対応した大容量ストレージモバイル機器の多機能化

More information

lesson7.ppt

lesson7.ppt Lecture 7 Electrodynamical Carrier Doping: History p.7 Electrdodynamical Carrier Doping? pulse p.8 IV Hysteresis & NV Memory Crossing I-V curve I Low R Nonvolatile Switching +V pulse 0 -V pulse time -V

More information