SH7734 グループ イーサネット受信設定例 アプリケーションノート

Size: px
Start display at page:

Download "SH7734 グループ イーサネット受信設定例 アプリケーションノート"

Transcription

1 R01AN0898JJ0100 Rev.1.00 SH7734 R01AN0665JJ R01AN0665JJ SH R01AN0898JJ0100 Rev.1.00 Page 1 of 25

2 1. GETHER MAC Media Access Control E-DMAC 1.2 SFD CRC DDR2-SDRAM GMII Gigabit Media Independent InterfaceMII Media Independent InterfaceRMII Reduced Media independent Interface RMII R01UH0233JJ GETHER MAC E-DMAC 10/100Mbps GETHER GMII 1000Mbps MII 10/100Mbps TSU CAM Magic Packet 1.1 GETHER LSI PHY-LSI MAC E-DMAC R01UH0233JJ GETHER SH7734 MAC ) 00-0E FA( ) SFD MAC MAC / CRC R01AN0898JJ0100 Rev.1.00 Page 2 of 25

3 SH7734 R8A77343 EXTAL : MHz CPU clki400mhz SHwy clks200mhz SHwy clks1100mhz DDR MCK0/MCK0#/MCK1/MCK1#200MHz clkb50mhz clkp50mhz IO supply power(3.3v) Core supply power(1.25v) High-performance Embedded Workshop (Version ) C C/C++ Compiler Package for SuperH Family (V.9.04 release00) -cpu=sh4a -endian=little -include="$(projdir) inc" -change_message=warning -object="$(configdir) $(FILELEAF).obj" -debug -optimize=0 -gbr=auto -chgincpath -errorpath -global_volatile=0 -opt_range=all -infinite_loop=0 -del_vacant_loop=0 -struct_alloc=1 -nologo Ver 1.00 CS0 29 MMU WDT SH7734 R0P7734C00000RZ 3. R01AN0665JJ R01AN0895JJ R01AN0898JJ0100 Rev.1.00 Page 3 of 25

4 RMII PHY-LSI LAN88710AM SMSC SH7734 R0P7734C00000RZ 4.1 PHY-LSI RMII R01AN0898JJ0100 Rev.1.00 Page 4 of 25

5 RMII0_MDC RMII RMII0_MDIO RMII RMII0_CRS_DV RMII RMII0_RX_ER RMII RMII0_RXD0 RMII RMII0_RXD1 RMII RMII0_TXD_EN RMII RMII0_TXD0 RMII RMII0_TXD1 RMII REF50CK 50MHz R01AN0898JJ0100 Rev.1.00 Page 5 of 25

6 GETHER R01AN0898JJ0100 Rev.1.00 Page 6 of 25

7 R01AN0665JJ 5.1 sh7734_main.c r_ether.c r_phy.c PHY-LSI dbsct.c intprg.c r_ether.h r_phy.h PHY-LSI typedefine.h vecttbl.src R01AN0898JJ0100 Rev.1.00 Page 7 of 25

8 NUM_OF_USER_BUFFER 10 NUM_OF_TX_DESCRIPTOR 8 NUM_OF_RX_DESCRIPTOR 8 NUM_OF_TX_BUFFER 8 NUM_OF_RX_BUFFER 8 SIZE_OF_BUFFER 1600 MIN_FRAME_SIZE 60 MAX_FRAME_SIZE 1514 LOOP_100us s EDMAC_EESIPR_INI_SEND H GETHER EESIPR EDMAC_EESIPR_INI_RECV H F GETHER EESIPR EDMAC_EESIPR_INI_EtherC H GETHER EESIPR E-MAC E-MAC EtherC_ECSIPR_INI H GETHER ECSIPR R01AN0665JJ R01AN0898JJ0100 Rev.1.00 Page 8 of 25

9 /* ==== Transmit descriptor ==== */ typedef union { uint32_t LONG; struct{ uint32_t TACT:1; /* Transmit descriptor enabled */ uint32_t TDLE:1; /* End of transmit descriptor */ uint32_t TFP :2; /* Location 1, 0 within transmit frame */ uint32_t TFE :1; /* Transmit frame error */ uint32_t TWBI :1; /* Write-back completion interrupt notification */ uint32_t reserved1 :16; /* Reserved */ uint32_t TFS9:1; /* Transmit FIFO underflow (TCU bit in EESR) */ uint32_t TFS8:1; /* Transmit abort detect (TABT bit in EESR) */ uint32_t reserved2 :8; /* Reserved */ }BIT; } td0_t; typedef struct { #if defined(_big) uint16_t TDL; /* Transmit buffer data length (Big endian) */ uint16_t reserved; #else uint16_t reserved; uint16_t TDL; /* Transmit buffer data length (Little endian) */ #endif } td1_t; typedef struct { uint8_t *TBA; /* Address of transmit buffer */ } td2_t; typedef struct tag_edmac_send_desc { td0_t td1_t td2_t struct td0; td1; td2; tag_edmac_send_desc *pnext; } edmac_send_desc_t; /* ==== Receive descriptor ==== */ typedef union R01AN0898JJ0100 Rev.1.00 Page 9 of 25

10 { uint32_t LONG; struct{ uint32_t RACT:1; /* Receive descriptor enabled */ uint32_t RDLE:1; /* End of receive descriptor */ uint32_t RFP :2; /* Location 1,0 within receive frame */ uint32_t RFE :1; /* Receive frame error */ uint32_t PV :1; /* Padding insertion */ uint32_t reserved1:16; /* Reserved */ uint32_t RFS9:1; /* Receive FIFO overflow (RFOF bit in EESR) */ uint32_t RFS8:1; /* Receive abort detect (RABT bit in EESR) */ uint32_t RFS7:1; /* Receive multicast frames (RMAF bit in EESR) */ uint32_t RFS6:1; /* Carrier extension error (CEEF bit in EESR) */ uint32_t RFS5:1; /* Carrier extension loss (CELF bit in EESR) */ uint32_t RFS4:1; /* Residual bits frame receive error (RRF bit in EESR) */ uint32_t RFS3:1; /* Long frame receive error (RTLE bit in EESR) */ uint32_t RFS2:1; /* Short frame receive error (RTSF bit in EESR) */ uint32_t RFS1:1; /* PHY-LSI receive error (PRE bit in EESR) */ uint32_t RFS0:1; /* Receive frame CRC error detected (CERF bit in EESR) */ }BIT; } rd0_t; typedef struct { #if defined(_big) uint16_t RBL; /* Receive buffer length (Big endian) */ uint16_t RDL; /* Receive data length (Big endian) */ #else uint16_t RDL; /* Receive data length (Little endian) */ uint16_t RBL; /* Receive buffer length (Little endian) */ #endif } rd1_t; typedef struct { uint8_t *RBA; /* Receive buffer address */ } rd2_t; typedef struct tag_edmac_recv_desc { rd0_t rd1_t rd2_t rd0; rd1; rd2; struct tag_edmac_recv_desc *pnext; } edmac_recv_desc_t; /* ==== The whole transmit/receive descriptors (must be allocated in 16-byte boundaries) ==== */ R01AN0898JJ0100 Rev.1.00 Page 10 of 25

11 typedef struct { edmac_send_desc_t send[num_of_tx_descriptor]; edmac_recv_desc_t recv[num_of_rx_descriptor]; edmac_send_desc_t *psend_top; /* Registration location of transmit descriptors */ edmac_recv_desc_t *precv_end; /* Registration location and reception end of transmit descriptors */ } txrx_descriptor_set_t; /* ==== Transmit/receive buffers (must be allocated in 32-byte boundaries) ==== */ /* ---- Definition of all transmit/receive buffer areas ---- */ typedef struct { uint8_t send[num_of_tx_buffer][size_of_buffer]; uint8_t recv[num_of_rx_buffer][size_of_buffer]; } txrx_buffer_set_t; typedef struct { uint8_t frame[size_of_buffer]; uint32_t len; uint8_t wk[12]; } USER_BUFFER; static 5.3 static static uint8_t mac_addr MAC R_Ether_Open static USER_BUFFER recv R_Ether_Read static volatile txrx_descriptor_set_t eth_desc R_Ether_Read lan_desc_create static volatile txrx_buffer_set_t eth_buf lan_desc_create R_Ether_Open R_Ether_Read R_Ether_Close GETHER GETHER GETHER R01AN0898JJ0100 Rev.1.00 Page 11 of 25

12 5.7 R_Ether_Open GETHER r_ether.h int R_Ether_Open(uint32_t ch, uint8_t mac_addr[]) GETHER uint32_t ch E-MAC uint8_t mac_addr[] E-MAC MAC [R_ETHER_OK(0)] [R_ETHER_ERROR(-1)] MAC GETHER MAC 0 EEPROM 1 E-MAC 0 R_Ether_Read r_ether.h int R_Ether_Read(uint32_t ch, void *buf ) E-DMAC uint32_t ch void *buf E-MAC (0) [R_ETHER_ERROR(-1)] [R_ETHER_HARD_ERROR(-3) [R_ETHER_RECOVERABLE(-4) [R_ETHER_NODATA(-5) R_ETHER_HARD_ERROR(-3) R_ETHER_RECOVERABLE(-4) 1 E-MAC 0 R_Ether_Close GETHER r_ether.h int R_Ether_Close(uint32_t ch ) GETHER uint32_t ch E-MAC [R_ETHER_OK(0)] [R_ETHER_ERROR(-1)] R_ETHER_ERROR(-1) 1 E-MAC 0 R01AN0898JJ0100 Rev.1.00 Page 12 of 25

13 R01AN0898JJ0100 Rev.1.00 Page 13 of 25

14 5.8.2 GETHER 5.4 GETHER R_Ether_Open GETHER E-MAC/E-DMAC lan_reg_reset() lan_desc_create() MAC phy_autonego() no yes E-MAC/E-DMAC lan_reg_set() return(r_ether_ok) return(r_ether_error) 5.4 GETHER R01AN0898JJ0100 Rev.1.00 Page 14 of 25

15 5.8.3 GETHER 5.5 GETHER R_Ether_Close E-MAC/E-DMAC lan_reg_reset() GETHER GETHER return(r_ether_ok) 5.5 GETHER R01AN0898JJ0100 Rev.1.00 Page 15 of 25

16 5.8.4 GETHER 5.6 GETHER R_Ether_Read no yes Return(R_ETHER_NODATA) no yes R_ETHER_ERROR -1 no yes return 5.6 GETHER R01AN0898JJ0100 Rev.1.00 Page 16 of 25

17 5.8.5 E-MAC/EDMAC 5.7 E-MAC/EDMAC lan_reg_reset GETHER Bck 256 E-DMAC / /FIFO return 5.7 E-MAC/E-DMAC lan_desc_create return 5.8 R01AN0898JJ0100 Rev.1.00 Page 17 of 25

18 5.8.7 E-MAC/E-DMAC 5.9 E-MAC/E-DMAC lan_reg_set A E-MAC PHY_INT PAUSE E-DMAC PAUSE PAUSE / E-MAC/E-DMAC FIFO FIFO FIFO E-MAC/E-DMAC E-MAC E-MAC RMII/MII/GMII return A 5.9 E-MAC/E-DMAC R01AN0898JJ0100 Rev.1.00 Page 18 of 25

19 5.8.8 GETHER 5.10 GETHER INT_GEther E-MAC/E-DMAC (EESR) yes no no yes E-MAC yes no E-MAC/E-DMAC (ECSR0) 5Pcyc return 5.10 GETHER R01AN0898JJ0100 Rev.1.00 Page 19 of 25

20 5.8.9 PHY-LSI 5.11 PHY-LSI phy_autonego PHY-LSI 50ms LAN88710AM50ms MII1 phy_reg_read MII1(Basic Status)5 1 yes no no MII5 phy_reg_read MII5(Auto-Negotiation Link Partner Ability)8 5 yes return 5.11 PHY-LSI PHY-LSI PHY-LSI phy_reg_read mii_preamble mii_cmd mii_z DATA mii_reg_read mii_z return 5.12 PHY-LSI 1 R01AN0898JJ0100 Rev.1.00 Page 20 of 25

21 mii_preamble mii_cmd no 1 1 mii_write_1 32 yes return b15-b14 ST01) b13-b12 OP (10 or 01) b11-b7 PHYAD (xxxxx) b6-b2 REGAD (xxxxx) =1? no 1 0 mii_write_0 yes 1 1 mii_write_1 1 no 14 return yes 5.13 PHY-LSI 2 mii_z mii_reg_read PIR 0x PIR 0x PIR 0x PIR 0x return PIR 0x PIR 0x PIR MDI PIR 0x PIR 0x no 16 return yes 5.14 PHY-LSI 3 R01AN0898JJ0100 Rev.1.00 Page 21 of 25

22 mii_write_1 mii_write_0 PIR 0x PIR 0x PIR 0x PIR 0x PIR 0x PIR 0x PIR 0x PIR 0x return END 5.15 PHY-LSI 4 R01AN0898JJ0100 Rev.1.00 Page 22 of 25

23 P ROM C ROM P$PSEC ROM C$BSEC ROM C$DSEC ROM D ( ) ROM B RAM R RAM PRAM ROM P RAM H H 0C S RAM 0x0FFFF9F0 PINTHandler / ROM VECTTBL ROM INTTBL ROM PIntPRG ROM H SP_S TLB RAM H 8FFFFDF0 RSTHandler ROM PResetPRG ROM P_LBSC_ROM ROM LBSC ROM P_DBSC3_ROM ROM DBSC3 ROM PnonCache ROM () H A BETH_DESC RAM H AD BETH_BUFF RAM H AD BETH_BUFF2 RAM H AD INTTBL_OL RAM H E500E000 OL PINTHandler_IL / RAM H E P0 ( MMU ) P1 ( MMU ) P2 ( MMU ) IL PIntPRG_IL RAM P_LBSC_IL ROM LBSC RAM R01AN0665JJ R01AN0898JJ0100 Rev.1.00 Page 23 of 25

24 6. 7. R01UH0233JJ Rev.1.00 SuperH C/C++ V.9.04 Rev.1.00 R01AN0898JJ0100 Rev.1.00 Page 24 of 25

25 R01AN0898JJ0100 Rev.1.00 Page 25 of 25

26 Rev A-1

27 1. CMOS LSI LSI 2. LSI

28 (03) Renesas Electronics Corporation. All rights reserved. Colophon 1.1

SH7734グループ SH7734初期設定例 アプリケーションノート

SH7734グループ SH7734初期設定例 アプリケーションノート R01AN0665JJ0101 Rev.1.01 CS0 CS0 NAND MMC esd HIF CS0 NOR SH-4A SH7730 RJJ06B0864 SH-4A SH SH7730 RJJ06B0864 R8A77343 SH7734 R01UH0233JJ 1.... 2 2.... 4 3.... 4 4.... 5 5.... 6 6.... 8 7.... 15 8.... 26

More information

SH7216 グループ USB ファンクションモジュール USB コミュニケーションクラス アプリケーションノート

SH7216 グループ USB ファンクションモジュール USB コミュニケーションクラス アプリケーションノート SH7216 USB USB SH7216 USB USB USB SH7216 R01AN2201JJ0100 Rev.1.00 1.... 2 2.... 3 3. USB... 19 4.... 25 R01AN2201JJ0100 Rev.1.00 Page 1 of 26 SH7216 USB USB 1. SH7216 USB USB USB 1.1 INTC PFC USB USB SCI

More information

SH7730グループ アプリケーションノート BSC バイト選択付きSRAM設定例

SH7730グループ アプリケーションノート BSC バイト選択付きSRAM設定例 RJJ06B1099-0001 Rev.0.01 (BSC) SH7730 1.... 2 2.... 3 3.... 20 RJJ06B1099-0001 Rev.0.01 Page 1 of 20 1. 1.1 64M (8M 8 / 4M 16 ) 16 (BSC) / 1.2 (BSC) 1.3 : SH7730 (R8A77301) : 64M : R1WV6416R (8M 8 / 4M

More information

RXファミリ 多重割り込みの使い方 アプリケーションノート

RXファミリ 多重割り込みの使い方 アプリケーションノート RAN954JJ Rev.. RX.... 2 2.... 4 3.... 4 4.... 5 5.... 6 6.... 4 7.... 4 RAN954JJ Rev.. Page of 5 . IRQ IRQ3 PSW I PSW I I. #pragma interrupt (enable) : RX22 IRQ #pragma interrupt (Excep_IRQm (enable,vect=65))

More information

A Responsive Processor for Parallel/Distributed Real-time Processing

A Responsive Processor for Parallel/Distributed Real-time Processing E-mail: yamasaki@{ics.keio.ac.jp, etl.go.jp} http://www.ny.ics.keio.ac.jp etc. CPU) I/O I/O or Home Automation, Factory Automation, (SPARC) (SDRAM I/F, DMAC, PCI, USB, Timers/Counters, SIO, PIO, )

More information

SH7734 グループ シリアルフラッシュメモリからのブート例 アプリケーションノート

SH7734 グループ シリアルフラッシュメモリからのブート例 アプリケーションノート SH7734 R01AN0667JJ0100 Rev.1.00 SH7734 SH7734 SH7734 R01AN0665JJ SH7734 SH7734 SH7734 R01AN0665JJ SH7734 R01AN0667JJ0100 Rev.1.00 Page 1 of 55 SH7734 1.... 4 1.1... 4 1.2... 4 1.3... 5 1.3.1 ROM... 5 1.3.2...

More information

RX62N グループ SCI を使ったクロック同期式シングルマスタ制御ソフトウェア

RX62N グループ SCI を使ったクロック同期式シングルマスタ制御ソフトウェア RX62N SCI R01AN1088JJ0101 Rev.1.01 RX62N SCI SPI SPI MCU RX62N R1EX25xxx SPI Serial EEPROM Micron Technology M25P Serial Flash memory 64Mbit Micron Technology M45PE Serial Flash memory 1Mbit 1.... 2 2....

More information

SH7670グループ Hi-Speed USB 2.0 基板設計ガイドライン アプリケーションノート

SH7670グループ Hi-Speed USB 2.0 基板設計ガイドライン アプリケーションノート SH7670 Hi-Speed USB 2.0 R01AN0700JJ0100 Rev.1.00 Hi-Speed USB 2.0 LSI SH7670/SH7671/SH7672/SH7673 SH767x USB 1.... 2 2. USB... 3 3.... 5 4.... 7 5. VBUS... 9 6. REFRIN... 10 7. EMI/ESD... 11 8.... 12 R01AN0700JJ0100

More information

SH7670グループ DMAC 内蔵モジュールへの転送例

SH7670グループ DMAC 内蔵モジュールへの転送例 アプリケーションノート SH7670 グループ R01AN0306JJ0101 Rev. 1.01 要旨 本アプリケーションノートでは SH7670/SH7671/SH7672/SH7673 のダイレクトメモリアクセスコントローラ (DMAC) の内蔵モジュールへの転送例を説明しています 動作確認デバイス SH7670 目次 1. はじめに... 2 2. 応用例の説明... 3 3. 参考プログラムリスト...

More information

R1EV5801MBシリーズ データシート

R1EV5801MBシリーズ データシート 1M EEPROM (128-kword 8-bit) Ready/Busy and function R10DS0209JJ0100 Rev.1.00 131072 8 EEPROM ROM MONOS CMOS 128 2.7V 5.5V 150ns (max) @ Vcc=4.5V 5.5V 250ns(max) @ Vcc=2.7V 5.5V 20mW/MHz (typ) 110µW (max)

More information

IICシングルマスタ送受信制御例 (EEPROM ライト・リード)

IICシングルマスタ送受信制御例 (EEPROM ライト・リード) SH7730 RJJ06B1057-0100 Rev.1.00 SH7730 I 2 C (IIC) EEPROM SH7730 1.... 2 2. I 2 C... 4 3. EEPROM... 10 4.... 16 5.... 59 6.... 97 7.... 98 RJJ06B1057-0100 Rev.1.00 Page 1 of 100 1. 1.1 SH7730 EEPROM EEPROM

More information

HN58V256Aシリーズ/HN58V257Aシリーズ データシート

HN58V256Aシリーズ/HN58V257Aシリーズ データシート HN58V256A HN58V257A 256k EEPROM (32-kword 8-bit) Ready/Busy and RES function (HN58V257A) RJJ03C0132-0600 Rev. 6.00 2007. 05. 24 HN58V256A HN58V257A 32768 8 EEPROM ROM MNOS CMOS 64 3V 2.7 5.5V 120ns (max)

More information

HN58C256A シリーズ/HN58C257A シリーズ データシート

HN58C256A シリーズ/HN58C257A シリーズ データシート HN58C256A HN58C257A 256k EEPROM (32-kword 8-bit) Ready/Busy and RES function (HN58C257A) RJJ03C0133-0600Z Rev. 6.00 2006. 10. 26 HN58C256A HN58C257A 32768 8 EEPROM ROM MNOS CMOS 64 5V±10% 85ns/100ns (max)

More information

R1RW0408D シリーズ

R1RW0408D シリーズ お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

スライド 1

スライド 1 RX63N 周辺機能紹介 ETHERC/EDMAC イーサネットコントローラ / イーサネットコントローラ用 DMA コントローラ ルネサスエレクトロニクス株式会社 ルネサス半導体トレーニングセンター 2013/08/02 Rev. 1.00 00000-A コンテンツ ETHERC/EDMAC の概要 プログラムサンプル プログラム仕様 プログラム フローチャート PHY-LSI の初期設定 PHY-LSI

More information

RX600 & RX200シリーズ アプリケーションノート RX用仮想EEPROM

RX600 & RX200シリーズ アプリケーションノート RX用仮想EEPROM R01AN0724JU0170 Rev.1.70 MCU EEPROM RX MCU 1 RX MCU EEPROM VEE VEE API MCU MCU API RX621 RX62N RX62T RX62G RX630 RX631 RX63N RX63T RX210 R01AN0724JU0170 Rev.1.70 Page 1 of 33 1.... 3 1.1... 3 1.2... 3

More information

シンクロナスシリアルコミュニケーションユニットのマスタ送信(EEPROM のライト)

シンクロナスシリアルコミュニケーションユニットのマスタ送信(EEPROM のライト) お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

スライド 1

スライド 1 RX ファミリ用コンパイラスタートアップの紹介 ルネサスエレクトロニクス株式会社ルネサス半導体トレーニングセンター 2013/08/02 Rev. 1.00 00000-A コンテンツ スタートアップの概要 スタートアッププログラム例 外部メモリを利用する場合の設定 2 スタートアップの概要 3 処理の流れとファイル構成例 パワーオン リセット Fixed_Vectors ( 固定ベクタテーブル )

More information

SH7786 INTC CPU間割り込み使用例

SH7786 INTC CPU間割り込み使用例 SH7786 グループ SH7786 INTC CPU 間割り込み使用例 R01AN0808JJ0100 Rev1.00 要旨この資料は,SH7786 の割り込みコントローラの機能にある CPU 間割り込みの使用例を掲載しています 動作確認デバイス SH7786 目次 1. はじめに... 2 1.1 仕様... 2 1.2 使用機能... 2 1.3 適用条件... 2 1.4 関連アプリケーションノート...

More information

V850E2/ML4 マイクロコンピュータ Peripheral LibUSB Demo アプリケーションノート

V850E2/ML4 マイクロコンピュータ Peripheral LibUSB Demo アプリケーションノート R01AN1098JJ0100 Rev.1.00 V850E2/ML4 USB PC V850E2/ML4 CPU LED V850E2/ML4(uPD70F4022) 1.... 2 2.... 3 3.... 4 4.... 6 5.... 9 6.... 18 R01AN1098JJ0100 Rev.1.00 Page 1 of 27 1. 1.1 V850E2/ML4 USB PC LibUSB

More information

R1RW0416DI シリーズ

R1RW0416DI シリーズ お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

SH7786 DMAC転送例:アプリケーションノート

SH7786 DMAC転送例:アプリケーションノート R01AN0807JJ0100 Rev1.00 2011.10.01 要旨この資料は,SH7786 のダイレクトメモリアクセスコントローラ 0/1(DMAC0/1),HPB-DMAC のデータ転送例を掲載しています 動作確認デバイス SH7786 R01AN0807JJ0100 Rev1.00 Page 1 of 218 目次 1. はじめに... 5 1.1 仕様... 5 1.2 使用機能...

More information

【注意事項】RXファミリ 組み込み用TCP/IP M3S-T4-Tiny

【注意事項】RXファミリ 組み込み用TCP/IP M3S-T4-Tiny 注意事項 RX ファミリ組み込み用 TCP/IP M3S-T4-Tiny R20TS0227JJ0100 Rev.1.00 号 概要 RX ファミリ組み込み用 TCP/IP M3S-T4-Tiny ( 注 ) の使用上の注意事項を連絡します 1. Ping Reply パケットに関する注意事項 2. LAN ネットワーク環境に関する注意事項 3. select() 関数のタイムアウト設定値に関する注意事項

More information

R1RP0416D シリーズ

R1RP0416D シリーズ お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

untitled

untitled H8/300,H8S,H8SX [H8S,H8/300 Tool Chain Ver6.2.0.0] #define Inline static inline //************************************************** Inline char sil_and_mem(char *mem,char and) return (*((volatile

More information

Nios® II HAL API を使用したソフトウェア・サンプル集 「Modular Scatter-Gather DMA Core」

Nios® II HAL API を使用したソフトウェア・サンプル集 「Modular Scatter-Gather DMA Core」 ALTIMA Company, MACNICA, Inc Nios II HAL API Modular Scatter-Gather DMA Core Ver.17.1 2018 8 Rev.1 Nios II HAL API Modular Scatter-Gather DMA Core...3...3...4... 4... 5 3-2-1. msgdma... 6 3-2-2. On-Chip

More information

Copyright 2006 KDDI Corporation. All Rights Reserved page1

Copyright 2006 KDDI Corporation. All Rights Reserved page1 Copyright 2006 KDDI Corporation. All Rights Reserved page1 Copyright 2006 KDDI Corporation. All Rights Reserved page2 Copyright 2006 KDDI Corporation. All Rights Reserved page3 Copyright 2006 KDDI Corporation.

More information

SuperH RISC engineファミリ用 C/C++コンパイラパッケージ V.7~V.9 ご使用上のお願い

SuperH RISC engineファミリ用 C/C++コンパイラパッケージ V.7~V.9 ご使用上のお願い ツールニュース RENESAS TOOL NEWS 2014 年 02 月 01 日 : 140201/tn1 SuperH RISC engine ファミリ用 C/C++ コンパイラパッケージ V.7~V.9 ご使用上のお願い SuperH RISC engine ファミリ用 C/C++ コンパイラパッケージ V.7~V.9の使用上の注意事項 4 件を連絡します 同一ループ内の異なる配列要素に 同一の添え字を使用した場合の注意事項

More information

RNA52A10MM データシート

RNA52A10MM データシート RNAA0MM Dual CMOS system RESET IC R0DS009JJ000 (Previous code: RJJ0D0-000) Rev..00 0..9 RNAA0MM. CMOS. μa (typ) H MΩ o CMOS. ± 0 m % typ.. μa typ. CR MMPAK- 0 C ( ) RNAA0MMEL MMPAK- PLSP000JC-A MM EL (,000

More information

Ethernet 2 TOKAI Communications Corporation 5.0 2013.11

Ethernet 2 TOKAI Communications Corporation 5.0 2013.11 Ethernet 2 TOKAI Communications Corporation 5.0 2013.11 Ethernet 3 TOKAI Communications Corporation 5.0 2013.11 Ethernet 100BASE-TX Ethernet Ethernet 10BASE-T ADSL 100BASE-TX ADSL 10BASE-T Ethernet 100BASE-TX

More information

R1LV1616H-I シリーズ

R1LV1616H-I シリーズ お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

thesis.dvi

thesis.dvi H8 e041220 2009 2 Copyright c 2009 by Kentarou Nagashima c 2009 Kentarou Nagashima All rights reserved , H8.,,,..,.,., AKI-H8/3052LAN. OS. OS H8 Write Turbo. H8 C, Cygwin.,., windows. UDP., (TA7279P).,.

More information

プロセッサ・アーキテクチャ

プロセッサ・アーキテクチャ 2. NII51002-8.0.0 Nios II Nios II Nios II 2-3 2-4 2-4 2-6 2-7 2-9 I/O 2-18 JTAG Nios II ISA ISA Nios II Nios II Nios II 2 1 Nios II Altera Corporation 2 1 2 1. Nios II Nios II Processor Core JTAG interface

More information

R1LV0416Dシリーズ データシート

R1LV0416Dシリーズ データシート Wide Temperature Range Version 4M SRAM (256-kword 16-bit) RJJ03C0237-0100 Rev. 1.00 2007.05.24 262,144 16 4M RAM TFT 44 TSOP II 48 CSP 0.75mm 3.0V 2.7V 3.6V 55/70ns max 3µW typ V CC =3.0V 2CS 40 +85 C

More information

main01a.dvi

main01a.dvi Tutorial1A Tutorial1A TA 23 10 13 1. 1A 2 H8/36064 Vstone (VS-WRC003 TA RAM ROM 1B ROM (http://www.ac.ctrl.titech.ac.jp/ss2 2011/index.html 2. H8 High-performance Embedded Workshop (HEW HTerm ROM Flash

More information

00-COVER.P65

00-COVER.P65 AHA-2910C R AHA-2910C PCI-to-Fast SCSI 1998 Adaptec, Inc. All rights reserved. Adaptec, Inc., 691 South Milpitas Blvd., Milpitas, CA 95035 Adaptec Adaptec Adaptec AHA PhaseEngine SCSISelect Adaptec Adaptec

More information

スライド 1

スライド 1 RX62N 周辺機能紹介データフラッシュ データ格納用フラッシュメモリ ルネサスエレクトロニクス株式会社ルネサス半導体トレーニングセンター 2013/08/02 Rev. 1.00 00000-A コンテンツ データフラッシュの概要 プログラムサンプル 消去方法 書き込み方法 読み出し方法 FCUのリセット プログラムサンプルのカスタマイズ 2 データフラッシュの概要 3 データフラッシュとは フラッシュメモリ

More information

RNA51xxシリーズ データシート

RNA51xxシリーズ データシート RNxx CMOS system RESET IC R0DS0090JJ000 Rev..00 0.0.0 RNxx. V,.6 V,.7 V,.8 V,.9 V,.0 V,. V,. V,. V,.6 V,.0 V, ±% CMOS, (0.7 μ),, ( MΩ) (RNxx) CMOS (RNBxx). V,.6 V,.7 V,.8 V,.9 V,.0 V,. V,. V,. V,.6 V,.0

More information

untitled

untitled PC murakami@cc.kyushu-u.ac.jp muscle server blade server PC PC + EHPC/Eric (Embedded HPC with Eric) 1216 Compact PCI Compact PCIPC Compact PCISH-4 Compact PCISH-4 Eric Eric EHPC/Eric EHPC/Eric Gigabit

More information

(Version: 2017/4/18) Intel CPU 1 Intel CPU( AMD CPU) 64bit SIMD Inline Assemler Windows Visual C++ Linux gcc 2 FPU SSE2 Intel CPU do

(Version: 2017/4/18) Intel CPU 1 Intel CPU( AMD CPU) 64bit SIMD Inline Assemler Windows Visual C++ Linux gcc 2 FPU SSE2 Intel CPU do (Version: 2017/4/18) Intel CPU (kashi@waseda.jp) 1 Intel CPU( AMD CPU) 64bit SIMD Inline Assemler Windows Visual C++ Linux gcc 2 FPU SSE2 Intel CPU double 8087 FPU (floating point number processing unit)

More information

PSG共通フォーマットv110

PSG共通フォーマットv110 PSG PSG (Vers.1.00) Ver.1.10 (1) Code=125 20(EXT) (2) (3) Ver.1.00 3-1 (1) ASCII Little Endian(X86) Big Endian(UNIX ) (2) PSG (3) (4) (5) 4byte channel 2byte (6) PSG Ver.1.10 2001 5 1 page.2 3-2 32bytes

More information

SH-4 組み込み用TCP/IP M3S-T4-Tiny: 導入ガイド

SH-4 組み込み用TCP/IP M3S-T4-Tiny: 導入ガイド アプリケーションノート R20AN0072JJ0101 Rev.1.01 要旨 本資料は M3S-T4-Tiny for the V.1.04 Release00( 以下 T4 と略します ) を導入し 使用するために必要な情報をまとめています T4 は ルネサスマイコンで動作する組み込み用 TCP/IP プロトコルスタックです T4 はライブラリ形式で提供され ユーザプログラムに組み込むことで簡単に

More information

RX600 & RX200シリーズ RX用シンプルフラッシュAPI アプリケーションノート

RX600 & RX200シリーズ RX用シンプルフラッシュAPI アプリケーションノート R01AN0544JU0240 Rev.2.40 RX600 RX200 API MCU API API RX 0xFF 3.10 API RX610 RX621 RX62N RX62T RX62G RX630 RX631 RX63N RX63T RX210 1.... 2 2. API... 3 3.... 11 4.... 16 5. API... 18 6.... 32 R01AN0544JU0240

More information

【注意事項】RX Driver Package、 RXファミリ RTC モジュール Firmware Integration Technology

【注意事項】RX Driver Package、 RXファミリ RTC モジュール Firmware Integration Technology 注意事項 RX Driver Package RX ファミリ RTC モジュール Firmware Integration Technology 概要 RX Driver Package および RX ファミリ RTC モジュール Firmware Integration Technology( 以下 RTC FIT モジュール ) の使用上の注意事項を連絡します 1. R_RTC_Read 関数における時刻読み出し処理の注意事項

More information

c 2014 2 t WC 1 2: SRAM 1.2 DRAM DRAM DRAM DRAM 3 4M 1 DRAM 22 1 A0 A10 11 DRAM 22 DIN DOUT 1 DRAM

c 2014 2 t WC 1 2: SRAM 1.2 DRAM DRAM DRAM DRAM 3 4M 1 DRAM 22 1 A0 A10 11 DRAM 22 DIN DOUT 1 DRAM 2014/4/22 1 1.1 SRAM SRAM 1 128K 1M 128K 8 17 8 SRAM CS 1 OE 2 WE 3 CS OE WE V CC V SS 1: SRAM SRAM 2 2 (a) t ACC t RC 1 2 (b) t CSW CS 1 chip select 2 output enable 3 write enable 1 c 2014 2 t WC 1 2:

More information

R1RP0416DIシリーズデータシート

R1RP0416DIシリーズデータシート Wide Temperature Version 4M High Speed SRAM (256-kword 16-bit) データシート RJJ03C0097-0201 Rev.2.01 概要 R1RP0416DI シリーズは 256k ワード 16 ビット構成の 4M ビット高速スタティック RAM です CMOS(6 トランジスタメモリセル ) プロセス技術を採用し, 高密度, 高性能, 低消費電力を実現しました

More information

2 PC [1], [2], [3] 2.1 OS 2.1 ifconfig 2.1 lo ifconfig -a 2.1 enp1s0, enx0090cce7c734, lo 3 enp1s0 enx0090cce7c734 PC 2.1 (eth0, eth1) PC 14

2 PC [1], [2], [3] 2.1 OS 2.1 ifconfig 2.1 lo ifconfig -a 2.1 enp1s0, enx0090cce7c734, lo 3 enp1s0 enx0090cce7c734 PC 2.1 (eth0, eth1) PC 14 2 PC [1], [2], [3] 2.1 OS 2.1 ifconfig 2.1 lo ifconfig -a 2.1 enp1s0, enx0090cce7c734, lo 3 enp1s0 enx0090cce7c734 PC 2.1 (eth0, eth1) PC 14 $ ifconfig lo Link encap: inet :127.0.0.1 :255.0.0.0 inet6 :

More information

Express5800/110Ee (2002/01/22)

Express5800/110Ee (2002/01/22) (2002/01/22) 1. N8100-691 ( /1BG(256)) CPU L1 L2 CD-ROM LAN OS Pentium 1.0BGHz 1 32KB 256KB 128MB 1.5GB ( IDE 60GB 3( IDE 2)) ( SCSI 18.1GB 3) 14 40 100BASE-TX 10BASE-T 640 480 1280 1024(VRAM 8MB) 2. CD-ROM

More information

Vol. 45 No. SIG 3(ACS 5) Responsive Link 51 Responsive Link Responsive Link WG6 2) IPSJ-TS 0006:2003 ISO/IEC JTC1 SC25 WG4 3) [µs

Vol. 45 No. SIG 3(ACS 5) Responsive Link 51 Responsive Link Responsive Link WG6 2) IPSJ-TS 0006:2003 ISO/IEC JTC1 SC25 WG4 3) [µs Vol. 45 No. SIG 3(ACS 5) Mar. 2004 Responsive Link, FA OA Responsive Link Responsive Link Hot-Plug&Play Responsive Link Responsive Processor Responsive Multithreaded Processor IPSJ-TS 0006:2003 ISO/IEC

More information

total-all-nt.dvi

total-all-nt.dvi XI W I D E P R O J E C T 1 WIDE Reliable Multicast 1.1 TV 1 1 TCP WIDE JGN/JB SOI (DV) Reliable Multicast (RM) US Reliable Multicast IETF RMT-WG PGM Digital Fountain FEC Tornado Code Ruby Code 1.2 WIDE

More information

ハピタス のコピー.pages

ハピタス のコピー.pages Copyright (C) All Rights Reserved. 10 12,500 () ( ) ()() 1 : 2 : 3 : 2 4 : 5 : Copyright (C) All Rights Reserved. Copyright (C) All Rights Reserved. Copyright (C) All Rights Reserved. Copyright (C) All

More information

Copyright 2008 All Rights Reserved 2

Copyright 2008 All Rights Reserved 2 Copyright 2008 All Rights Reserved 1 Copyright 2008 All Rights Reserved 2 Copyright 2008 All Rights Reserved 3 Copyright 2008 All Rights Reserved 4 Copyright 2008 All Rights Reserved 5 Copyright 2008 All

More information

$ ifconfig lo Link encap: inet : : inet6 : ::1/128 : UP LOOPBACK RUNNING MTU:65536 :1 RX :8 :0 :0 :0 :0 TX :8 :0 :0 :0 :0 (Collision

$ ifconfig lo Link encap: inet : : inet6 : ::1/128 : UP LOOPBACK RUNNING MTU:65536 :1 RX :8 :0 :0 :0 :0 TX :8 :0 :0 :0 :0 (Collision 2 (1) (2)PC [1], [2], [3] 2.1 OS ifconfig OS 2.1 ifconfig ( ) ifconfig -a 2.1 PC PC enp1s0, enx0090cce7c734, lo 3 PC 2.1 13 $ ifconfig lo Link encap: inet :127.0.0.1 :255.0.0.0 inet6 : ::1/128 : UP LOOPBACK

More information

TM-m30 詳細取扱説明書

TM-m30 詳細取扱説明書 M00094100 Rev. A Seiko Epson Corporation 2015. All rights reserved. 2 3 4 5 6 Bluetooth 7 Bluetooth 8 1 9 Bluetooth 10 1 11 1 2 6 5 4 3 7 12 1 13 14 ONF 1 N O O N O N N N O F N N F N N N N N N F F O O

More information

SHコンパイラ アプリケーションノート 1-導入ガイド: スタートアップルーチンガイド SH-1, SH-2, SH-2A編

SHコンパイラ アプリケーションノート 1-導入ガイド: スタートアップルーチンガイド SH-1, SH-2, SH-2A編 お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

TM-m30 詳細取扱説明書

TM-m30 詳細取扱説明書 M00094106 Rev. G Seiko Epson Corporation 2015-2018. All rights reserved. 2 3 4 5 6 7 8 Bluetooth 9 ... 71 10 1 11 Bluetooth 12 1 13 1 2 6 5 4 3 7 14 1 1 2 3 4 5 15 16 ONF 1 N O O N O N N N O F N N F N

More information

Express5800/120Ra-1

Express5800/120Ra-1 1. CPU L1 L2 CD-ROM LAN OS OS N8100-661A ( /1BG(256)) Pentium 1.0BGHz 1 2 32KB 256KB 128MB 4GB (73.2GB 2) 10 24 100BASE-TX 10BASE-T 2 640 480 1280 1024* 2. DISK LINK/ACT(LAN1) STATUS LINK/ACT(LAN2) POWER/SLEEP

More information

‚æ4›ñ

‚æ4›ñ ( ) ( ) ( ) A B C D E F G H I J K L M N O P Q R S T U V W X Y Z a b c d e f g h i j k l m n o p q r s t u v w x y z 0 1 2 3 4 5 6 7 8 9 (OUS) 9 26 1 / 28 ( ) ( ) ( ) A B C D Z a b c d z 0 1 2 9 (OUS) 9

More information

XAPP858 - High-Performance DDR2 SDRAM Interface In Virtex-5 Devices

XAPP858 - High-Performance DDR2 SDRAM Interface In Virtex-5 Devices XAPP858 (v1.1) 2007 1 9 : Virtex-5 FPGA Virtex-5 DDR2 SDRAM : Karthi Palanisamy Maria George (v1.1) DDR2 SDRAM Virtex -5 I/O ISERDES (Input Serializer/Deserializer) ODDR (Output Double Data Rate) DDR2

More information

Express5800/140Hb (2002/01/22)

Express5800/140Hb (2002/01/22) (2002/01/22) 1. N8100-592B N8100-594B N8100-681 ( -X/700(1)) ( -X/700(2)) ( -X/900(2)) CPU L1 Pentium Xeon (700MHz) 1 4 Pentium Xeon (700MHz) 1 4 32KB Pentium Xeon (900MHz) 1 4 L2 1MB 2MB 2MB CD-ROM LAN

More information

Copyright 2008 NIFTY Corporation All rights reserved. 2

Copyright 2008 NIFTY Corporation All rights reserved. 2 Copyright 2008 NIFTY Corporation All rights reserved. 2 Copyright 2008 NIFTY Corporation All rights reserved. 3 Copyright 2008 NIFTY Corporation All rights reserved. 4 Copyright 2008 NIFTY Corporation

More information

Microsoft Word - Sample_CQS-Report_English_backslant.doc

Microsoft Word - Sample_CQS-Report_English_backslant.doc ***** Corporation ANSI C compiler test system System test report 2005/11/16 Japan Novel Corporation *****V43/NQP-DS-501-1 Contents Contents......2 1. Evaluated compiler......3 1.1. smp-compiler compiler...3

More information

DA100データアクイジションユニット通信インタフェースユーザーズマニュアル

DA100データアクイジションユニット通信インタフェースユーザーズマニュアル Instruction Manual Disk No. RE01 6th Edition: November 1999 (YK) All Rights Reserved, Copyright 1996 Yokogawa Electric Corporation 801234567 9 ABCDEF 1 2 3 4 1 2 3 4 1 2 3 4 1 2

More information

KDDI

KDDI Copyright 2007 KDDI Corporation. All Rights Reserved page.1 Copyright 2007 KDDI Corporation. All Rights Reserved page.2 Copyright 2007 KDDI Corporation. All Rights Reserved page.3 Copyright 2007 KDDI Corporation.

More information

PLQ-20 取扱説明書 詳細編

PLQ-20 取扱説明書 詳細編 2013 Seiko Epson Corporation. All rights reserved. o n h o n n A B o C h h n h A B n C n n A B C A B C A B C D E A B C D E h o h B n C A D E F G n A C B n A B C D C n A B D F G H E n A B D C E F n A h

More information

PBASIC 2.5 PBASIC 2.5 $PBASIC directive PIN type New DEBUG control characters DEBUGIN Line continuation for comma-delimited lists IF THEN ELSE * SELEC

PBASIC 2.5 PBASIC 2.5 $PBASIC directive PIN type New DEBUG control characters DEBUGIN Line continuation for comma-delimited lists IF THEN ELSE * SELEC PBASIC 2.5 PBASIC 2.5 BASIC Stamp Editor / Development System Version 2.0 Beta Release 2 2.0 PBASIC BASIC StampR PBASIC PBASIC PBASIC 2.5 Parallax, Inc. PBASIC 2.5 PBASIC 2.5 support@microbot-ed.com 1

More information

特集新世代マイクロプロセッサアーキテクチャ ( 後編 ) 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部

特集新世代マイクロプロセッサアーキテクチャ ( 後編 ) 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部 3. 実例 3 ユビキタス コンピューティング時代の組み込みマイクロコンピュータ, SuperH と M32R 清水徹 * 1 長谷川淳 * 2 服部俊洋 * 3 近藤弘郁 * 4 ( 株 ) ルネサステクノロジシステムソリューション統括本部システムコア技術統括部 * 1 shimizu.toru@renesas.com * 2 hasegawa.atsushi@renesas.com * 3 hattori.toshihiro@renesas.com

More information

Java演習(4) -- 変数と型 --

Java演習(4)   -- 変数と型 -- 50 20 20 5 (20, 20) O 50 100 150 200 250 300 350 x (reserved 50 100 y 50 20 20 5 (20, 20) (1)(Blocks1.java) import javax.swing.japplet; import java.awt.graphics; (reserved public class Blocks1 extends

More information

64bit SSE2 SSE2 FPU Visual C++ 64bit Inline Assembler 4 FPU SSE2 4.1 FPU Control Word FPU 16bit R R R IC RC(2) PC(2) R R PM UM OM ZM DM IM R: reserved

64bit SSE2 SSE2 FPU Visual C++ 64bit Inline Assembler 4 FPU SSE2 4.1 FPU Control Word FPU 16bit R R R IC RC(2) PC(2) R R PM UM OM ZM DM IM R: reserved (Version: 2013/5/16) Intel CPU (kashi@waseda.jp) 1 Intel CPU( AMD CPU) 64bit SIMD Inline Assemler Windows Visual C++ Linux gcc 2 FPU SSE2 Intel CPU double 8087 FPU (floating point number processing unit)

More information

tutorial_lc.dvi

tutorial_lc.dvi 00 Linux v.s. RT Linux v.s. ART-Linux Linux RT-Linux ART-Linux Linux kumagai@emura.mech.tohoku.ac.jp 1 1.1 Linux Yes, No.,. OS., Yes. Linux,.,, Linux., Linux.,, Linux. Linux.,,. Linux,.,, 0..,. RT-Linux

More information

NEC Storage series NAS Device

NEC Storage series NAS Device NEC Storage NV Series NAS Device Guide for Oracle Storage Compatibility Program Snapshot Technologies is-wp-04-001 Rev-1.00(J) Oct, 2004 NEC Solutions NEC Corporation. - 1 - Copyright 2004 NEC Corporation

More information

1000 Copyright(C)2009 All Rights Reserved - 2 -

1000 Copyright(C)2009 All Rights Reserved - 2 - 1000 Copyright(C)2009 All Rights Reserved - 1 - 1000 Copyright(C)2009 All Rights Reserved - 2 - 1000 Copyright(C)2009 All Rights Reserved - 3 - 1000 Copyright(C)2009 All Rights Reserved - 4 - 1000 Copyright(C)2009

More information

本機をお使いの方へ

本機をお使いの方へ MA46H/S Windows 98 / NT 4.0 Windows 98 / NT 4.0 MA46H/S BIOS 1999 10 808-877675-132-A 3 AT 6. 1. BIOS P.7 1. Windows 98 Windows Windows 98 Microsoft Windows 98 Windows NT 4.0 Microsoft Windows NT Workstation

More information

untitled

untitled CISC(complex instruction set computer) RISC(reduced instruction set computer) (cross software) (compiler) (assembler) (linkage editor) (loader) tokenizer) (parser) (code generator) (execute) GNU http://www.gnu.org/

More information

N Express5800/R320a-E4 N Express5800/R320a-M4 ユーザーズガイド

N Express5800/R320a-E4  N Express5800/R320a-M4  ユーザーズガイド 7 7 Phoenix BIOS 4.0 Release 6.0.XXXX : CPU=Pentium III Processor XXX MHz 0640K System RAM Passed 0127M Extended RAM Passed WARNING 0212: Keybord Controller Failed. : Press to resume, to setup

More information

Express5800/R320a-E4, Express5800/R320b-M4ユーザーズガイド

Express5800/R320a-E4, Express5800/R320b-M4ユーザーズガイド 7 7 Phoenix BIOS 4.0 Release 6.0.XXXX : CPU=Pentium III Processor XXX MHz 0640K System RAM Passed 0127M Extended RAM Passed WARNING 0212: Keybord Controller Failed. : Press to resume, to setup

More information

2

2 DX Simulator Copyright 2001-2002 Yamaha Corporation. All rights reserved. Version 1.2, 2002 YAMAHA CORPORATION 2 z x z x c 3 z Windows Macintosh Windows Macintosh x 4 z Windows Macintosh Windows Macintosh

More information

USB FDD ユーザーズマニュアル

USB FDD ユーザーズマニュアル Universal Serial Bus Interface External Floppy Disk Drive Unit USB FDD For USB FDD Driver CD-ROM P/N 139060-02 Copyright 1999-2001 Y-E Data, Inc. All Rights Reserved. USB FDD USB FDD USB FDD VCCI Adobe

More information

16 宇 宙 航 空 研 究 開 発 機 構 研 究 開 発 報 告 JAXA-RR-14-009

16 宇 宙 航 空 研 究 開 発 機 構 研 究 開 発 報 告 JAXA-RR-14-009 堀 口 淳 史 *1 橋 本 論 *2 中 澤 賢 人 *3 久 保 田 晃 弘 *4 Junshi HORIGUCHI *1, Ron HASHIMOTO *2, Kent NAKAZAWA *3, Akihiro KUBOTA *4 *1 多 摩 美 術 大 学 東 京 大 学 ARTSAT PROJECT (Tama Art University x Tokyo University ARTSAT

More information

1

1 PalmGauss SC PGSC-5G Instruction Manual PalmGauss SC PGSC-5G Version 1.01 PalmGauss SC PGSC5G 1.... 3 2.... 3 3.... 3 3.1... 3 3.2... 3 3.3 PalmGauss... 4 3.4... 4 3.4.1 (Fig. 4)... 4 3.4.2 (Fig. 5)...

More information

SH-2, SH-2A 固定小数点ライブラリ (Ver. 1.02) 活用ガイド<コンパイラ活用ガイド>

SH-2, SH-2A 固定小数点ライブラリ (Ver. 1.02) 活用ガイド<コンパイラ活用ガイド> 本ドキュメントでは 固定小数点ライブラリについて説明します 目次 アプリケーションノート R01AN1355JJ0102 Rev.1.02 1. 固定小数点ライブラリ... 2 1.1 概要... 2 1.2 固定小数点数の形式... 2 1.3 提供ライブラリ... 3 1.4 使用例... 3 1.5 ライブラリ使用時の注意事項... 4 2. 固定小数点ライブラリの詳細... 5 2.1 "fixmath.h"...

More information

PC Windows 95, Windows 98, Windows NT, Windows 2000, MS-DOS, UNIX CPU

PC Windows 95, Windows 98, Windows NT, Windows 2000, MS-DOS, UNIX CPU 1. 1.1. 1.2. 1 PC Windows 95, Windows 98, Windows NT, Windows 2000, MS-DOS, UNIX CPU 2. 2.1. 2 1 2 C a b N: PC BC c 3C ac b 3 4 a F7 b Y c 6 5 a ctrl+f5) 4 2.2. main 2.3. main 2.4. 3 4 5 6 7 printf printf

More information

LP-S8160 LP-S7160 LP-S6160

LP-S8160 LP-S7160 LP-S6160 NPD5266-00 2015 Seiko Epson Corporation. All rights reserved. A B K L N N N N N A B C D N N N N N N N N N N N E F A B G N A B C L D K L K C K A D B D B E G H N K L K F A B C K D E K F N K L

More information

LP-M8040シリーズ

LP-M8040シリーズ NPD4928-01 2013 Seiko Epson Corporation. All rights reserved. A B K L N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N N L L N N N N B K N N L A N C D B C E E K G F H I N N

More information

LP-M5300シリーズ

LP-M5300シリーズ NPD4639-00 2012 Seiko Epson Corporation. All rights reserved. A B K L N F G A B C D E A B C D E F G N N N N N N N N N N N N N N N N N N N N N N N N N N N L L N N B K C N N L D A N B E C E F

More information

Express5800/110Rc-1 1. Express5800/110Rc-1 N N Express5800/110Rc-1 Express5800/110Rc-1 ( /1BG(256)) (C/850(128)) CPU Pentium (1BGHz) 1

Express5800/110Rc-1 1. Express5800/110Rc-1 N N Express5800/110Rc-1 Express5800/110Rc-1 ( /1BG(256)) (C/850(128)) CPU Pentium (1BGHz) 1 (2002/01/22) Express5800/110Rc-1 1. Express5800/110Rc-1 N8100-665 N8100-793 Express5800/110Rc-1 Express5800/110Rc-1 ( /1BG(256)) (C/850(128)) CPU Pentium (1BGHz) 1 Celeron (850MHz) 1 L1 32KB L2 256KB 128KB

More information

SuperH RISC engine C/C++ コンパイラ Ver.7 不具合内容 - 過去のお知らせ SuperH RISC engine C/C++ コンパイラ Ver.7 台における不具合内容を以下に示します のチェックツールをルネサスエレクトロニクス株式会社のホームページ

SuperH RISC engine C/C++ コンパイラ Ver.7 不具合内容 - 過去のお知らせ SuperH RISC engine C/C++ コンパイラ Ver.7 台における不具合内容を以下に示します のチェックツールをルネサスエレクトロニクス株式会社のホームページ SuperH RISC engine C/C++ コンパイラ Ver.7 不具合内容 - 過去のお知らせ SuperH RISC engine C/C++ コンパイラ Ver.7 台における不具合内容を以下に示します 1. 2. 4. のチェックツールをルネサスエレクトロニクス株式会社のホームページより入手できます http//tool-support.renesas.com/jpn/toolnews/shc/shcv7/dr_shcv7_4.html

More information

Express5800/320Fc-MR

Express5800/320Fc-MR 7 7 Phoenix BIOS 4.0 Release 6.0.XXXX : CPU=Pentium III Processor XXX MHz 0640K System RAM Passed 0127M Extended RAM Passed WARNING 0212: Keybord Controller Failed. : Press to resume, to setup

More information

SerialATA ATA Embedded Clocking 8B10B coding 2 pair Hot Plug ATA ATA (150MB/s ) 10 roadmap 2004/2/17 SATA Overview Page 2

SerialATA ATA Embedded Clocking 8B10B coding 2 pair Hot Plug ATA ATA (150MB/s ) 10 roadmap 2004/2/17 SATA Overview Page 2 2004.2.17 akinori_maeda@agilent.com SerialATA ATA Embedded Clocking 8B10B coding 2 pair Hot Plug ATA ATA (150MB/s ) 10 roadmap 2004/2/17 SATA Overview Page 2 SATA PC JBOD 2004/2/17 SATA Overview Page 3

More information

untitled

untitled http://www.riskdatabank.co.jp The of Japan, Ltd. All rights reserved. 2 The of Japan, Ltd. All rights reserved. 3 The of Japan, Ltd. All rights reserved. 4 The of Japan, Ltd. All rights reserved. 5 The

More information

Audiophile USB

Audiophile USB Audiophile USB User's Guide Version 4.0 Avid Technology K.K. M-Audio Macintosh Support : mac-support@m-audio.co.jp Windows Support : win-support@m-audio.co.jp www.m-audio.co.jp Audiophile USB Audiophile

More information

HN58X2402SFPIAG/HN58X2404SFPIAG

HN58X2402SFPIAG/HN58X2404SFPIAG お客様各位 カタログ等資料中の旧社名の扱いについて 2010 年 4 月 1 日を以って NEC エレクトロニクス株式会社及び株式会社ルネサステクノロジが合併し 両社の全ての事業が当社に承継されております 従いまして 本資料中には旧社名での表記が残っておりますが 当社の資料として有効ですので ご理解の程宜しくお願い申し上げます ルネサスエレクトロニクスホームページ (http://www.renesas.com)

More information

初心者にもできるアメブロカスタマイズ新2016.pages

初心者にもできるアメブロカスタマイズ新2016.pages Copyright All Rights Reserved. 41 Copyright All Rights Reserved. 60 68 70 6 78 80 Copyright All Rights Reserved. FC2 97 Copyright All Rights Reserved. Copyright All Rights Reserved. Copyright All Rights

More information

4

4 I/O 2AO 0/4-20mA / DC6-18V 16Bit Ver. 1.0.0 2 750-563 Copyright 2006 by WAGO Kontakttechnik GmbH All rights reserved. 136-0071 1-5-7 ND TEL 03-5627-2059 FAX 03-5627-2055 http://www.wago.co.jp/io/ WAGO

More information

Express5800/140Ma

Express5800/140Ma Pentium Xeon Express 1. N8500-479 N8500-480 N8500-489,-490 N8500-491,-492 (-X/550(512)-25AWS) (-X/550(1)-25AWS) (-X/550(512)) (-X/550(1)) (-X/550(512)-25AWE) (-X/550(1)-25AWE) CPU L1 Pentium Xeon 550MHz1

More information