スライド 1

Similar documents
PowerPoint プレゼンテーション

スライド 1

スライド 1

スライド 1

JJTRC 2005

富士通セミコンダクタープレスリリース 2009/05/19

記者発表開催について

基本的なノイズ発生メカニズムとその対策 電源 GND バウンス CMOS デジタル回路におけるスイッチング動作に伴い 駆動 MOS トランジスタのソース / ドレインに過渡的な充放電電流 及び貫通電流が生じます これが電源 GND に流れ込む際 配線の抵抗成分 及びインダクタンス成分によって電源電圧

Slide 1

Application Note LED 熱設計について 1. 熱設計の目的 LED を用いた製品設計を行なう上で 熱の発生に注意が必要です LED の使用できる温度はジャンクション温度 (Tj) により決められます この Tj が最大値を超えると著しい光束低下 場合によっては故障モード ( 例えば

20 m Au 2. 現行のマイクロバンプ形成技術における課題 Au Au Au 2 WB 11 m m 1 m 2008 Au FC m 10 m 30 m OTK Au 表 1 マイクロバンプ形成におけるめっき法の比較 3. 無電解めっきによる Au

インダクタンス起因ノイズのトレンドークロストークと di/dt ノイズ JEITA EDA 技術専門委員会 DMD 研究会ノイズフリーデザインタスクグループ 山縣暢英 ( ソニー ) 貝原光男 ( リコー ) 蜂屋孝太郎 (NEC) 小野信任 ( セイコーインスツルメンツ )

スライド 1

設計現場からの課題抽出と提言 なぜ開発は遅れるか?その解決策は?

Microsoft Word - 第9章 WG7 実装 Rev2.doc

untitled

INTERNATIONAL

NJM78L00S 3 端子正定電圧電源 概要 NJM78L00S は Io=100mA の 3 端子正定電圧電源です 既存の NJM78L00 と比較し 出力電圧精度の向上 動作温度範囲の拡大 セラミックコンデンサ対応および 3.3V の出力電圧もラインアップしました 外形図 特長 出力電流 10

絶対最大定格 (T a =25 ) 項目記号定格単位 入力電圧 V IN 消費電力 P D (7805~7810) 35 (7812~7815) 35 (7818~7824) 40 TO-220F 16(T C 70 ) TO (T C 25 ) 1(Ta=25 ) V W 接合部温度

チップ間広帯域信号伝送を実現する2.1次元有機パッケージ技術

Microsoft Word - NJM7800_DSWJ.doc

フロントエンド IC 付光センサ S CR S CR 各種光量の検出に適した小型 APD Si APD とプリアンプを一体化した小型光デバイスです 外乱光の影響を低減するための DC フィードバック回路を内蔵していま す また 優れたノイズ特性 周波数特性を実現しています

NJM78L00 3 端子正定電圧電源 概要高利得誤差増幅器, 温度補償回路, 定電圧ダイオードなどにより構成され, さらに内部に電流制限回路, 熱暴走に対する保護回路を有する, 高性能安定化電源用素子で, ツェナーダイオード / 抵抗の組合せ回路に比べ出力インピーダンスが改良され, 無効電流が小さ

博士学位論文 低誘電率絶縁膜デバイスの超微細ピッチ接合法における 接合部および下部配線層の応力低減に関する研究 久田隆史 2013 年 12 月 大阪大学大学院工学研究科

NJM78M00 3 端子正定電圧電源 概要 NJM78M00 シリーズは,NJM78L00 シリーズを更に高性能化した安定化電源用 ICです 出力電流が 500mA と大きいので, 余裕ある回路設計が可能になります 用途はテレビ, ステレオ, 等の民生用機器から通信機, 測定器等の工業用電子機器迄

NJU72501 チャージポンプ内蔵 圧電用スイッチングドライバ 概要 NJU72501はチャージポンプ回路を内蔵し 最大で3V 入力から 18Vppで圧電サウンダを駆動することができます このチャージポンプ回路には1 倍 2 倍 3 倍昇圧切り替え機能を備えており 圧電サウンダの音量を変更すること

図 1 シリコンチップ, 半導体パッケージおよびプリント配線板の階層構造図 Figure 1 Hierarchical structure of silicon chips, semiconductor package substrates and printed wiring boards 銅張積

Microsystem Integration & Packaging Laboratory

スライド 1

解説 スマートフォンの高性能化を 実現する先端半導体パッケージ 西尾俊彦 Toshihiko Nishio ( 株 )SBR テクノロジー 1 はじめに 源や信号の損失を最小にしなければならない. 本稿では, 最も性能要求が高い AP, グローバル対応 IoT(Internet of Things)

第2部<実現技術> コスト、放熱、テスト

Microsoft PowerPoint - H30パワエレ-3回.pptx

JEITA 電子情報技術産業協会規格 Standard of Japan Electronics and Information Technology Industries Association ED-5001A 3. 3 V 電源電圧仕様 3.3V±0.3V (normal range) and

Microsoft PowerPoint - Renesas_AdvancedPPmL(2010_11_11_rev).ppt [互換モード]

UL 規格規UL(Underwriters Laboratories.lnc) は 米国の火災保険業者によって 1894 年に設立された非営利の試験機関で 火災 盗難 その他の事故から人命 財産を守ることを目的として 材料 部品 および製品の安全規格の制定 試験 承認登録 検査などの業務を行っていま

新高耐久Pbフリーソルダペースト

Microsoft PowerPoint - 6.memory.ppt

【NanotechJapan Bulletin】10-9 INNOVATIONの最先端<第4回>

降圧コンバータIC のスナバ回路 : パワーマネジメント

等価回路図 絶対最大定格 (T a = 25ºC) 項目記号定格単位 入力電圧 1 V IN 15 V 入力電圧 2 V STB GND-0.3~V IN+0.3 V 出力電圧 V GND-0.3~V IN+0.3 V 出力電流 I 120 ma 許容損失 P D 200 mw 動作温度範囲 T o

FPC & FPC Material Report

Microsoft Word - AK8133_MS0930_J_05.doc

NJM 端子負定電圧電源 概要 NJM7900 シリーズは, シリーズレギュレータ回路を 1 チップ上に集積した負出力 3 端子レギュレータ IC です 放熱板を付けることにより,1A 以上の出力電流にて使用可能です 用途はテレビ, ステレオ等の民生用機器から通信機, 測定器等の工業用電

Microsoft Word - 3  4端子治具バリエーション.doc

IBIS Quality Framework IBIS モデル品質向上のための枠組み

S1F77330 シリーズ USB 用バススイッチ IC 2 to 1 Bus Switch 概要 S1F77330 シリーズは USB アプリケーションに適したバススイッチ IC です CMOS プロセスを採用しているため 低消費電力を特徴としています パッケージは小型の WCSP を採用している

UL(Underwriters Laboratories lnc.) は 1894 年に米国の火災保険業者によって 設立された非営利の試験機関で 火災 盗難 その他の事故から人命 財産を守ることを目的として 材料 部品 および製品の安全規格の制定 試験 承認登録 検査などの業務を行っています 当業界

EOS: 材料データシート(アルミニウム)

三端子レギュレータについて 1. 保護回路 (1) 正電圧三端子レギュレータ ( 図 1) (1-1) サーマルシャットダウン回路サーマルシャットダウン回路は チップの接合温度が異常に上昇 (T j =150~200 ) した時 出力電圧を遮断し温度を安全なレベルまで下げる回路です Q 4 は常温で

ジャンクション温度 (Tj) の検証方法 (ψjt は既知 ) 次の方法でジャンクション温度 (Tj) をおおよそ見積もることができます 1 始めに IC の消費電力 (P) を求めます 2 次に実際のセット時の環境条件でケース表面温度 Tc 1 を放射温度計や熱電対で測定します 3 求めた Tc

ひずみゲージ 配線済みひずみゲージ OMEGA KFH シリーズ 実績のある OMEGA の高品質ひずみゲージ取り付けを簡単にする 2 または 3 線が付属! はんだなしの測定ポイントゲージはすべて AWG 28 に移行する前の 50 mm の PTFE ケーブルを備え 取り付けの際にリードが接着す

Microsoft PowerPoint - 4.CMOSLogic.ppt

<4D F736F F D F8E968BC68CB495EB81698D828F5790CF814595A18D874D454D53816A5F8CF68A4A94C55F C966B91E58A77816A5B315D89FC92F92E646F63>

untitled

Microsoft PowerPoint - 集積デバイス工学7.ppt

Microsoft PowerPoint - semi_ppt07.ppt

カーボンナノチューブの放熱バンプ技術

EC-1 アプリケーションノート 高温動作に関する注意事項

電力線重畳型機器認証技術

出力電圧ランク 品名 出力電圧 品名 出力電圧 品名 出力電圧 NJU774*F15 1.5V NJU774*F28 2.8V NJU774*F4 4.V NJU774*F18 1.8V NJU774*F29 2.9V NJU774*F45 4.5V NJU774*F19 1.9V NJU774*F

HA17458シリーズ データシート

富士通セミコンダクター株式会社発表資料

スマートメーター通信機能基本仕様に対する意見 について Ⅲ. 無線マルチホップネットワークのシステム概要 Ⅲ- 3. 通信ユニット概要ハードウェアアンテナについて 平成 24 年 4 月 20 日 三菱マテリアル株式会社電子材料事業カンパニーセラミックス工場電子デバイス開発センター 1

Microsoft Word - TC4011BP_BF_BFT_J_P8_060601_.doc

卒業研究報告

<4D F736F F F696E74202D AC89CA95F18D9089EF975C8D658F F43945A A CC8A4A94AD298F4390B394C5205B8CDD8AB B83685D>

CLEFIA_ISEC発表

(Microsoft PowerPoint - \217W\220\317\211\361\230H\215H\212w_ ppt)

(27) 27

Microsoft PowerPoint - 集積回路工学(5)_ pptm

CMOS リニアイメージセンサ用駆動回路 C CMOS リニアイメージセンサ S 等用 C は当社製 CMOSリニアイメージセンサ S 等用に開発された駆動回路です USB 2.0インターフェースを用いて C と PCを接続

Microsoft PowerPoint - SWTW2014_SV TCL 3D TSV Cu Pillar Challenges_Experience_akn.ppt

S1F77330 シリーズテクニカルマニュアル Rev.2.1

単板マイクロチップコンデンサ / 薄膜回路基板

<4D F736F F D2091AA92E895FB964082C982C282A282C45F >

FF14A Series ケーブルロックタイプ RoHS2 0.5mm ピッチ FPC メンブレン用コネクタ 概要 FF14A シリーズは 0.5mm ピッチ コネクタ高さ0.9mmのケーブルロック機構を備えています FPC 厚 0.2mm で FFC メンブレンも嵌合対応可能です 用 途 タブレッ

スライド 1

TITAN マルチコンタクト プローブ TITAN マルチコンタクト プローブは MPI の独自の TITAN RF プロービング技術をさらに発展させた RF/ マイクロ波デバイス特性評価用プローブです 最大 15 コンタクトまでのプロービングが可能で 各コンタクトは RF ロジック バイパス電源の

TLP521-1,TLP521-2,TLP521-4 東芝フォトカプラ赤外 LED + フォトトランジスタ TLP521-1,TLP521-2,TLP521-4 電子計算機の I / O インタフェース システム機器や計測器のノイズカット 各種コントローラ 複写機 自動販売機 電位が異なる回路間の信

エポキシ樹脂の耐熱性・誘電特性を改良するポリアリレート樹脂低分子量タイプ「ユニファイナー Vシリーズ」の開発について

AN504 Through-hole IRED/Right Angle Type 特長 パッケージ 製品の特長 φ3.6 サイドビュ - タイプ 無色透明樹脂 光出力 : 5mW TYP. (I F =50mA) 鉛フリーはんだ耐熱対応 RoHS 対応 ピーク発光波長指向半値角素子材質ランク選別はん

Microsoft PowerPoint - 集積デバイス工学 基礎編 2010_5 [互換モード]

Transcription:

わかりやすい 低消費電力 高速デバイスの 普及を支えるパッケージ開発 2013 年 3 月 8 日中島宏文ルネサスエレクトロニクス STRJ WG7 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 1

Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 2 半導体パッケージのロードマップ活動 STRJ WG7( 実装 ) は電子機器セットのニーズと半導体技術のシーズからロードマップを検討している 半導体技術ロードマップ Semiconductor Technology Roadmap committee (STRJ) 日本実装技術ロードマップ Japan Jisso Technology Roadmap committee (JJTR) FEP ERD PIDS ERM MET Litho MEMS TEST Seeds STRJ WG7 Failure Design Yield Interconnect Package Model Sim Application (Products) Needs JJTR WG3 Passive Components Assembly Equipments PWB

2012 年度 STRJ WG7 メンバー メンバーは昨年度の 9 社から本年度は 11 社に増強 JJTR WG3 STRJ WG7 中島宏文 ( ルネサスエレクトロニクス ) 主査 リーダー 今村和之 ( 富士通セミコンタ クター ) 副主査 サブリーダー 杉崎吉昭 ( 東芝 ) 委員 委員 佐々木直人 ( ソニー ) 委員 委員 (~8/24) 尾崎裕司 ( ソニー ) 委員 委員 (8/24~) 奥村弘守 ( ローム ) 委員 委員 本多広一 ( ルネサスエレクトロニクス ) 委員 委員 藤木達広 ( ナミックス ) 委員 特別委員 久田隆史 ( 日本 IBM) 委員 特別委員 竹内之治 ( 新光電気工業 ) 特別委員 特別委員 若林猛 ( テラミクロス ) 特別委員 ( 未届け ) 池田博明 (ASET) オブザーバ 特別委員 川端毅 ( パナソニック ) オブザーバ オブザーバ Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 3

4. 低消費電力 高速動作を支えるパッケージング 低消費電力化を目指した電源電圧 (VDD) 低下ロードマップを実現するパッケージの安定した電源供給能力が必要 2 消費電力 f clk V DD 低消費電力を実現するためには V DD 低減が最も効果的 Source: ITRS 2012 4 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装

電源電圧低下によりノイズで誤動作しやすい 0V 電位 Vdd 電流小 電流大 IR ドロップ マスク ジッタ 電源 Vdd チップ IR ドロップ チップ中央 同時 ON ノイズ ドライバの同時オン n 電源 Vdd V DD ΔV=nL(di/dt) チップ1 チップ2 静止ドライバ エラー レシーバ ジッタ レシーバ エラー 静止ドライバ 電源変動 ΔV によって信号を受信したと誤判断 1 セルフノイズ Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 5 L V SS 電源変動 ΔV により誤って信号が送信 2 伝達ノイズ

低電圧電源でもチップ表面を均一な電位に 電位 Vdd Vth ワイヤボンディング 電流小 電流大 IRドロップマージン 電位 Vdd フリップチップ 電源 Vdd チップ チップ中央 電源 Vdd 電圧降下 32mV Drop 電圧降下 10mV Drop Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 6

三次元化でも全チップに均一な電位を TSV はフリップチップを三次元化したもの < チップ周辺からの端子接続 > 複数チップに電源供給するので電位差は拡大する Vdd 電位 Top chip Vth Bottom chip IR ドロップ マージン <TSV 接続 > エリアアレイなので電位差は比較的小規模 Bottom chip Top chip Through silicon via (TSV) Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 7

消費電力低減のためにチップ上のパラレルバスをチップ外に延長 周波数を高くするよりもバス幅を広くして消費電力を低減したい バス幅増加によりトランジスタが同時 ONする確率が増える 同時 ONによる電位降下を小さくしたい パッケージと実装基板の協調設計 電源配線のインダクタンスを小さくしたい V DD ΔV=nL(di/dt) チップ 1 Vth チップ 2 ドライバの同時オン n 静止ドライバ エラー レシーバ エラー レシーバ 静止ドライバ 電源変動 ΔV によって信号を受信したと誤判断 1 セルフノイズ L V SS 電源変動 ΔV により誤って信号が送信 2 伝達ノイズ Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 8

電源配線のインダクタンス低減 チップ上 : オンチップキャパシタパッケージ基板 : デカップリングキャパシタ実装基板 : 電圧レギュレータ QFP インダクタンス低減 QFN ループインピーダンス大低電圧差動伝送なら 6GHz まで可 FBGA PBGA 多ピン化 小型化 WL-CSP 多ピン化バス幅増大 (~64 bit) FCBGA 512 bit 程度までワイドバス 512 ~ 4000 bit に挑戦 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 9

バンド幅の増加とそれを満たすパッケージ ボンディング技術がバンド幅増加の制限事項 I/O Frequency 50GHz 10GHz 5GHz 1GHz Signal integrity Wide band 500MHz 200MHz 100MHz 50MHz 1bit QFP QFN 8bit FBGA 16bit Wire PBGA 32bit 64bit FCBGA 128bit 256bit 512bit TSV CoC 1024bit Power delivery, Signal skew Bus width 10Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 10

電位安定化と信号配線数増大への対応 ~ バンプピッチ縮小 ~ 高速品は 安定電位供給のために電源グランド端子数比率は 50% 程度 バス幅拡大と信号線の増大のために総端子数は増化 総端子数増化によって端子ピッチが縮小し Cu ピラーに移行 バンプ小径化によりエレクトロマイグレーションの懸念 Cu ピラーが有効 低価格民生品は 一括リフロー可能なはんだバンプが継続 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 11 バンプピッチ (μm) はんだバンプ Cu ピラー Cu ピラー

SiP チップ間の総バンド幅の増大 SiP のチップ間の総バンド幅は増大する一方 放熱の課題 Wide IO HMC コストさえ合えば TSV 製品は携帯電子機器に導入可能 高性能用途では隣接実装が先行放熱課題を解決すれば三次元実装有利 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 12

Si インターポーザの構造とロードマップ 放熱面積を確保できる隣接実装が普及 技術よりもコスト制約 有機サブストレートも技術革新で追随 インターポーザの定義 (ITRS): チップとパッケージ基板 ( サブストレート ) との間に挿入される中間挿入配線板 Front-side BEOL Micro bumps Substrate (Si) TSV Metal ILD (Inter Layer Dielectric) Active / Passive Component Back-side RDL Dielectric passivation Bumps or Copper pillars UBM (under Bump Metallurgy) 特性 単位 2012 年 2014 年 2016 年 2018 年 2020 年 2022 年 最小 TSVピッチ μm 60 40 30 20 20 20 最小 TSV 径 μm 10 10 10 10 10 10 TSV 最大アスペクト比 10 10 10 10 10 10 最小 Siウェハ最終厚さ μm 100 100 100 100 100 100 最大再配線層数 ( トップ側 ) 層 4 4 4 4 4 4 最大再配線層数 ( ボトム側 ) 層 2 2 2 2 2 2 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 13

Si インターポーザに対抗する有機基板技術 基板メーカーへ技術開発要求をロードマップで提示 コアレス化によって浮遊インピーダンス低減 Siインターポーザに対抗 特性目的単位 2012 2014 2016 2018 2020 2022 コア層 Tg (TMA) 220 220 260 260 260 260 ビルドアップ材 Tg (TMA) チップとパッケー 160 160 160 180 180 180 ビルドアップ材線膨張率 α1 (X- ジのストレス低減 ppm/ 45 22 22 20 20 20 Y) 反り低減コア層線膨張率 α1 (X-Y) ppm/ 8 8 6 6 6 6 コア層ヤング率 GPa 33 33 35 35 35 35 ストレス低減ビルドアップ材ヤング率 GPa 5 8 8 10 10 10 最小 FCランドピッチ μm 120 110 110 110 95 95 最薄サブストレート総厚 mm 0.7 0.7 0.7 0.5 0.5 0.5 最小導体幅 / 間隙 μm 10/10 8/8 8/8 5/5 5/5 3/3 高密度配線最小導体厚 μm 15 12 12 10 10 5 最小貫通ビア径 μm 95 95 95 85 85 85 最小マイクロビア径 μm 53 50 50 45 45 45 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 14

理想的な TSV に立ちはだかる困難な課題 TSVを設けると トランジスタが設置できるチップの有効面積が減ってしまう 高アスペクトによるTSV 加工スループット停滞 トランジスタを配置できないキープアウトゾーン d Cu-TSV r トランジスタ トランジスタへのストレス Cu-TSV 起因の水平方向ストレス トランジスタ水平位置 TSV 径 5um の場合 r=5um で on 電流変動値は 6% アンダーフィル起因の垂直方向ストレス r t g : アンダーフィル厚 Silicon トランジスタへのストレス チップ厚 チップ厚が 50um だと最大 3 倍 25um だと最大 10 倍のストレスが観測された t

放熱設計と材料 積層チップ間の樹脂の熱伝導率はSi 自体の1/100 ホットスポット対策はSi 厚を厚くすることが効果的 チップ厚方向の熱伝導を高めるために : チップ間接続をCu-Cu 拡散接合 放熱対応 チップ間ギャップを最小化 アンダーフィル材の熱伝導率向上 ヒートシンク ホットスポット対応 実装基板 /Si インターポーザ グリース : 5W/m K グリース厚 Si 厚樹脂厚 Si:149 W/m K 樹脂 :1 W/m K Sn: 68 W/m K Cu: 401 W/m K 材料特性単位 2012 2014 2016 2018 2020 2022 封入樹脂熱伝導率 W/m K 4 4 4 4 5 6 積層チップ間のアンダーフィル 熱伝導率 W/m K 1 1 2 2 3 4 熱伝導グリース熱伝導率 W/m K 5 7 9 10 11 12 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 16

まとめ : 低消費電力 高速化への困難な課題 分類困難な課題潜在的解決策解決策に必用な条件 SiP/TSV フリップチップ アンダーフィル パッケージ基板 積層チップの放熱性 断熱性構造 薄チップのホットスポット対策 Cu 板挿入 / マイクロチャネルマイクロバンプによる熱流路形成 チップ間接着剤の熱伝導率向上チップ厚の確保 低コスト 高アスペクト比 TSV の加工技術 キープアウトゾーンの縮小低熱膨張金属による TSV 埋め込み電気抵抗 熱抵抗 加工コスト 薄ウェハのハンドリング ( 前工程 ) キャリアへの仮貼り付け技術と接着剤サポートガラス接着剤の耐熱性 ファインピッチ化に伴う接続部信頼性ボイドレスのアンダーフィル技術の確立 チップとパッケージのストレス低減 エレクトロマイグレーション ( 特にマイクロバンプ ) FC 接続後のパッケージ反り低減 先樹脂でフラックスとセルフアライメント効果 微細プレソルダー技術 ( マイクロソルダーボールマウント技術 溶融はんだ射出技術など ) 先樹脂塗布 熱圧着接合低 CTE 基板 先塗りアンダーフィルなどバンプ新材料 : 低粘流動はんだ フレキシブル Cu-Cu 拡散接合 Cu ピラー UBM サブストレートの高弾性化フラックスレス接合 No-flow Underfill 樹脂開発 ウェハレベルアンダーフィルハイブリッドボンディング 微小接合の物性と故障メカニズム ( 拡散 クリープ EMなど ) の把握 要素技術を組み合わせた低コスト量産プロセス技術の確立 低温接合 先樹脂のフィラー噛みこみ NCP,NCF の硬化性のコントロール先樹脂のはんだ接続時の低粘度化 熱伝導率向上高熱伝導アンダーフィル材はんだ組成の変更 コアレス基板の耐 TC 試験耐性の改善 コアレス基板のハンドリング 反り低減 マザーボードとの CTE ミスマッチ 配線層数の最適化パッケージ全体構造やレイアウトの最適化低ヤング率でかつ低線膨張係数特性を有する次世代材料の開発 フレキシブル接続構造実装基板の低熱膨張率化 材料面では 低ヤング率でかつ低線膨張係数特性を有する次世代材料の開発が望まれる Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 17

用語集 2D: Two dimensional die layout 3D: Three dimensional die layout PBGA : Plastic Ball Grid Array Package COC : Chip on Chip DAF: Die attach film FC : Flip Chip ITRS : International Technology Roadmap for Semiconductors KGD : Known Good Die PoP: Package on package QFP: Quad flat package QFN: Quad flat non-leaded SiP : System in a Package T/C: temperature cycle test TSV : Through Silicon Via Vth: Threashhold voltage WL-CSP: Wafer level-chip size package インターポーザ : チップとパッケージ基板の間に挿入される中間配線板 サブストレート : パッケージをプリント基板に実装するための配線基板 Work in Progress - Do not publish STRJ WS: March 8, 2013, WG7 実装 18